משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
כל מה שרציתם לדעת על מבחני המיון ולא העזתם לשאול
זומנתם למבחני מיון ואין לכם מושג לקראת מה אתם ה...
קרא עוד >
לא מסתדרים עם הקולגות שלכם בעבודה?
תקשורת שעובדת בשבילך תמשיך לעבוד בשבילך לא רק ב...
קרא עוד >
טעויות נפוצות בניהול קריירה
הדרך לחיים של חוויות והזדמנויות עוברת דרך תכנון...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
חברה חסויה
Location: More than one
Job Type: Full Time
The Product Line Leader Engineer is responsible for defining, maintaining, and continuously improving production processes to ensure quality, efficiency, and scalability. The role focuses on process ownership, implementation of engineering methodologies, and supporting stable production while enabling yield, cycle time, and cost improvements.
Key Responsibilities
Own and maintain production processes, process flows, and work instructions.
Define and implement production engineering methodologies to improve quality, yield, and efficiency.
Provide daily engineering support to production lines, including hands-on troubleshooting.
Lead root cause analysis for process-related issues and implement corrective and preventive actions.
Drive yield improvement, scrap reduction, and cycle time optimization initiatives.
Requirements:
BSc in Mechanical, Mechatronics Engineering, or related fields.
3-5+ years of experience as a Production Engineer, Process Engineer, or similar role in a manufacturing environment.

Production Engineering Methodologies
Strong knowledge and practical application of Lean Manufacturing principles.
Experience with Six Sigma tools and data -driven process improvement.
Hands-on use of SPC, control charts, and statistical analysis.
Experience performing PFMEA and defining control plans.
Familiarity with standard work, line balancing, and takt time concepts.
Experience with problem-solving methodologies such as 8D, 5W
Technical Skills
Ability to define and document production processes and specifications.
Strong root cause analysis and troubleshooting skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603982
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
חברה חסויה
מיקום המשרה: עפולה
סוג משרה: משרה מלאה
לחברה תעשייתית גלובאלית דרוש/ה:
סמנכ"ל/ית תפעול
דרישות:
נדרש ניסיון בניהול תפעול מחברות תעשייתיות גלובאליות
ניסיון מתחום הפלסטיק/ מתכת וכדו
ניסיון מחברות עם ועד עובדים - חובה!
ניסיון בניהול תפעול גלובאלי - יתרון
אנגלית ברמה גבוהה מאוד - חובה!
***המשרה ממוקמת בצפון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603983
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בקבוצת לודן - Ludan Group
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה ציבורית מובילה בתחומה דרוש/ה בקר/ית תקציבית לפרויקטים תעשייתיים- אחריות מלאה על בקרה, ניתוח וניהול תקציבי פרויקטים משלב קבלת התכנון ועד למסירה, תוך שליטה בעלויות התכנון, ייצור, רכש והרכבה.
בניית תקציב פרוייקט (Baseline)

ניתוח ובקרה של תהליכי ועבודת רצפת הייצור?

בקרה על רכש ולוגיסטיקה

ניהול חריגות: בטלה, האצה והתארכות

בניית תחזיות ודיווחים- הצגת סטיות, סיכונים, מגמות, המלצות לפעולה מתקנת
דרישות:
תואר בהנדסה תעשייה וניהול / כלכלה- חובה

ניסיון של 3+ שנים בבקרה תקציבית, יתרון לניסיון בפרויקטים בתעשייה.

Office- שליטה גבוהה באקסל?- חובה

ניסיון עבודה ב ERP - סאפ/ פריוריטי- חובה

הבנה בתהליכי ייצור פלדה- יתרון משמעותי

ניסיון ניהולי- יתרון

מיקום: דרום - ירושלים?

המשרה פונה לנשים וגברים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8585939
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
חברה חסויה
מיקום המשרה: כרמיאל
סוג משרה: משרה מלאה
לחברה מצליחה באזור הצפון דרוש/ה:
מנהל/ת מפעל ייצור
דרישות:
השכלה אקדמאית בתחום - יתרון
ניסיון בתפקיד דומה מחברות תעשייתיות בתחום האלקטרוניקה/ הרכבות - חובה
ידע וניסיון מוכח בתחום הייצור האלקטרוני בכלל ותהליכי SMT בפרט
הכרות וניסיון בעבודה עם תוכנות לניהול רצפת ייצור
היכרות עם מערכות ERP, פריורטי - יתרון
שליטה מלאה ביישומי Office
אנגלית ברמה טובה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603946
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
חברה חסויה
Location: More than one
Job Type: Full Time and Hybrid work
Coordinate Cross-Functional Teams: Collaborate with R D, design, procurement, and production teams to ensure smooth product launches.
Process Development: Develop and optimize manufacturing processes for new products using quality tools.
Documentation: Review and maintain process documentation, work instructions, and operator training materials.
Prototype Builds: Support PT builds and production ramp-up activities, ensuring product quality, yield, and cycle times meet expectations.
Issue Resolution: Identify and resolve production issues during development and transfer phases.
Compliance: Ensure compliance with quality and regulatory standards.
Continuous Improvement: Implement continuous improvement practices to enhance production efficiency and product quality.

Direct manager position: Quality Manager
Requirements:
CQE or B.sc in quality engineering.
Bachelors degree in mechanical, Electrical, Industrial Engineering, or a related field - advantage.
Minimum 3 years of experience in NPI or manufacturing engineering, with a focus on transferring products from development to production.
Knowledge of manufacturing processes and materials and familiarity with quality systems and regulatory requirements.
ability to manage multiple projects simultaneously.
Strong problem-solving and analytical abilities (8D /A3 method)
Interpersonal and communication skills.
Familiarity with ISO 9001 and /or AS9100.
Certified internal auditor - advantage
Complete Control of MS Office with advanced Excel Skills
ERP / PLM knowledge.
Fluent Hebrew and English (Reading, Writing and Speaking)
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603941
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
חברה חסויה
מיקום המשרה: מספר מקומות
לחברה ותיקה ויציבה דרוש/ה מהנדס/ת מכונות למחלקת ישומים
הנדסת אפליקציות - התאמת מוצרים לדרישות והגדרות לקוח
אחריות על ממשק יצור- פיתוח, תחזוקת קווי מוצר, מתן פתרונות הנדסיים לבעיות בייצור
תיעוד טכני - בנית קטלוגים, מפרטים, סכמות הנדסיות (P ID), נסיון עריכה טקסטואלית טכנית
אחריות לתהליך תקינה של המוצרים
שיפור תהליכי עבודה קיימים / תהליכי lean למוצרי המחלקה
דרישות:
מהנדס מכונות/הנדסאי מכונות עם מינימום 3 שנות ניסיון
אוריינטציה טכנית מסחרית להבנת צורכי הלקוח.
שליטה מלאה ב solid works ושרטוט טכני - חובה (routing יתרון). ידע וניסיון מעשי בVisio יתרון
ידע וניסיון מעשי במערכות ERP (בניית עצי מוצר)
תכנון ופיתוח מכני
ניסיון מעשי ביותר מאחד מהתחומים הבאים:
מנגנוני בקרה הידראוליים - יתרון משמעותי;
מערכות כבוי אש אוטומטיות; תקינה בתחום כבוי אש (UL/FM);
מערכות הידראוליות /פנאומטיות; מערכות בקרה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603930
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים באנרקון טכנולוגיות בע"מ
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה מובילה ויציבה בתחום ספקי כוח ומערכות תקשורת, העוסקת בפיתוח וייצור ספקים סטנדרטיים, ספקים המותאמים ללקוח, ומכלולי תקשורת עבור יישומים צבאיים, תעופה אזרחית וחלל, דרוש/ה מנהל /ת פרויקטים.
תנאים מצוינים לעובדי החברה, מהיום הראשון.

תיאור התפקיד:
אחריות על ניהול פרויקטים מקצה לקצה.
בנייה ומעקב אחר לוחות זמנים.
הזמנה ומעקב רכש.
עבודה מול ממשקים רבים בארגון כולל צוות הפיתוח.
ניהול והערכת סיכונים של פרויקטים.
ניהול משימות באופן עצמאי.

מיקום: נתניה, אזור תעשייה פולג (קרוב לרכבת ספיר).
דרישות:
תואר ראשון רלוונטי - חובה.
2 שנות ניסיון בתחום ניהול הפרויקטים - חובה.
ניסיון מארגון יצרני/בטחוני - חובה.
שליטה ברמה גבוהה ב- MS Office (כולל MS project) - חובה.
אנגלית ברמה גבוהה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8598451
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בQHR
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה טכנולוגית מובילה בתחום פתרונות זרימה אווירומכאניים מתקדמים לתעשיות הסמי-קונדקטור, FPD והסולאר, מחפשים * מנהל /ת טכנולוגיות זרימה R D* (עם אפשרות להתקדם בהמשך לתפקיד של CTO ).
תיאור התפקיד:
1. אחריות כוללת על כל פעילות הטכנולוגיה הקשורה בטכנולוגיות זרימה:
- ניהול ישיר של טכנולוג מומחה בתחום הזרימה במכניקת הזורמים.
- הובלה והעמקה בטכנולוגיית הליבה של החברה, כולל היכרות מלאה עם בסיסי הנתונים האווירומכאניים והידע שנצבר בחברה לאורך השנים.
- אחריות על היבטי הזרימה בכל מערכות החברה - מוצרים קיימים ופיתוחים חדשים.
- ממשק מקצועי ישיר עם כלל צוותי החברה: פיתוח מכאני / אוירומכני, מכירות, ייצור ותפעול.
- מתן מענה טכנולוגי מהיר ומעמיק ללקוחות ולצוותי החברה בסוגיות זרימה ופיתוח.
2. אחריות כוללת על פעילות המחקר, הפיתוח והמעבדה:
- תמיכה והובלה של צוות הפיתוח המכני והאוירומכני בן 5 מהנדסים.
- תמיכה בדרישות צוות המכירות וייזום קונספטים חדשניים לפתרון אתגרי הלקוח.
דרישות:
1. תואר שני לפחות בהנדסה מכאנית עם התמחות בזרימה - יתרון משמעותי ל PhD.
2. ניסיון משמעותי של לפחות 5 שנים.
3. יכולת חשיבה פיסיקלית, טכנית ומכנית עמוקה וניתוח סוגיות הנדסיות מורכבות, יכולת גבוהה בעיבוד נתונים, ניתוח תוצאות והסקת מסקנות.
4. ניסיון במחקר יישומי, עבודה מעבדתית, שימוש בכלי אנליזה עם היכרות מעמיקה עם אנליזות זרימה ו- CFD.
5. הבנה מערכתית רחבה ויכולת הובלת משימות פיתוח רב-תחומיות.
6. יצירתיות טכנולוגית-מדעית, סקרנות ונכונות ללמידה מתמשכת.
7. נכונות לנסיעות עבודה לחו"ל.
8. אנגלית ברמה גבוהה - דיבור, קריאה וכתיבה.
9. שחקן צוות עם יכולת עבודה יומיומית מול ממשקים מגוונים (פנימיים וחיצוניים)
10. גישת can-do, אחריות אישית ורצון להשפיע. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8601106
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בקראטוס ג'י אמ איי איל בע"מ
מיקום המשרה: כפר סבא ואייל
סוג משרה: משרה מלאה
לחברת קראטוס, חברה ביטחונית מובילה המפתחת ומייצרת מודולים מולטי דיסציפלינריים מתקדמים בתחום ה- RF דרוש/ה מנהל /ת מחלקת טכנולוגיות והנדסת תהליכים

התפקיד כולל:
ניהול צוות של מהנדסי תהליך וציוד.
אחריות על תהליכי הייצור השונים במפעל ובאתרי קבלני משנה ותאימותם לתקנים הרלוונטיים.
אפיון ושיפור תהליכי ייצור והתאמתם לסביבה המשתנה.
ייזום והובלת פרויקטים לשיפור איכות ונצילות תהליכי ייצור ידניים ואוטומטיים.
אפיון, בחינה והטמעת תהליכי ייצור חדשים בקווי ייצור.
ליווי מחלקת R D בפיתוח מוצרים חדשים, DFM, התאמה של חומרי גלם, תהליכי ייצור, תהליכי בדיקות סביבה למוצרים חדשים וכמובן, ליווי ייצור של אבי טיפוס.
אחריות על העברת מוצרים מפיתוח לייצור בכל הקשור לכתיבה נהלי עבודה חדשים ו/ או התאמת נהלי עבודה הקיימים, תקינות שרטוטי הרכבה וכרטיסי ניתוב, התאמת אמצעי ייצור יעודיים ועוד.
שותפות פעילה בחקר כשלים וקביעת פעילות מונעת בתקלות שונות כגון: תקלות לקוח, תקלות ספקים, תקלות ייצור וכו.
דרישות:
תואר ראשון בהנדסת חומרים או הנדסת כימיה מאוניברסיטה מוכרת
תואר שני- יתרון.
5 שנות ניסיון בניהול והובלת צוותי הנדסת תהליך בחברות הייטק ייצרנית בתחומים כגון: הרכבות אלקטרוניותPCBA, הרכבות Chip Wire, ייצור Hybrids וכו.
ידע מעמיק וסמכות מקצועית בתהליכי ייצור שונים כגון: הלחמות, הדבקות, ציפויים מסוגים שונים, הרכבות SMT, ריתוך לייזר, צבע וכו
הכרות עם התקניםAS9100, MIL STD 883 - יתרון משמעותי.
ידע מעמיק וניסיון בתהליכי ייצור ובדיקות מעגלים PCB, תהליכי השמות רכיבים PCBA והכירות עם התקנים הרלוונטיים בתחום כגון IPC 600/ 610/ 612 יתרון משמעותי מאוד.
יכולת העמקה ולמידה תאורטית של תהליכים שונים, חיזוי נקודות תורפה בהתאם לתנאי העבודה והסביבה של המוצר ויכולת התאמת בדיקות וניסויים להוכחת אמינות תהליכי הייצור השונים.
יכולת עבודה על מספר משימות במקביל, הנעת עובדים ועמיתים, אסרטיביות, יצוגיות מול לקוחות וספקים, עבודת צוות.
במסגרת התפקיד יידרש סיווג בטחוני. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8425997
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
חברה חסויה
מיקום המשרה: כרמיאל
סוג משרה: משרה מלאה
לחברה מצליחה באזור הצפון דרוש/ה:
מהנדס/ת מערכת
דרישות:
הנדסאי/ת / מהנדס/ת אלקטרוניקה / מכונות - חובה
ניסיון בתפקיד דומה מחברות תעשייתיות
ניסיון בניהול עצי מוצר - יתרון.
יכולת קריאת שרטוטים
אנגלית ברמה גבוהה- חובה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603912
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
מיקום המשרה: ראש פינה
סוג משרה: משרה מלאה
לחברת גלובאלית באזור הגליל דרוש/ה:
מהנדס/ת פיתוח מוצר
דרישות:
מהנדס/ת מכונות- חובה.
ניסיון של 3 שנים לפחות בתפקיד כמהנדס/ת פיתוח מוצר בחברת תעשייתית -חובה
ניסיון מחברות מתחום הפלסטיק/ מדיקל /מזון - יתרון.
ניסיון בתכנון ופיתוח חומרים מתחום הפלסטיקה- יתרון גדול.
שליטה ב-Solidworks ויישומי Office - יתרון
אנגלית ברמה גבוהה - חובה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603899
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בריקרוטיקס בע"מ
Job Type: Full Time and Hybrid work
We are seeking an experienced board designer to join our hardware development team.
We are looking for a fast-learning engineer with strong attention to detail and a big-picture mindset.
The ideal candidate able to lead tasks independently while also working smoothly with others, has strong communication skills, and can lead design reviews (PDR, CDR, DVR).

Job Description:
Design high-speed digital and mixed-signal boards (SerDes, DDR, FPGA, P)
Strong knowledge of analog and power design
Schematic design (OrCAD), simulation, and PCB layout support
Collaborate with system, software, and mechanical teams
Board bring-up, debugging, and documentation
Advantage: FPGA development using Verilog/VHDL (Xilinx/Altera)
Requirements:
B.Sc. in Electrical or Electronic Engineering
5+ years of experience in high-speed board design, including microcontrollers, SRAM/DDR memory, ADC, DAC, op-amps, and power systems
Hands-on lab experience, including both board bring-up and system bring-up
Strong leadership, teamwork, and communication skills
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603904
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בLR - JOB
משרה מס' 4022 | מיקום: אזור קיסריה

תיאור התפקיד:

אחזקה כללית של מכונות, מבנים ומערכות במפעל

טיפול שוטף בתקלות ותחזוקה מונעת

עבודה מול קבלנים ונותני שירות חיצוניים
דרישות:
ניסיון קודם באחזקת מכונות בתעשייה

ידע בהפעלת כלי עבודה וציוד אחזקה

יכולת עבודה תחת עומס וריבוי משימות

יחסי אנוש טובים ויכולת תקשורת גבוהה

תעודת טכנאי/הנדסאי מכונות יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8601813
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
חברה חסויה
Job Type: Full Time and Hybrid work
We are seeking a highly skilled RF and Antenna Engineer to join our multidisciplinary development team. The role involves designing, simulating, testing, and optimizing RF circuits and antenna systems for advanced communication products. The candidate will take part in all stages of development, from concept and modeling through lab validation and integration into full systems.
Requirements:
B.Sc. in Electrical/Electronic Engineering with a focus on RF, microwaves, or communications.
5+ years of hands-on experience in RF, antenna design and testing.
Proficiency with electromagnetic simulation tools (CST, HFSS, FEKO).
Experience with RF lab equipment: network analyzers, spectrum analyzers, signal generators.
Knowledge of wireless communication standards (Wi-Fi, BLE, LTE, GNSS, Sub-1G).
Strong understanding of high-frequency PCB design and RF circuit principles.
Ability to work independently and solve complex engineering problems.
Excellent communication and documentation skills.
Advantages:
Knowledge of CE/FCC regulatory requirements and pre-compliance testing.
Programming skills in Python or MATLAB for data analysis and automation.
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603883
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
חברה חסויה
מיקום המשרה: כרמיאל
סוג משרה: משרה מלאה
לחברה מצליחה באזור הצפון דרוש/ה:
מנהל/ת תכנית
דרישות:
הנדסת תעו"נ/ אלקטרוניקה/ מכונות- חובה
ניסיון בתפקיד דומה מחברות ביטחוניות/ מדיקל/ אלקטרוניקה- יתרון גדול
רקע בניהול לקוחות, ניסיון בניהול עובדים- חובה
אנגלית ברמה גבוהה- חובה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8603882
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Design Verification Manager for the IP Group, you will lead a focused team responsible for the quality and reliability of our critical IP blocks. You will steer the IP verification roadmap, oversee the development of complex testbenches, and ensure our next-generation AI silicon meets the highest standards. Leading a team of talented engineers, you will tackle challenges at the unit and sub-system levels, playing a pivotal role in delivering high-performance hardware for the worlds largest AI clusters.

Key Responsibilities



Lead and mentor a team of design verification engineers, defining the technical roadmap and methodology for ASIC verification across unit and IP/sub-system levels
Drive the creation and execution of comprehensive design verification plans, ensuring all functional requirements are met on schedule for complex digital IPs
Oversee the architecture and maintenance of block-level verification strategies, heavily utilizing SV-UVM, alongside Formal Verification where applicable
Define functional coverage goals and quality metrics, driving the IP team toward 100% verification closure and sign-off
Partner closely with IP Design and Architecture teams to align on specifications, root-cause complex bugs, and optimize the IP development cycle
Requirements:
B.Sc. in Electrical Engineering, Computer Engineering, or a related field
10+ years of proven hands-on experience in ASIC verification, with at least 2+ years in a technical leadership or people management role
Deep hands-on expertise in architecting complex small-to-medium (IPs, blocks, sub-systems) verification environments from scratch
Expert-level knowledge of verification methodologies, specifically UVM
Proven ability to manage project timelines, resource allocation, and the professional growth of IP verification team members
Exceptional interpersonal skills with the ability to navigate a fast-paced, collaborative R&D environment and influence stakeholders
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599402
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As an Expert EMIR & Power Integrity Lead, you will be a core technical contributor ensuring the power robustness and long-term reliability of our high-performance connectivity silicon. You will own from block level to full-chip the Electro-Migration and IR Drop (EMIR) methodology, analysis, and sign-off, working at the intersection of Physical Design, Analog/Mixed-Signal design, and Package Engineering.

You will be responsible for defining power grid architectures and validating that products meet aggressive voltage drop and reliability targets in advanced FinFET process nodes. Your work will directly impact the performance and yield of chips operating in the worlds most demanding AI and cloud environments.

Key Responsibilities

Lead static and dynamic IR drop analysis, signal/power electromigration (EM) verification, and self-heat analysis from block level to full-chip sign-off
Define and implement robust EMIR flows and methodologies using industry-standard tools (Ansys RedHawk-SC, Cadence Voltus, or equivalent)
Collaborate with Physical Design teams to define optimal power grid structures, via pillars, and strap distributions to minimize voltage drop while maximizing routing resources
Work closely with Analog/SerDes designers to analyze current profiles and ensure robust power delivery to sensitive high-speed IP blocks
Partner with Package Design engineers to perform Chip-Package-System (CPS) co-analysis, optimizing bump patterns and package routing for superior Power Integrity
Drive root-cause analysis for voltage drop violations and EM risks; propose and implement layout fixes alongside the PD team
Verify current density rules for ESD protection networks and ensure compliance with foundry reliability constraints
Support silicon bring-up by correlating simulation results with actual silicon measurements and yield data
Requirements:
10+ years of hands-on experience in EMIR/Power Integrity analysis for high-performance SoCs or high-speed connectivity products
Expert proficiency in industry-standard EMIR tools (Ansys RedHawk/RedHawk-SC, Totem, or Cadence Voltus)
Deep understanding of EM/IR challenges in advanced FinFET nodes (7nm, 5nm, 3nm), including fin-heating, thermal coupling, and layout-dependent effects
Solid understanding of Place & Route flows, power grid synthesis, extraction (RC), and standard cell architecture
Proven ability to debug complex voltage drop issues, identify "weak spots" in the grid, and drive convergence on large, complex designs
Proficiency in Python, Tcl, or Perl for flow automation and data parsing
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599400
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a visionary Expert IC Package Design Lead to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, leading the physical implementation strategy for chips that power the world's largest AI clusters.

As an Expert IC Package Design Lead, you will be a core technical contributor in the development of advanced IC packaging solutions for high-performance connectivity silicon.
You will own package flow, architecture, design, and qualification from concept through production, working closely with silicon, signal integrity, power integrity, mechanical, manufacturing, and external OSAT partners.You will be responsible for defining package technologies that meet aggressive electrical, thermal, mechanical, and cost targets, enabling products to operate reliably in the worlds most demanding AI and cloud environments.

Key Responsibilities

Own end-to-end IC package design, from early architecture and feasibility through detailed design, qualification, and high-volume manufacturing
Define package architecture and technology selection (organic substrates, advanced laminate, interposers, multi-die/chiplet packaging, CoWoS - 2.5D/3D integration)
Lead signal integrity (SI), power integrity (PI), and thermal considerations at the package level for high-speed, high-power devices
Drive package layout, substrate routing, bump/ball maps, stack-ups, materials selection, and mechanical constraints
Collaborate closely with silicon design, SerDes, system, SI/PI, and reliability teams to optimize overall product performance
Interface with OSATs, substrate vendors, and manufacturing partners to ensure design-for-manufacturability (DFM), yield, and cost targets
Lead package-related risk assessment, failure analysis, and corrective actions during bring-up and production ramp
Support NPI, qualification, and product sustainment activities, including vendor audits and technical reviews
Requirements:
10+ years of hands-on IC BIG package design experience for high-performance semiconductor products, with full ownership from concept through tape-out
Expert proficiency in IC package design tools (Cadence APD / SiP or equivalent) and experience designing complex packages (BGA, FCBGA, FCCSP)
Strong package architecture & integration expertise, including stack-ups, ball/bump maps, constraints, SMT integration, and package BOM ownership
Deep understanding of signal, power, and thermal integrity at the package level, with ability to drive design tradeoffs based on analysis
Proven manufacturing and release experience, including DRC/LVS/DFM, OSAT engagement, and delivering production-ready package designs
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599399
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Kiryat Gat
Job Type: Full Time
we are leading the global shift to additive manufacturing with innovative 3D printing solutions for industries such as aerospace, automotive, consumer products and healthcare. Through smart and connected 3D printers, polymer materials, a software ecosystem, and parts on demand, our company solutions deliver competitive advantages at every stage in the product value chain. The worlds leading organizations turn to our company to transform product design, bring agility to manufacturing and supply chains, and improve patient care.
As part of this role you will:
Provide on‑line engineering support and resolve mechanical/technical issues fast.
Improve yield, cycle time, labor efficiency, and overall production performance.
Maintain and optimize work instructions, documentation, tooling, and fixtures.
Support NPIs/EOL and collaborate with cross‑functional teams, subcontractors, and partners.
Reduce rework and scrap and lead second‑source qualifications to strengthen quality and supply resilience.
Requirements:
B.Sc. in Mechanical Engineering - mandatory.
5+ years of proven experience in a manufacturing or production engineering role - mandatory.
High proficiency in English, both written and verbal - mandatory.
Hands-on approach supported by technical ability.
Knowledge in SolidWorks - must.
Experience in mechanical design / R&D environment - advantage.
Ability to present technical information and effectively communicate across all levels.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599398
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Physical Design CAD Lead, you will be responsible for the physical implementation environment. Your primary mission is to build, optimize, and support the automated flows from RTL to manufacturable GDSII tape-out. You will own the flows, Database and will support the whole PD team to optimize their blocks for Power, Performance, Timing while keep the team aligned on Methodical, Efficient and balanced work Environment.


Key Responsibilities

Design and maintain automated flows for Synthesis, Place & Route, and Floor-planning
Develop robust environments for Static Timing Analysis, Power Analysis, and Physical Verification (DRC/LVS/ERC)
Write custom plug-ins and scripts to extend the capabilities of vendor tools, tailoring them to our specific process node constraints and flows
Create automated "dashboards" and feedback loops to help design teams track and improve Power, Performance, and Area metrics across iterations
Collaborate with EDA vendors (Synopsys, Cadence, Siemens/Mentor) as consulters for our developed flows and results analysis     
Requirements:
B.Sc in Electrical Engineering
Professional experience with back-end industrial tool suites (e.g., Synopsys Fusion Compiler or Cadence Genus, Innovus)
Expert-level proficiency in Tcl and Python for high-level flow automation and data parsing
Deep understanding of Physical Design concepts including clock tree synthesis, routing congestion, timing closure, and signal integrity
Hands-on experience with sign-off flows
Very good communication skills
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599397
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As the Physical Design Chip Top Expert you will be a Key member of our PD Team in Israel R&D center. You will run PD execution of SoC Top level for chips that drive the worlds largest AI clusters. As PD Top Level Lead, you will own all PD disciplines of the Chip and own the T.O GDS that meet the chip signoff Criteria (Timing, LVS, EMIR, DRC, PV etc. ) ensuring our silicon meets the extreme performance, power, and area (PPA) targets required for AI scale.

Key Responsibilities

SoC Top level Ownership and oversee the Chip convergence.
Take full ownership of Top Level physical implementation, including floor planning, P&R, CTS, Power/Clock distribution, Power integrity and Timing/Physical signoff
Work closely with the Architecture, Design, DFT, and Product teams to achieve optimal Power Performance Area (PPA). This involves conducting feasibility studies for new architectures and optimizing runs to ensure the best Quality of Results (QoR)
Address complex signal integrity, thermal, and power challenges inherent in high-speed connectivity silicon
Work Closely with Package team on Bump map to Ballout taking into consideration all Signal integrity aspects
Requirements:
B.Sc. or M.Sc. in Electrical Engineering
15+ years of hands-on experience in Chip Top Physical Design/Backend at leading semiconductor companies, working on advanced process technologies (5nm, 3nm, and below)
Proven experience in leading teams or projects with a "can-do" approach and excellent communication skills
Deep expertise in Chip Top Level activities and signoff, RTL2GDS flows, including P&R, STA, Physical verification (DRC/LVS), Formal verification, low-power implementation (UPF/CPF), EMIR and evaluating foundry process nodes and third-party IPs
Mastery of industry-standard EDA tools (Synopsys Fusion Compiler/ICC2, Cadence Innovus)
Experience managing both complex Macro-level designs subsystem level and Full-Chip integration
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599396
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a visionary Physical Design Engineer to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, defining the backend execution and methodologies for chips that power the world's largest AI clusters.

As a Physical Design Engineer, you will be a key architect of our silicon's physical reality. You won't just execute a flow-you will help establish our local execution culture and technical standards, owning the transformation of complex logic into high-performance silicon. You will drive the physical implementation journey from synthesis through signoff, ensuring our connectivity solutions meet the extreme performance, power, and area targets required for next-generation AI infrastructure. If you thrive on solving complex challenges in deep-submicron processes and want to shape the backend methodology for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

Physical Implementation & Execution

Be part of the founding Backend team in Israel, playing a critical role in establishing local execution culture and technical standards
Take full responsibility for physical implementation journey including Synthesis, Floorplanning, Place & Route, and Clock-Tree Synthesis (CTS)
Own macro-level implementation with deep hands-on experience in floorplanning and complex routing
Signoff & Design Integrity

Drive final stages of design integrity, owning Timing signoff (STA), Physical Verification (DRC/LVS), and Reliability analysis (EMIR)
Ensure first-pass silicon success through rigorous signoff flows and analysis
Apply Logic Equivalence Checking (LEC) and other verification techniques to guarantee design correctness
Methodology Development & Cross-Functional Collaboration

Participate in defining and refining Backend methodologies with autonomy to improve workflows and tool automation
Work closely with Architecture, Design, and DFT teams to navigate challenges of advanced process nodes and high-speed connectivity
Leverage scripting and automation to make engineering environment faster and more robust
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
3+ years of hands-on experience in Physical Design at semiconductor companies
Proven expertise in the full RTL2GDS flow with deep hands-on experience in macro-level implementation, floorplanning, and complex routing
Experience working with advanced process technologies (7nm and below)
Solid experience with signoff tools and flows including STA, Logic Equivalence Checking (LEC), DRC, and EMIR analysis
Proficiency in TCL or Python scripting to drive EDA tool flows and automate repetitive tasks
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599394
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a visionary Physical Design Subsystem (Multiple IPs/Partitions) Lead to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, defining the backend execution and methodologies for chips that power the world's largest AI clusters.

If you thrive on solving complex, unnamed challenges in deep-submicron processes, your place is with us.

As the Physical Design Subsystem (Multiple IPs/Partitions) Lead you will be a Key member of our PD Team in Israel R&D center. You will run PD execution of SubSystem with your team for chips that drive the worlds largest AI clusters. You will lead the team and the transition from RTL to GDS, ensuring our silicon meets the extreme performance, power, and area (PPA) targets required for AI scale.

Key Responsibilities

Build and mentor a high-performing Partitions team , owning the end-to-end execution from Synthesis to Signoff
Take full ownership of Subsystem physical implementation, including floorplanning, P&R, CTS, Power/Clock distribution, Power integrity and Timing/Physical signoff
Work closely with the Architecture, Design, DFT, and Product teams to achieve optimal Power Performance Area (PPA). This involves conducting feasibility studies for new architectures and optimizing runs to ensure the best Quality of Results (QoR)
Lead and guide external contractors and global partners to ensure seamless execution and delivery
Address complex signal integrity, thermal, and power challenges inherent in high-speed connectivity silicon
Requirements:
B.Sc. or M.Sc. in Electrical Engineering
15+ years of hands-on experience in Physical Design/Backend at leading semiconductor companies, working on advanced process technologies (5nm, 3nm, and below)
Proven experience in leading teams or projects with a "can-do" approach and excellent communication skills
Deep expertise in RTL2GDS flows, including P&R, STA, Physical verification (DRC/LVS), Formal verification, low-power implementation (UPF/CPF), EMIR and evaluating foundry process nodes and third-party IPs
Mastery of industry-standard EDA tools (Synopsys Fusion Compiler/ICC2, Cadence Innovus)
Experience managing both complex Macro-level designs subsystem level and Full-Chip integration
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599392
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Senior ASIC Design Engineer, you won't just build chips-you will be part of a team defining the next generation of AI infrastructure main components. The complex digital blocks under your micro-architecture and implementation responsibilities will power the world's largest AI clusters. You will own the journey from high-level definition through RTL implementation and backend support, transforming complex logic challenges into elegant, high-performance hardware. If you thrive on solving challenging problems in deep-submicron processes and want to contribute to the digital design foundation for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

Design Ownership & Implementation

Own the journey from high-level definition through micro-architecture, coding, and debug to backend implementation support
Tackle complex logic challenges and transform them into elegant, high-performance hardware solutions
Serve as the point of contact for your logic blocks, interacting with Architecture, Verification, and Backend teams
Quality Assurance & Design Optimization

Utilize industry-leading EDA tools (Lint, CDC, Synthesis, Timing, Power) and in-house quality assurance tools to ensure designs are robust, scalable, and power-efficient
Apply design techniques to meet PPA (Power, Performance, Area) targets
Contribute to design quality through verification and validation activities
Methodology Innovation & Collaboration

Participate in design methodology improvements and tool automation initiatives
Leverage AI assistance tools and contribute to in-house automation development to make engineering workflows faster and smarter
Collaborate effectively across teams to ensure seamless integration
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
3+ years of experience in logic design at semiconductor companies
Knowledge and experience in Verilog and/or SystemVerilog
Excellent communication skills with ability to work effectively across teams
Understanding of digital design principles and RTL coding best practices
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599389
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Senior DFT Engineer at Astera Labs, you will be at the intersection of architecture, design, and production. You won't just run tools-you will be a foundational member of the team responsible for the entire lifecycle of our silicon's reliability. From defining initial DFT architecture to supporting post-silicon bring-up, your work ensures that the backbone of AI infrastructure connectivity is flawless and scalable. If you thrive on solving complex challenges in deep-submicron processes and want to establish world-class DFT methodologies, this is your opportunity.

Key Responsibilities

DFT Architecture & Strategy

Own the DFT journey from high-level architecture definition and RTL design to backend implementation and post-production support
Develop comprehensive Design-for-Testability (DFT) strategies for next-generation connectivity platforms, ensuring chips meet the highest quality standards
Define DFT architectures including JTAG/iJTAG, MBIST, Scan, and ATPG methodologies
Test Pattern Development & Optimization

Generate and optimize high-quality test and debug patterns for production
Perform Static Timing Analysis (STA) for DFT modes and conduct gate-level simulations to ensure robust performance
Drive test coverage and quality metrics to meet stringent manufacturing requirements
Cross-Functional Collaboration & Methodology Innovation

Act as a multidisciplinary bridge, collaborating closely with Architecture, Verification, and Backend teams to ensure seamless integration and optimal QoR
Participate in developing and maintaining cutting-edge DFT implementation flows
Automate and improve methodologies using advanced scripting and tools
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
3+ years of hands-on experience in DFT roles at semiconductor companies
Deep expertise in DFT flows and architectures including JTAG/iJTAG, MBIST, Scan, and ATPG
Proficiency with industry-standard EDA tools from Synopsys (TestMAX) or Mentor (Tessent)
Strong understanding of logic design, verification, debug, and Static Timing Analysis (STA)
Scripting proficiency in Tcl, Perl, Python, or Shell for automation and innovation
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599387
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As an Senior Emulation Engineer, you will be a core technical driver of our Israel R&D center, working at the intersection of hardware and software to ensure our silicon meets extreme quality and performance targets. You will execute end-to-end emulation flows, bridge the gap between RTL and functional validation, and partner with cross-functional teams to enable seamless hardware-software integration. If you thrive on solving complex technical challenges and want to play a key role in validating cutting-edge AI infrastructure connectivity solutions, this is your opportunity.

Key Responsibilities

Emulation Flow Execution & Implementation

Execute end-to-end emulation flow from high-level model generation and RTL synthesis to complex system-level testing and silicon-accurate debugging
Work directly with next-generation emulation platforms (Zebu, Palladium, or Veloce) to implement cutting-edge methodologies
Maintain and evolve emulation flows to reduce compile times and increase execution speed, directly impacting time-to-market
System-Level Debug & Validation

Drive initial model bring-up process in high-stakes environment, identifying and resolving complex bugs
Ensure rapid cycles from RTL to functional stability through systematic debug approaches
Own technical blocks and drive them to completion independently
Cross-Functional Collaboration

Partner with Firmware, Software, and Validation teams to debug complex system-level scenarios
Ensure seamless hardware-software integration for AI infrastructure connectivity
Collaborate with Design and Verification teams to optimize emulation strategies
Requirements:
Bachelor's degree in Electrical Engineering, Computer Engineering, or related technical field
3+ years of hands-on experience in Emulation at semiconductor companies
Deep expertise in emulation flows for large-scale chips using industry-standard emulators (Zebu, Palladium, or Veloce)
Strong background in SystemVerilog for developing, testing, and debugging complex SoC designs
Experience developing and maintaining execution flows for building, running, and debugging emulation models
"Can-do" approach with ability to own technical blocks and drive them to completion independently
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599386
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a highly skilled Chip Top Physical Design Engineer focusing on implementation to join our local engineering powerhouse from the ground up.
If you thrive on solving complex, unnamed challenges in deep-submicron processes, your place is with us.

As a Physical Design Engineer, you will be a key hands-on member of our PD Team in the Israel R&D center. You will execute the physical design of the SoC Top level for chips that drive the worlds largest AI clusters. You will be deeply involved in all PD disciplines of the chip, driving the tape-out (T.O.) GDS to meet strict signoff criteria (Timing, LVS, EMIR, DRC, PV, etc.), ensuring our silicon meets the extreme performance, power, and area (PPA) targets required for AI scale.

Key Responsibilities


Execute SoC Top-level physical design and actively drive full-chip convergence
Perform Top-Level physical implementation, including floor-planning, Place & Route (P&R), Clock Tree Synthesis (CTS), Power/Clock distribution, Power Integrity, and Timing/Physical signoff
Work closely with the Architecture, Design, DFT, and Product teams to achieve optimal Power, Performance, and Area (PPA). This involves participating in feasibility studies for new architectures and optimizing runs to ensure the best Quality of Results (QoR)
Resolve complex signal integrity, thermal, and power challenges inherent in high-speed connectivity silicon
Collaborate closely with the Package team on Bump-map-to-Ballout design, taking all signal integrity aspects into consideration
Requirements:
B.Sc. or M.Sc. in Electrical Engineering
5+ years of hands-on experience in Chip Top Physical Design/Backend at leading semiconductor companies, working on advanced process technologies (5nm, 3nm, and below)
Proven experience executing complex block or chip-level projects with a proactive, "can-do" approach and excellent communication skills
Deep hands-on expertise in RTL2GDS flows, including P&R, STA, Physical Verification (DRC/LVS), Formal Verification, low-power implementation (UPF/CPF), and EMIR
Mastery of industry-standard EDA tools (Synopsys Fusion Compiler/ICC2 or Cadence Innovus)
Practical experience handling both complex macro/subsystem-level designs and Full-Chip integration
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599384
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Senior/Staff Design Verification Engineer, you will be a key architect of quality in our Israel R&D center. You won't just run tests-you will design comprehensive verification strategies for high-performance digital blocks, IPs, subsystems, and full-chip integration. You will work at the cutting edge of AI infrastructure connectivity where "good enough" isn't an option, owning end-to-end verification plans for our most challenging designs. If you thrive on solving complex verification challenges and want to ensure the quality of chips powering the world's largest AI clusters, this is your opportunity.

Key Responsibilities

Verification Environment Architecture & Development

Design and develop comprehensive ASIC verification environments across all levels-from unit-level and subsystems to full-chip integration
Build sophisticated SystemVerilog/UVM-based testbenches including protocol/traffic generators, monitors, checkers, and functional coverage models
Own end-to-end verification plans for highly complex digital blocks, defining the "how" and "what" to ensure 100% functional coverage
Quality Assurance & Debug Excellence

Drive the debug process and leverage advanced methodologies to find critical bugs before silicon
Develop and execute comprehensive test plans to verify functionality, performance, and corner cases
Ensure verification closure through rigorous coverage analysis and assertion-based verification
Cross-Functional Collaboration & Technical Leadership

Partner with design and system architects to solve intricate hardware verification challenges
Work alongside world-class teams where knowledge sharing and technical excellence are the standard
Contribute to verification methodology improvements and automation initiatives
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
7+ years of proven experience in ASIC verification within the semiconductor industry
Demonstrated expertise in building complex, scalable verification environments from scratch
Deep knowledge of standard verification methodologies, specifically UVM (or OVM)
Expert-level command of SystemVerilog for verification
Excellent communication skills and team-oriented mindset with ability to thrive in collaborative, high-stakes R&D environments
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599383
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Package Design Engineer, you will be a core technical contributor in the development of advanced IC packaging solutions for high-performance connectivity silicon. You will execute the package flow, design, and qualification from concept through production, working closely with silicon, signal integrity, power integrity, mechanical, manufacturing, and external OSAT partners. You will be responsible for implementing package technologies that meet aggressive electrical, thermal, mechanical, and cost targets, enabling products to operate reliably in the worlds most demanding AI and cloud environments.

Key Responsibilities


Execute end-to-end IC package design, from early feasibility and detailed design through to qualification and high-volume manufacturing
Implement package architecture and utilize advanced technologies (organic substrates, advanced laminate, interposers, multi-die/chiplet packaging, CoWoS - 2.5D/3D integration)
Drive signal integrity (SI), power integrity (PI), and thermal considerations at the package level for high-speed, high-power devices
Perform package layout, substrate routing, bump/ball maps, stack-ups, materials selection, and apply mechanical constraints
Collaborate closely with silicon design, SerDes, system, SI/PI, and reliability teams to optimize overall product performance
Interface directly with OSATs, substrate vendors, and manufacturing partners to ensure design-for-manufacturability (DFM), yield, and cost targets are met
Conduct package-related risk assessments, failure analysis, and corrective actions during bring-up and production ramp
Support NPI, qualification, and product sustainment activities, including vendor technical reviews
Requirements:
5+ years of hands-on IC package design experience for high-performance semiconductor products, with full technical ownership from concept through tape-out
Expert proficiency in IC package design tools (Cadence APD / SiP or equivalent) and hands-on experience designing complex packages (BGA, FCBGA, FCCSP)
Strong package integration expertise, including stack-ups, ball/bump maps, constraints, SMT integration, and package BOM ownership
Deep understanding of signal, power, and thermal integrity at the package level, with the ability to execute design tradeoffs based on analysis
Proven manufacturing and release experience, including running DRC/LVS/DFM, OSAT engagement, and delivering production-ready package designs
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599381
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a highly skilled Physical Design CAD Engineer specializing in CAD Automation and Signoff to join our local engineering powerhouse from the ground up.

This is a unique opportunity to take on meaningful technical ownership in a new site, implementing the backend execution environment and methodologies for chips that power the world's largest AI clusters. As a foundational member of the team, you will be responsible for the physical implementation environment. Your primary mission is to develop, optimize, and support automated flows from RTL to manufacturable GDSII tape-out, ensuring a methodical and efficient work environment for the entire PD team.


Key Responsibilities


Develop and maintain automated flows for Synthesis, Place & Route (P&R), and Floor-planning to ensure seamless design transitions
Implement and manage robust environments for Static Timing Analysis (STA), Power Analysis, and Physical Verification (DRC/LVS/ERC)
Write and maintain custom plug-ins and scripts (Tcl/Python) to extend vendor tool capabilities, tailoring them to specific process node constraints
Build automated "dashboards" and feedback loops to track and improve Power, Performance, and Area (PPA) metrics across design iterations
Own the design database structure and version control to ensure team alignment and data integrity
Collaborate directly with EDA vendors (Synopsys, Cadence, Siemens/Mentor) to troubleshoot flow issues and analyze tool results
Provide technical support to the broader PD team, helping them optimize individual blocks for power, performance, and timing
Requirements:
Bachelors degree in Electrical Engineering or a related technical field
5+ years of hands-on professional experience with back-end industrial tool suites (e.g., Synopsys Fusion Compiler or Cadence Genus/Innovus)
Expert-level proficiency in Tcl and Python for high-level flow automation, data parsing, and tool customization
Deep technical understanding of Physical Design concepts, including clock tree synthesis (CTS), routing congestion, timing closure, and signal integrity
Proven experience executing sign-off flows for complex, high-performance designs
Strong communication skills and a collaborative approach to solving complex engineering bottlenecks
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599375
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו