רובוט
היי א אי
stars

תגידו שלום לתפקיד הבא שלכם

לראשונה בישראל:
המלצות מבוססות AI שישפרו
את הסיכוי שלך למצוא עבודה

מהנדס חשמל

arrow
מסמך
מילות מפתח בקורות חיים
סימן שאלה
שאלות הכנה לראיון עבודה
עדכון משתמש
מבחני קבלה לתפקיד
שרת
שכר
משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
5 טיפים לכתיבת מכתב מקדים מנצח
נכון, לא כל המגייסים מקדישים זמן לקריאת מכתב מק...
קרא עוד >
קריירה בקאמבק : איך לחזור ובגדול
עזבתם מקום עבודה? שיניתם כיוון מקצועי? לפעמים ש...
קרא עוד >
כיצד להתבלט בישיבות עבודה?
נצלו את הפאנל המקצועי ודחפו את עצמכם קדימה – הפ...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים באיילת אלבז
לחברה יזמית בתחום האנרגיה,
דרוש/ה דיירקטור/ית טכני.
משרה מלאה במרכז הארץ.



מטרת התפקיד -
ניהול, הובלה ובקרה של כלל ההיבטים הטכניים והתפעוליים של נכסי החברה (PV, רוח ואגירה), במטרה למקסם את הייצור וההכנסות מנכסי החברה באמצעות שיפור מתמיד של זמינות, ביצועים ויעילות תפעולית לאורך חיי הנכס.
הדירקטור/ית הטכני אחראי להבטחת אמינות, בטיחות ועמידה מלאה בדרישות רגולציה, תוך אופטימיזציה של מערכות הייצור והפחתת סיכונים טכניים.


תחומי אחריות עיקריים -
ניהול ובקרה על ביצועי מערכות הייצור והאגירה, כולל זמינות, PR, תפוקות, Downtime ועמידה ב- KPIs טכניים, בדגש על מיצוי פוטנציאל הייצור.
ניהול הצוות הטכני של מחלקת נכסים מניבים.
פיקוח מקצועי על פעילות ספקי O M, OEMs, EPCs וקבלנים, כולל בקרה על איכות העבודה, זמינות מערכות ועמידה בהסכמים.
ניהול והובלת טיפול באירועי כשל (כולל RCA), מצבי חירום וסיכונים טכניים העלולים להשפיע על הייצור.
הטמעת שדרוגים טכנולוגיים, שיפורים תפעוליים ומערכות חדשות.
דרישות:
תואר ראשון בהנדסת חשמל / הנדסת מכונות - חובה.
ניסיון של 3 - 5 שנים בניהול מערכות SCADA / OT / ICS - חובה.
ניסיון בניהול ספקים, קבלנים וOEMs כולל ניהול הצעות מחיר, לוחות זמנים ועמידה ב-KPIs - חובה.
ניסיון של 5-8 שנים בתפקידים טכניים - תפעוליים בתחום האנרגיה - חובה.
שליטה מלאה באנגלית ברמה גבוהה (דיבור, קריאה וכתיבה) - חובה.
ניסיון בעבודה עם מערכות בקרה ותקשורת תפעולית כגון Siemens, Schneider, Bachmann, ABB - יתרון משמעותי.
ניסיון בתחום ה-OT - תקשורת, TCP/IP, VLAN, Routing ו-Firewalls - יתרון משמעותי.
ניסיון בעבודה בסביבה רב-טכנולוגית (PV, רוח, אגירה) - יתרון.
חשיבה מערכתית, יכולת אנליטית גבוהה ויכולת קבלת החלטות במצבי אי-ודאות.
יכולת ניתוח ופתרון בעיות טכניות ותפעוליות מורכבות בזמן אמת.
אוריינטציה הנדסית והבנה תפעולית מעמיקה של מערכות אנרגיה ותשתיות. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8528536
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בAM הנדסה ופרויקטים
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברת ההנדסה AM-Projects דרוש/ה מנהל /ת פרויקטים בתחום החשמל - לאזור ים המלח!
במסגרת התפקיד-
* פיקוח צמוד על ביצוע עבודות החשמל באתר, פתרון בעיות טכניות מורכבות והנחיית צוותי העבודה.
* בנייה ומעקב אחר גאנט פרויקט (לוחות זמנים), ניהול תקציב ובקרת עלויות.
* הזמנת ציוד חשמל, ניהול מלאי פרויקטלי והתנהלות מול ספקים.
* עבודה מול אדריכלים, יועצי חשמל, מפקחי בניה ולקוחות קצה.
* אחריות על עמידה בחוק החשמל, תקנות הבטיחות בעבודה והכנת המערכות לביקורות (חברת חשמל/כיבוי אש).
דרישות:
* מהנדס/הנדסאי חשמל - חובה.
* רישיון חשמלאי (מוסמך/ראשי/מהנדס) בתוקף - חובה.
* ניסיון של 3-5 שנים בניהול פרויקטים בתחום החשמל (תשתיות/מבני ציבור/תעשייה/מגורים).
* יכולת קריאת תוכניות חשמל מורכבות והגשת כתבי כמויות.
* ניסיון בעבודה עם AutoCAD, MS Project ותוכנות לניהול פרויקטים/תקציב כמו SAP.
* כושר מנהיגות, יכולת עבודה תחת לחץ, יחסי אנוש מעולים ויכולת ניהול משא ומתן. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8538794
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בJob space
מחפשים תפקיד עם אחריות אמיתית על קו ייצור, צוות ותהליכים? זו הזדמנות להוביל פעילות ייצור בסביבה טכנולוגית מתקדמת בחברה ביטחונית מובילה.

אנחנו מחפשים מנהיג/ה טכנולוגי/ת שיודע/ת לשלב בין ניהול אנשים לעבודה Hands-on בשטח.

תיאור התפקיד:

- ניהול שוטף של צוות הייצור ועמידה ביעדי תפוקה, איכות ולוחות זמנים קפדניים.
- עבודה שוטפת במערכת Priority ERP הכוללת פתיחת פקודות עבודה ומעקב ביצועים.
- ממשק צמוד מול מחלקת הנדסה (R D) להעברת מוצרים מפיתוח לייצור ופתרון תקלות.
- הובלת תהליכי שיפור מתמיד, ייעול תהליכי עבודה ויישום נהלי איכות ובטיחות.
- נכונות לעבודה מעשית בקו הייצור בהתאם לצורך המבצעי.

תנאי המשרה:

- משרה מלאה במשרדי החברה בכפר סבא.
- עבודה בסביבה טכנולוגית מתקדמת עם אופק מקצועי.
- תנאי שכר מתגמלים למתאימים/ות.

מיקום המשרה: כפר סבא.

רוצים להוביל את חזית הייצור הביטחונית? הגישו מועמדות עכשיו!
דרישות:
- הנדסאי/ת אלקטרוניקה או מכונות - חובה.
- ניסיון של 3 שנים לפחות בניהול קו ייצור או הובלת צוות - חובה.
- שליטה מלאה במערכת Priority
- הבנה טכנית גבוהה ויכולת קריאת שרטוטים
- ניסיון קודם בסביבת ייצור ביטחונית - יתרון משמעותי.
- יכולת עבודה בסביבה דינמית, מרובת ממשקים ויחסי אנוש מצוינים.


שליחת קורות חיים או הגשת מועמדות מהווה הסכמה לכך שחברת גוב ספייס בעמ (החברה) תשמור ותשתמש בפרטיך, לרבות למטרת פנייה אליך בנוגע למשרות נוספות ודומות, בכל עת, ובנוסף גם להעברת פרטיך למעסיקים פוטנציאליים בעתיד. השימוש במידע ייעשה בהתאם למדינות הפרטיות באתר החברה ובה גם מידע על זכויותיך. ניתן לסרב לשימוש עתידי כאמור במידע בשליחת תמחקו אותי או לפנות בכל שאלה או בקשה בנושא באמצעות פרטי הקשר שבמדיניות הפרטיות. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8629699
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בטורקיז השמה
מיקום המשרה: מספר מקומות
לחברת סטארטאפ טכנולוגית בתחום מערכות רדאר, תקשורת מתקדמת ומערכות אוטונומיות, דרוש/ה CTO להובלת הארכיטקטורה והחזון הטכנולוגי של החברה.

תיאור התפקיד:
הובלת אסטרטגיה טכנולוגית וארכיטקטורת מערכת מקצה לקצה
אחריות על תחומי התקשורת והמערכת, כולל הגדרת פרוטוקולים ומנגנוני סנכרון
הובלת מעבר מסימולציות לפתרונות בזמן אמת
עבודה צמודה עם צוותי פיתוח, אלגוריתמים, חומרה ואינטגרציה
הגדרת מתודולוגיות בדיקה וביצועים והובלת תהליכי ולידציה
הובלה מקצועית והכוונת צוותים מולטידיסציפלינריים
דרישות:
תואר מתקדם בהנדסת חשמל / מדעי המחשב / תחום רלוונטי
ניסיון משמעותי בהובלת ארכיטקטורה או מערכות מורכבות בתחום התקשורת / RF
ניסיון בהגדרת פרוטוקולים, סנכרון ומערכות בזמן אמת
ניסיון בעבודה עם סביבות סימולציה ( Python - יתרון משמעותי)
ניסיון בהובלת צוותים וקבלת החלטות טכנולוגיות
יתרון לניסיון במערכות רדאר / RF / מערכות משולבות חומרה - תוכנה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8592049
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים באורטל משאבי אנוש (קרית גת)
מיקום המשרה: דימונה
סוג משרה: משרה מלאה
עבודה מעשית בפתרון בעיות בציוד חשמלי ברצפת הייצור
פיתוח ושיפור ציוד ברחבי רצפת הייצור
תמיכה בקליטת ציוד חדש
דרישות:
טכנאי/ת / הנדסאי/ת מהנדס/ת חשמל או אלקטרוניקה
2-3 שנות ניסיון בתפקיד דומה
שליטה בתוכנות ה-office
שליטה בשפה האנגלית ברמה גבוהה
יכולת להתמודד עם משימות מורכבות ועמידה בלוחות זמנים
כושר ארגון ויכולת לעבוד בצוות המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8513959
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בדנאל - צפון
מיקום המשרה: נתניה
סוג משרה: משרה מלאה
מיקום: איזור השרון

במסגרת התפקיד:

הכנת תיקי ייצור לרכיבים מגנטיים כחלק מתהליך העברה לייצור (NPI).
תחזוקה, תמיכה ושיפור של תיעוד ייצור עבור סוגים שונים של סלילים.
פתרון בעיות הנדסיות ומתן תמיכה לקבלני משנה ויצרנים מתמחים ברחבי העולם (הודו, ארה"ב ותאילנד).
עבודה בשיתוף פעולה הדוק עם צוותי פיתוח, הנדסה וייצור.
ייזום והובלת פעולות לשיפור וייעול תהליכים, ניתוחי כשל והובלת פרויקטים להפחתת עלויות.
ביצוע שרטוטים ממידע שהתקבל מצוות הפיתוח, כולל חישובים מתמטיים הקשורים למגנטיקה.
ניהול ניסויים, ביצוע שיפורים ושינויים עד שהמגנטיקה פועלת כראוי.
דרישות:
השכלה: מהנדס/ת או הנדסאי/ת אלקטרוניקה - חובה.
ניסיון: לפחות 4 שנים בתפקיד NPI, מתן תמיכה טכנית והנדסית למוצרים בתחום האלקטרוניקה - חובה.
ניסיון בעבודה עם OrCAD - חובה.
ניסיון בתכנון וייצור רכיבים מגנטיים (כגון Cores, Pot-Cores, Line Transformer) - יתרון.
שליטה מלאה בעברית ובאנגלית (קריאה, כתיבה ודיבור) - חובה.
שליטה מלאה בתוכנות Office - חובה.
ניסיון בעבודה עם תוכנות Agile ו-Priority - יתרון.
נכונות לעבוד מול צוותים בינלאומיים בתאילנד, הודו וארה"ב. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8630422
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בטאואר סמיקונדקטור
Location: Migdal Haemek
Job Type: Full Time
Serve as a lead reliability authority within Tower semiconductor.
Develop and lead implementation of reliability qualification plans for established platforms such as BCD and RF -SOI and new process technologies such as silicon photonics
Serve as a technical liaison with business units within Tower Semiconductor, proactively guiding device development with a focus on design for reliability
Serve as a technical liaison with Towers PDK and Modeling teams for topics such as aging and SOA
Drive continuous improvement by integrating insights from prior technology generations and proactively performing comprehensive risk assessments
Analyze failures to identify potential root causes and collaborate with R&D and Fab engineering teams to develop and implement effective solutions
Requirements:
Bachelors degree in Electrical engineering or Physics. Masters or PhD preferred.
A minimum of 3 years seniority in current position - A Must
Familiar with semiconductor devices and electrical circuits.
Familiar with semiconductor processes.
Experience and knowledge in Electrical TEST, and electrical testers operation.
Strong ability to work independently
Good Communication skills.
English - High level.
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8618349
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים באיילת אלבז
סוג משרה: משרה מלאה
לחברה בתחום האנרגיה הסולארית,
דרוש/ה מוביל/ת פרויקטים מסחריים.
העבודה הינה במשרה מלאה (לא שטח).
יומיים היברידי.
מיקום המשרה - אזור השרון.


תיאור התפקיד -
ניהול תהליך הפרויקט על כל סוגיו מא' ועד ת'.
סנכרון ותיאום בין כלל גורמי המקצוע הרלוונטיים (ספקים, קבלנים, רשויות).
הובלת הלקוח בפן המקצועי והשירותי לכל אורך תהליך הפרויקט.
דרישות:
3 שנות ניסיון בתפקיד דומה - חובה.
גישה מעולה לאנשים ואוריינטציה שירותית גבוהה.
יכולת קבלת החלטות בזמן אמת.
ניסיון ניהולי ו/או פיקודי מוכח בהנעת תהליכים ועובדים - יתרון משמעותי.
ניסיון במתח גבוה - יתרון.
ניסיון באנרגיה סולארית - יתרון. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8617207
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים במיטרוניקס
Job Type: Full Time
Our Engineering team leads the bridge between technology, innovation, and design to production.
We aim to provide high-quality, professional service by preventing issues in advance and solving them in Real-Time.
We are looking for a hands-on ATE Electronic Engineer with extensive experience in developing electrical cabinets to interface with testing instruments (Bed of Nails, ICT, Spectrum Analyzer). In this role, you will collaborate with Mechanical and software engineers to define, design, develop, TEST, debug, and maintain electronic modules for automatic testing systems.
Responsibilities
Design Development: Design, modify, and maintain hardware modules and electrical cabinets for automated testing systems.
DFT Collaboration: Early involvement in the electrical modules' development phase to ensure DFT (Design for Testing) requirements are met. Work closely with mechanical a
Requirements:
Education: B.Sc. in Electronic Engineering OR an experienced Practical Engineer with a proven track record.
Experience: 1-3 years of experience in circuit and electrical design.
Technical Skills: * Experience in automation TEST equipment design.
Proficiency with laboratory tools (Scope, Signal Analyzer, Spectrum Analyzer).
Hands-on experience with Altium or other HW CAD tools.
Advantages:

Knowledge and experience in operating FP/ICT machines.
Experience with ERP PLM systems.
Experience in LEAN and Agile methodologies.
Attributes: Strong problem-solving skills, ability to work in a multi-disciplinary environment, and a "hands-on" approach.
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8638912
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בדנאל - צפון
מיקום המשרה: נתניה
סוג משרה: משרה מלאה
מיקום: איזור השרון
כפיפות: למחלקת הנדסה
תחום: הנדסת ייצור, אלקטרוניקה, NPI

תיאור התפקיד:
לחברה מובילה בתחום ההנדסה, דרוש/ה מהנדס/ת אלקטרוניקה למחלקת הנדסה.
במסגרת התפקיד:

ליווי העברה מפתוח לייצור (NPI) של מוצרים משולבים מכניקה, אלקטרוניקה וחיווט.
תמיכה טכנית בקווי הייצור (Online Support) באתרי הייצור השונים.
שיפור התיעוד הטכני של המוצרים (סכמות, מסמכי ATP/ATR/Calibration/Programming).
כתיבת מסמכי בדיקה ותיעוד תהליכי בדיקה.
כתיבת הוראות שינוי.
עבודה צמודה עם צוותי הפיתוח ויחידות הייצור בארץ ובחו"ל.
דרישות:
השכלה: מהנדס/ת או הנדסאי/ת אלקטרוניקה - חובה.
לפחות 3-5 שנות ניסיון בהנדסת ייצור ובהעברת מכלולים אלקטרוניים ואלקטרו-מכניים מפיתוח לייצור (NPI) - חובה.
ניסיון בעבודה עם מעגלים אנלוגיים ברמת בדיקות ואימות פיתוח - יתרון משמעותי.
ניסיון בעבודה עם תוכנות עריכת מעגלים ושרטוט חשמלי (OrCAD, Office) - חובה.
ניסיון בתכנון מתקני בדיקה ואוטומציה של תהליכים - יתרון.
הכרות עם Agile, Priority, Solid Edge - יתרון.
הכרות עם נושאי זיווד ומכאניקה וקריאת שרטוטים מכאניים - יתרון.
אנגלית ברמה גבוהה (כתיבה ודיבור) - חובה.
זמינות לשעות עבודה גמישות עם אתרי הייצור בחו"ל (ארה"ב והודו). המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8630395
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בתפקיד פלוס- סניף באר שבע
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה מובילה בתחום החשמל דרוש/ה מנהל /ת פרויקטים.
ניהול פרויקטים ותכנון עבור מחלקת ההתקנות.
ניהול תקציב רכש ולוגיסטיקה בפרויקטים של התקנת גנרטורים.
הנעת תהליכים בפרויקט.
קליטה ישירה לחברה, תנאים סוציאליים מעולים.
ימים א-ה 8:00-17:00, כולל רכב.
דרישות:
תעודת הנדסאי.ת/מהנדס.ת חשמל-יתרון משמעותי.
ניסיון בניהול פרויקטים-לפחות שנתיים
ניסיון בתוכנת שרטוט אוטוקאד-יתרון.
נכונות לראש גדול, עמידה בלחצים. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8605548
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בMaxWork
מיקום המשרה: מגדל העמק
סוג משרה: משרה מלאה
לחברת אלקטרוניקה מובילה דרוש/ה טכנאי/ת בד"ס!!
טכנאי/ת בד"ס אחראי/ת על בדיקות, איתור תקלות ותיקון כרטיסים ומכלולים אלקטרוניים.
מכין/ה דוחות בדיקה ומוודא/ת עמידה בתקני איכות ובטיחות. תומך/ת בצוות הפיתוח והייצור, מספק/ת פתרונות טכניים בזמן אמת ומייעל/ת תהליכים.
ביצוע בדיקות פונקציונאליות למוצרים, ביצוע בדיקות אינטגרציה ותסריטי בדיקה, איסוף לוגים ונתונים קריטים לתמיכה במהנדסים ובמתכנתים, זיהוי, תיקון ואימות תקלות, שיפור איכות המוצר לפני שליחתו ללקוח.
עבודה במשרה מלאה א-ה 8:00-17:00, תנאים סוציאליים מעולים, הסעות, ארוחות צהריים, נופשי חברה ועוד!
דרישות:
הנדסאי/ת אלקטרוניקה/חשמל.
ניסיון לפחות 3 שנים בתחום האלקטרוניקה
יסודיות, זריזות, סדר, יחסי אנוש מעולים, יכולת עבודה בצוות, עצמאות,מוטיבציה להצליח
ורצון ללמוד ולהתפתח, אסרטיביות, יכולת לעבודה תחת לחץ.
*המשרה פונה לגברים ולנשים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8431070
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים באלביט מערכות
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
לאתר החברה בחיפה דרוש.ה מהנדס.ת רישוי (סיווג יצוא) להצטרף לתחום הנדסת רכיבים.
את.ה תהיה הסמכות המקצועית המנתחת ומגדירה את רמת הפיקוח על מוצרי החברה בהיבט משטרי הפיקוח העולמיים, עם דגש על רגולציית היצוא האמריקאית. תפקיד זה משלב ידע הנדסי עמוק עם הבנה רגולטורית רחבה, ומאפשר לך להשפיע על תהליכים קריטיים ברמה הארגונית. בוא.י להיות חלק מצוות שנמצא בלב העשייה הביטחונית והבינלאומית של אלביט מערכות
במסגרת התפקיד
ניתוח והגדרת רמת הפיקוח והסיווג של מוצרי החברה בהתאם למשטרי הפיקוח העולמיים, בדגש על תקנות היצוא האמריקאיות (EAR, ITAR)
מעקב שוטף אחר שינויי חקיקה ורגולציה בתחום הפיקוח על היצוא ושמירה על עדכניות מקצועית
מתן ייעוץ מקצועי שוטף בסיווג פריטים לכלל גורמי החברה, לרבות הנדסה, רכש ופיתוח עסקי
ליווי תהליכי רישוי וסיווג עבור רכיבים אלקטרוניים, מכאניים, אלקטרו-מכאניים וחומרים
עבודה מול ממשקים פנים וחוץ ארגוניים בנושאי ציות רגולטורי
דרישות:
תואר ראשון בהנדסת אלקטרוניקה (עדיפות) / הנדסת מכונות / תעשייה וניהול
היכרות עם רכיבים אלקטרוניים, מכאניים, אלקטרו-מכאניים וחומרים
הבנה בדפי נתונים ושרטוטים של רכיבים וחומרים
שליטה מלאה בעברית ובאנגלית, במיוחד אנגלית טכנית
ניסיון בסיווג פריטים בהיבט תקנות היצוא האמריקאיות - יתרון
ניסיון וידע במערכת PLM - יתרון
כושר ארגון, ראייה מערכתית, דיוק בפרטים, תקשורת בינאישית ותודעת שירות גבוהה

*הפניה מיועדת לנשים וגברים כאחד
**רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8604184
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בבזן - בתי זיקוק לנפט
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
תנאים נוספים:הסעות, קרן השתלמות
אחראיות על מערכת הבקרה TDC של המתקנים.
תחזוקת המערכות, ייזום שינויי תוכנה ותוספות.
מציאת פתרונות לבעיות תפעול בתחום הבקרה באופן עצמאי וגם כסיוע למנהלים ומהנדסים ואנשי אגף התפעול באגף בשיפור תהליכים ובפתרון בעיות בתחום הבקרה.
טיפול בתקלות ביחידות הקצה התהליכיות ביחד עם אנשי המכשור ובמערכות המחשוב.
טיפול בתקלות חומרה במערכת הבקרה ביחד עם אנשי תחזוקת המערכת.
מעקב אחר ביצוע בדיקות אמינות ותקלות מחשוב.
הגדרה של הדרוש, ליווי וסיוע בהטמעה, של בקרת תהליך. כולל הממשק, בצד מערכת הבקרה, למערכות הנלוות למערכת הבקרה המרכזית, כגון חיגור-PLC, מערכות מידע מפעליות PI ומערכות ייחודיות נוספות.
יצירת יישומי בקרה, על גבי המערכות הקיימות והכנסת מערכות חדשות על פי צורך. בניה ותחזוקה של יישומים אלו והממשק עם מערכת הבקרה המרכזית: כולל: איפיון וניתוח, סינטזת פתרונות, תיכנות ובניית הממשקים, בצד הבקרה, בין מערכות וממשקים למשתמש (HMI).
דרישות:
השכלה מהנדס/ת כימיה, מהנדס/ת חשמל ,מהנדס/ת אלקטרוניקה, מהנדס/ת תוכנה / מחשבים
ניסיון לפחות 5 שנות ניסיון כמהנדס בקרה בתעשייה, ניסיון בעבודה עם בקרים מתוכנתים, תחזוקה ותוכנה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8586060
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בJobs.ai
סוג משרה: משרה מלאה
יבואן רכב מוכר ומוביל מגייס מנהל /ת מחלקה טכנית - תפקיד מטה בכיר עם אחריות מקצועית רוחבית.
הובלת המצוינות הטכנית ברשת השירות של היבואן, כולל סטנדרט מקצועי אחיד, הדרכות, עמידה ביעדי יצרן ושיפור ביצועים.

מה עושים בתפקיד:
מובילים את התחום המקצועי והאיכותי של השירות הטכני במטה וברשת מרכזי השירות.
מנהלים ומפתחים צוות מומחים/ות טכניים/ות ומנהלים/ות (חניכה, סטנדרטים, מדידה, שיפור מתמיד).
מנהלים מקצה לקצה את מערך ההכשרה וההדרכה הטכנית: תכנון, יישום, בקרה והטמעת חדשנות.
עובדים מול יצרנים בחול וגורמי טכנולוגיה: תקלות, עדכונים, הדרכות, נהלים ועמידה ביעדים.
מנהלים תחום ציוד אבחון וכלים ייעודיים: כשירות, כיול, עדכוני גרסאות וניהול מלאי/זמינות.
מובילים פרויקטים רוחביים לשיפור תמיכה טכנית, תהליכי עבודה ואיכות טיפול, כולל ניתוח נתונים והפקת תובנות.
מנהלים תקציב מחלקה, תוכניות עבודה שנתיות ורב-שנתיות, ממשקים פנימיים וספקים בארץ ובחול.

דרישות חובה:
מהנדס/ת או הנדסאי/ת (רכב/מכונות/חשמל/אלקטרוניקה או תחום דומה).
ניסיון קודם אצל יבואן רכב.
ניסיון מוכח בניהול צוות גדול מעל 15 עובדים/ות, כולל ניהול מנהלים/ות ומומחים/ות.
ניסיון בניהול תמיכה טכנית מרובת ממשקים.
אנגלית ברמה גבוהה מאוד (עבודה מקצועית וטכנית שוטפת מול יצרנים בחול).

יתרון:
ניסיון עבודה שוטף מול יצרנים/ספקים בינלאומיים (OEM) והובלת תהליכי עמידה בסטנדרטים.
ניסיון בהובלת מערכי הדרכה והסמכה טכנית ברשת שירות/מוסכים.
ניסיון בהטמעת טכנולוגיות/כלי אבחון ותהליכי איכות וחקר תקלות חריגות.
יכולות אנליטיות חזקות (KPI, דוחות, תחקור, שיפור תהליכים).

כפיפות למנהל/ת חטיבת השירות (שירות, חלפים ולוגיסטיקה).
* משרה מיועדת לגברים ונשים כאחד
דרישות:
מהנדס/ת או הנדסאי/ת (רכב/מכונות/חשמל/אלקטרוניקה או תחום דומה).
ניסיון קודם אצל יבואן רכב.
ניסיון מוכח בניהול צוות גדול מעל 15 עובדים/ות, כולל ניהול מנהלים/ות ומומחים/ות.
ניסיון בניהול תמיכה טכנית מרובת ממשקים.
אנגלית ברמה גבוהה מאוד (עבודה מקצועית וטכנית שוטפת מול יצרנים בחול). המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8639643
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Physical Design CAD Lead, you will be responsible for the physical implementation environment. Your primary mission is to build, optimize, and support the automated flows from RTL to manufacturable GDSII tape-out. You will own the flows, Database and will support the whole PD team to optimize their blocks for Power, Performance, Timing while keep the team aligned on Methodical, Efficient and balanced work Environment.


Key Responsibilities

Design and maintain automated flows for Synthesis, Place & Route, and Floor-planning
Develop robust environments for Static Timing Analysis, Power Analysis, and Physical Verification (DRC/LVS/ERC)
Write custom plug-ins and scripts to extend the capabilities of vendor tools, tailoring them to our specific process node constraints and flows
Create automated "dashboards" and feedback loops to help design teams track and improve Power, Performance, and Area metrics across iterations
Collaborate with EDA vendors (Synopsys, Cadence, Siemens/Mentor) as consulters for our developed flows and results analysis     
Requirements:
B.Sc in Electrical Engineering
Professional experience with back-end industrial tool suites (e.g., Synopsys Fusion Compiler or Cadence Genus, Innovus)
Expert-level proficiency in Tcl and Python for high-level flow automation and data parsing
Deep understanding of Physical Design concepts including clock tree synthesis, routing congestion, timing closure, and signal integrity
Hands-on experience with sign-off flows
Very good communication skills
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599397
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a visionary Physical Design Engineer to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, defining the backend execution and methodologies for chips that power the world's largest AI clusters.

As a Physical Design Engineer, you will be a key architect of our silicon's physical reality. You won't just execute a flow-you will help establish our local execution culture and technical standards, owning the transformation of complex logic into high-performance silicon. You will drive the physical implementation journey from synthesis through signoff, ensuring our connectivity solutions meet the extreme performance, power, and area targets required for next-generation AI infrastructure. If you thrive on solving complex challenges in deep-submicron processes and want to shape the backend methodology for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

Physical Implementation & Execution

Be part of the founding Backend team in Israel, playing a critical role in establishing local execution culture and technical standards
Take full responsibility for physical implementation journey including Synthesis, Floorplanning, Place & Route, and Clock-Tree Synthesis (CTS)
Own macro-level implementation with deep hands-on experience in floorplanning and complex routing
Signoff & Design Integrity

Drive final stages of design integrity, owning Timing signoff (STA), Physical Verification (DRC/LVS), and Reliability analysis (EMIR)
Ensure first-pass silicon success through rigorous signoff flows and analysis
Apply Logic Equivalence Checking (LEC) and other verification techniques to guarantee design correctness
Methodology Development & Cross-Functional Collaboration

Participate in defining and refining Backend methodologies with autonomy to improve workflows and tool automation
Work closely with Architecture, Design, and DFT teams to navigate challenges of advanced process nodes and high-speed connectivity
Leverage scripting and automation to make engineering environment faster and more robust
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
3+ years of hands-on experience in Physical Design at semiconductor companies
Proven expertise in the full RTL2GDS flow with deep hands-on experience in macro-level implementation, floorplanning, and complex routing
Experience working with advanced process technologies (7nm and below)
Solid experience with signoff tools and flows including STA, Logic Equivalence Checking (LEC), DRC, and EMIR analysis
Proficiency in TCL or Python scripting to drive EDA tool flows and automate repetitive tasks
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599394
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a visionary Physical Design Subsystem (Multiple IPs/Partitions) Lead to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, defining the backend execution and methodologies for chips that power the world's largest AI clusters.

If you thrive on solving complex, unnamed challenges in deep-submicron processes, your place is with us.

As the Physical Design Subsystem (Multiple IPs/Partitions) Lead you will be a Key member of our PD Team in Israel R&D center. You will run PD execution of SubSystem with your team for chips that drive the worlds largest AI clusters. You will lead the team and the transition from RTL to GDS, ensuring our silicon meets the extreme performance, power, and area (PPA) targets required for AI scale.

Key Responsibilities

Build and mentor a high-performing Partitions team , owning the end-to-end execution from Synthesis to Signoff
Take full ownership of Subsystem physical implementation, including floorplanning, P&R, CTS, Power/Clock distribution, Power integrity and Timing/Physical signoff
Work closely with the Architecture, Design, DFT, and Product teams to achieve optimal Power Performance Area (PPA). This involves conducting feasibility studies for new architectures and optimizing runs to ensure the best Quality of Results (QoR)
Lead and guide external contractors and global partners to ensure seamless execution and delivery
Address complex signal integrity, thermal, and power challenges inherent in high-speed connectivity silicon
Requirements:
B.Sc. or M.Sc. in Electrical Engineering
15+ years of hands-on experience in Physical Design/Backend at leading semiconductor companies, working on advanced process technologies (5nm, 3nm, and below)
Proven experience in leading teams or projects with a "can-do" approach and excellent communication skills
Deep expertise in RTL2GDS flows, including P&R, STA, Physical verification (DRC/LVS), Formal verification, low-power implementation (UPF/CPF), EMIR and evaluating foundry process nodes and third-party IPs
Mastery of industry-standard EDA tools (Synopsys Fusion Compiler/ICC2, Cadence Innovus)
Experience managing both complex Macro-level designs subsystem level and Full-Chip integration
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599392
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Senior ASIC Design Engineer, you won't just build chips-you will be part of a team defining the next generation of AI infrastructure main components. The complex digital blocks under your micro-architecture and implementation responsibilities will power the world's largest AI clusters. You will own the journey from high-level definition through RTL implementation and backend support, transforming complex logic challenges into elegant, high-performance hardware. If you thrive on solving challenging problems in deep-submicron processes and want to contribute to the digital design foundation for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

Design Ownership & Implementation

Own the journey from high-level definition through micro-architecture, coding, and debug to backend implementation support
Tackle complex logic challenges and transform them into elegant, high-performance hardware solutions
Serve as the point of contact for your logic blocks, interacting with Architecture, Verification, and Backend teams
Quality Assurance & Design Optimization

Utilize industry-leading EDA tools (Lint, CDC, Synthesis, Timing, Power) and in-house quality assurance tools to ensure designs are robust, scalable, and power-efficient
Apply design techniques to meet PPA (Power, Performance, Area) targets
Contribute to design quality through verification and validation activities
Methodology Innovation & Collaboration

Participate in design methodology improvements and tool automation initiatives
Leverage AI assistance tools and contribute to in-house automation development to make engineering workflows faster and smarter
Collaborate effectively across teams to ensure seamless integration
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
3+ years of experience in logic design at semiconductor companies
Knowledge and experience in Verilog and/or SystemVerilog
Excellent communication skills with ability to work effectively across teams
Understanding of digital design principles and RTL coding best practices
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599389
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Senior DFT Engineer at Astera Labs, you will be at the intersection of architecture, design, and production. You won't just run tools-you will be a foundational member of the team responsible for the entire lifecycle of our silicon's reliability. From defining initial DFT architecture to supporting post-silicon bring-up, your work ensures that the backbone of AI infrastructure connectivity is flawless and scalable. If you thrive on solving complex challenges in deep-submicron processes and want to establish world-class DFT methodologies, this is your opportunity.

Key Responsibilities

DFT Architecture & Strategy

Own the DFT journey from high-level architecture definition and RTL design to backend implementation and post-production support
Develop comprehensive Design-for-Testability (DFT) strategies for next-generation connectivity platforms, ensuring chips meet the highest quality standards
Define DFT architectures including JTAG/iJTAG, MBIST, Scan, and ATPG methodologies
Test Pattern Development & Optimization

Generate and optimize high-quality test and debug patterns for production
Perform Static Timing Analysis (STA) for DFT modes and conduct gate-level simulations to ensure robust performance
Drive test coverage and quality metrics to meet stringent manufacturing requirements
Cross-Functional Collaboration & Methodology Innovation

Act as a multidisciplinary bridge, collaborating closely with Architecture, Verification, and Backend teams to ensure seamless integration and optimal QoR
Participate in developing and maintaining cutting-edge DFT implementation flows
Automate and improve methodologies using advanced scripting and tools
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
3+ years of hands-on experience in DFT roles at semiconductor companies
Deep expertise in DFT flows and architectures including JTAG/iJTAG, MBIST, Scan, and ATPG
Proficiency with industry-standard EDA tools from Synopsys (TestMAX) or Mentor (Tessent)
Strong understanding of logic design, verification, debug, and Static Timing Analysis (STA)
Scripting proficiency in Tcl, Perl, Python, or Shell for automation and innovation
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599387
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As an Senior Emulation Engineer, you will be a core technical driver of our Israel R&D center, working at the intersection of hardware and software to ensure our silicon meets extreme quality and performance targets. You will execute end-to-end emulation flows, bridge the gap between RTL and functional validation, and partner with cross-functional teams to enable seamless hardware-software integration. If you thrive on solving complex technical challenges and want to play a key role in validating cutting-edge AI infrastructure connectivity solutions, this is your opportunity.

Key Responsibilities

Emulation Flow Execution & Implementation

Execute end-to-end emulation flow from high-level model generation and RTL synthesis to complex system-level testing and silicon-accurate debugging
Work directly with next-generation emulation platforms (Zebu, Palladium, or Veloce) to implement cutting-edge methodologies
Maintain and evolve emulation flows to reduce compile times and increase execution speed, directly impacting time-to-market
System-Level Debug & Validation

Drive initial model bring-up process in high-stakes environment, identifying and resolving complex bugs
Ensure rapid cycles from RTL to functional stability through systematic debug approaches
Own technical blocks and drive them to completion independently
Cross-Functional Collaboration

Partner with Firmware, Software, and Validation teams to debug complex system-level scenarios
Ensure seamless hardware-software integration for AI infrastructure connectivity
Collaborate with Design and Verification teams to optimize emulation strategies
Requirements:
Bachelor's degree in Electrical Engineering, Computer Engineering, or related technical field
3+ years of hands-on experience in Emulation at semiconductor companies
Deep expertise in emulation flows for large-scale chips using industry-standard emulators (Zebu, Palladium, or Veloce)
Strong background in SystemVerilog for developing, testing, and debugging complex SoC designs
Experience developing and maintaining execution flows for building, running, and debugging emulation models
"Can-do" approach with ability to own technical blocks and drive them to completion independently
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599386
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a highly skilled Chip Top Physical Design Engineer focusing on implementation to join our local engineering powerhouse from the ground up.
If you thrive on solving complex, unnamed challenges in deep-submicron processes, your place is with us.

As a Physical Design Engineer, you will be a key hands-on member of our PD Team in the Israel R&D center. You will execute the physical design of the SoC Top level for chips that drive the worlds largest AI clusters. You will be deeply involved in all PD disciplines of the chip, driving the tape-out (T.O.) GDS to meet strict signoff criteria (Timing, LVS, EMIR, DRC, PV, etc.), ensuring our silicon meets the extreme performance, power, and area (PPA) targets required for AI scale.

Key Responsibilities


Execute SoC Top-level physical design and actively drive full-chip convergence
Perform Top-Level physical implementation, including floor-planning, Place & Route (P&R), Clock Tree Synthesis (CTS), Power/Clock distribution, Power Integrity, and Timing/Physical signoff
Work closely with the Architecture, Design, DFT, and Product teams to achieve optimal Power, Performance, and Area (PPA). This involves participating in feasibility studies for new architectures and optimizing runs to ensure the best Quality of Results (QoR)
Resolve complex signal integrity, thermal, and power challenges inherent in high-speed connectivity silicon
Collaborate closely with the Package team on Bump-map-to-Ballout design, taking all signal integrity aspects into consideration
Requirements:
B.Sc. or M.Sc. in Electrical Engineering
5+ years of hands-on experience in Chip Top Physical Design/Backend at leading semiconductor companies, working on advanced process technologies (5nm, 3nm, and below)
Proven experience executing complex block or chip-level projects with a proactive, "can-do" approach and excellent communication skills
Deep hands-on expertise in RTL2GDS flows, including P&R, STA, Physical Verification (DRC/LVS), Formal Verification, low-power implementation (UPF/CPF), and EMIR
Mastery of industry-standard EDA tools (Synopsys Fusion Compiler/ICC2 or Cadence Innovus)
Practical experience handling both complex macro/subsystem-level designs and Full-Chip integration
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599384
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Package Design Engineer, you will be a core technical contributor in the development of advanced IC packaging solutions for high-performance connectivity silicon. You will execute the package flow, design, and qualification from concept through production, working closely with silicon, signal integrity, power integrity, mechanical, manufacturing, and external OSAT partners. You will be responsible for implementing package technologies that meet aggressive electrical, thermal, mechanical, and cost targets, enabling products to operate reliably in the worlds most demanding AI and cloud environments.

Key Responsibilities


Execute end-to-end IC package design, from early feasibility and detailed design through to qualification and high-volume manufacturing
Implement package architecture and utilize advanced technologies (organic substrates, advanced laminate, interposers, multi-die/chiplet packaging, CoWoS - 2.5D/3D integration)
Drive signal integrity (SI), power integrity (PI), and thermal considerations at the package level for high-speed, high-power devices
Perform package layout, substrate routing, bump/ball maps, stack-ups, materials selection, and apply mechanical constraints
Collaborate closely with silicon design, SerDes, system, SI/PI, and reliability teams to optimize overall product performance
Interface directly with OSATs, substrate vendors, and manufacturing partners to ensure design-for-manufacturability (DFM), yield, and cost targets are met
Conduct package-related risk assessments, failure analysis, and corrective actions during bring-up and production ramp
Support NPI, qualification, and product sustainment activities, including vendor technical reviews
Requirements:
5+ years of hands-on IC package design experience for high-performance semiconductor products, with full technical ownership from concept through tape-out
Expert proficiency in IC package design tools (Cadence APD / SiP or equivalent) and hands-on experience designing complex packages (BGA, FCBGA, FCCSP)
Strong package integration expertise, including stack-ups, ball/bump maps, constraints, SMT integration, and package BOM ownership
Deep understanding of signal, power, and thermal integrity at the package level, with the ability to execute design tradeoffs based on analysis
Proven manufacturing and release experience, including running DRC/LVS/DFM, OSAT engagement, and delivering production-ready package designs
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599381
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a highly skilled Physical Design CAD Engineer specializing in CAD Automation and Signoff to join our local engineering powerhouse from the ground up.

This is a unique opportunity to take on meaningful technical ownership in a new site, implementing the backend execution environment and methodologies for chips that power the world's largest AI clusters. As a foundational member of the team, you will be responsible for the physical implementation environment. Your primary mission is to develop, optimize, and support automated flows from RTL to manufacturable GDSII tape-out, ensuring a methodical and efficient work environment for the entire PD team.


Key Responsibilities


Develop and maintain automated flows for Synthesis, Place & Route (P&R), and Floor-planning to ensure seamless design transitions
Implement and manage robust environments for Static Timing Analysis (STA), Power Analysis, and Physical Verification (DRC/LVS/ERC)
Write and maintain custom plug-ins and scripts (Tcl/Python) to extend vendor tool capabilities, tailoring them to specific process node constraints
Build automated "dashboards" and feedback loops to track and improve Power, Performance, and Area (PPA) metrics across design iterations
Own the design database structure and version control to ensure team alignment and data integrity
Collaborate directly with EDA vendors (Synopsys, Cadence, Siemens/Mentor) to troubleshoot flow issues and analyze tool results
Provide technical support to the broader PD team, helping them optimize individual blocks for power, performance, and timing
Requirements:
Bachelors degree in Electrical Engineering or a related technical field
5+ years of hands-on professional experience with back-end industrial tool suites (e.g., Synopsys Fusion Compiler or Cadence Genus/Innovus)
Expert-level proficiency in Tcl and Python for high-level flow automation, data parsing, and tool customization
Deep technical understanding of Physical Design concepts, including clock tree synthesis (CTS), routing congestion, timing closure, and signal integrity
Proven experience executing sign-off flows for complex, high-performance designs
Strong communication skills and a collaborative approach to solving complex engineering bottlenecks
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599375
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a highly skilled Physical Design CAD Engineer specializing in CAD Extraction to join our local engineering powerhouse from the ground up.

This is a unique opportunity to take on meaningful technical ownership in a new site, implementing the parasitic extraction (PEX) methodologies and flows for chips that power the world's largest AI clusters. As a foundational member of the team, you will be responsible for the accuracy and efficiency of our extraction environment, ensuring that our high-speed designs are modeled with the highest precision from RTL to GDSII.

Key Responsibilities

Develop, qualify, and maintain automated RC extraction flows for high-performance AI SoCs
Own the setup and validation of foundry technology files (e.g., StarRC/Quantus techfiles, TLU+, ITF) across various process corners
Perform correlation studies between different extraction tools and 3D field solvers (e.g., Raphael, QuickCap) to ensure modeling accuracy
Collaborate closely with the Signal Integrity (SI) and Power Integrity (PI) teams to provide accurate parasitic data for critical high-speed nets and power grids
Implement automated scripts (Tcl/Python) to streamline extraction regressions, data parsing, and PEX-to-STA (Static Timing Analysis) handoffs
Analyze the impact of layout effects (LDE) and parasitics on timing and power, providing feedback to the implementation team to optimize PPA
Interface with EDA vendors and foundries to resolve extraction tool bugs and methodology gaps related to advanced nodes (5nm/3nm)
Requirements:
Bachelors degree in Electrical Engineering or a related technical field
5+ years of hands-on experience in Physical Design CAD or Physical Verification with a heavy focus on parasitic extraction
Expert proficiency with industry-standard extraction tools such as Synopsys StarRC, Cadence Quantus (QRC), or Siemens Calibre xACT
Strong scripting skills in Tcl and Python for flow automation and database manipulation
Deep understanding of semiconductor physics, interconnect modeling, and the impact of parasitics on timing, EM (Electromigration), and IR drop
Proven experience in validating tech files and running extraction for complex, multi-million gate designs
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599372
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a highly skilled Physical Design Engineer specializing in EMIR & Power Integrity to join our local engineering powerhouse from the ground up.

This is a unique opportunity to take on meaningful technical ownership in a new site, executing the backend power methodologies for chips that power the world's largest AI clusters. As a Physical Design Engineer, you will be a core technical contributor ensuring the power robustness and long-term reliability of our high-performance connectivity silicon.

You will execute the Electro-Migration and IR Drop (EMIR) analysis and sign-off from block level to full-chip, working closely at the intersection of Physical Design, Analog/Mixed-Signal design, and Package Engineering. You will be responsible for validating power grid architectures to ensure our products meet aggressive voltage drop and reliability targets in advanced FinFET process nodes, directly impacting the performance and yield of chips operating in the worlds most demanding AI and cloud environments.

Key Responsibilities

Execute static and dynamic IR drop analysis, signal/power electromigration (EM) verification, and self-heat analysis from the block level through to full-chip sign-off
Implement and maintain robust EMIR flows and methodologies using industry-standard tools (Ansys RedHawk-SC, Cadence Voltus, or equivalent)
Work with Physical Design teams to implement optimal power grid structures, via pillars, and strap distributions to minimize voltage drop while maximizing routing resources
Collaborate closely with Analog/SerDes designers to analyze current profiles and ensure robust power delivery to sensitive high-speed IP blocks
Partner with Package Design engineers to perform Chip-Package-System (CPS) co-analysis, optimizing bump patterns and package routing for superior Power Integrity
Perform root-cause analysis for voltage drop violations and EM risks, proposing and implementing layout fixes alongside the PD team
Verify current density rules for ESD protection networks and ensure compliance with strict foundry reliability constraints
Support silicon bring-up by correlating simulation results with actual silicon measurements and yield data
Requirements:
Bachelor's or Master's degree in Electrical Engineering or a related technical field
5+ years of hands-on experience in EMIR/Power Integrity analysis for high-performance SoCs or high-speed connectivity products
Strong proficiency in industry-standard EMIR tools (Ansys RedHawk/RedHawk-SC, Totem, or Cadence Voltus)
Deep understanding of EM/IR challenges in advanced FinFET nodes (7nm, 5nm, 3nm), including fin-heating, thermal coupling, and layout-dependent effects
Solid understanding of Place & Route flows, power grid synthesis, extraction (RC), and standard cell architecture
Proven ability to debug complex voltage drop issues, identify "weak spots" in the grid, and drive convergence on large, complex designs
Proficiency in Python, Tcl, or Perl for flow automation and data parsing
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599362
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a highly skilled Static Timing Analysis (STA) Engineer to join our local engineering powerhouse from the ground up.

This is a unique opportunity to take on meaningful technical ownership in a new site, executing the sign-off methodology for chips that power the world's most advanced AI clusters. As an STA Engineer, you will be deeply involved in the STA activities from chip partition and time budgeting through to final sign-off. You will bridge the gap between Architecture, Design, DFT, and Physical Design to ensure our high-performance silicon meets the aggressive timing targets required for next-generation connectivity.

Key Responsibilities


Execute the STA flow and sign-off methodologies, ensuring our products meet rigorous timing criteria for the most demanding data center environments
Collaborate closely with Architecture, Design, DFT, and Backend teams, participating in timing reviews and working with block owners to navigate the path to sign-off convergence
Develop, optimize, and manage complex SDC constraints, ensuring they are accurate and robust across multi-scenario environments
Analyze and resolve challenges related to cross-chip clock distribution networks and apply sophisticated margining techniques to ensure robust silicon across all process corners
Participate in design methodology improvements and tool automation, utilizing both industry-standard EDA tools and custom scripts to make our sign-off process faster and more efficient
Requirements:
B.Sc. in Electrical Engineering or Computer Engineering
5+ years of hands-on experience in Static Timing Analysis (STA) at semiconductor companies, specifically working on advanced process technologies. (Note: Adjust years of experience based on the exact level you are targeting)
Deep expertise in multi-scenario STA, as well as timing and SDC constraint development and verification at the block and subsystem levels
Solid understanding of advanced margining methodologies, including OCV, AOCV, and POCV, from synthesis through to final sign-off
Solid knowledge of physical design flows (Synthesis, P&R, Physical Verification) and how they intersect with timing closure
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599360
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Staff Physical STA Expert , you will hold the keys to silicon success. You will be leading the STA activities end-to-end from Chip partition, Time budgeting through signoff of all the chips we develop. You will build and lead the STA team to run several chips signoffs in parallel. In addition, You will define the sign-off methodology for chips that power the worlds most advanced AI clusters. You will act as the central nervous system of the design process, bridging the gap between Architecture, Design, DFT, and Physical Design to ensure our high-performance silicon meets the aggressive timing targets required for next-generation connectivity.

Key Responsibilities

Take full ownership of the STA flow and sign-off methodologies. You will establish the rigorous criteria that ensure our products succeed in the most demanding data center environments
Collaborate closely with Architecture, Design, DFT, and Backend teams. You will lead timing reviews and work closely with block owners to navigate the path to sign-off convergence
Develop, optimize, and manage complex SDC constraints from the ground up, ensuring they are robust across multi-scenario environments
Tackle the challenges of cross-chip clock distribution networks and sophisticated margining techniques, ensuring robust silicon across all process corners
Have a passion for better workflows? Youll participate in design methodology improvements and tool automation, utilizing both industry-standard EDA tools and in-house automation to make our sign-off process faster and smarter
Requirements:
B.Sc. in Electrical Engineering or Computer Engineering
8+ years of deep, hands-on experience in Static Timing Analysis (STA) at leading semiconductor companies, specifically working on advanced process technologies
Deep expertise in multi-scenario STA, timing/SDC constraint development and verification. You have a "full-chip" perspective, managing both complex macro-level designs and top-level integration
Solid understanding of advanced margining methodologies, including OCV, AOCV, and POCV, from synthesis through to final sign-off
Solid knowledge of physical design flows (P&R, Physical Verification) and how they intersect with timing closure
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599357
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a visionary Formal Verification Engineer to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, defining the formal verification strategy for chips that power the world's largest AI clusters.

As the Formal Verification Engineer, you will be a foundational member of our Israel R&D center. You wont just execute tasks; you will define the Formal verification strategy for chips that drive the worlds largest AI clusters. You will dive deep into the technical details, proving the correctness of complex designs and ensuring they flawlessly meet specifications.

Key Responsibilities

Own and develop formal verification environments from scratch through to sign-off
Apply formal verification methodologies and strategies to prove the correctness of intricate designs
Work closely with the Architecture, Design, and DV teams to identify verification needs and pinpoint design requirements
Create robust formal environments, analyze complex RTL designs, and apply advanced formal techniques to find corner-case bugs
Analyze verification results, identify failures, and collaborate directly with designers to resolve issues efficiently
Architect and develop generic, common formal functions and properties to be reused across multiple projects
Requirements:
Bachelor's degree in Electrical Engineering or a related technical field
5+ years of hands-on experience in Formal Verification within semiconductor companies
Deep expertise in formal verification methodologies, tools, and flows
Strong understanding of RTL design and verification principles
Experience with industry-standard formal verification tools (Jasper, VC Formal, or similar)
Excellent communication skills, strong analytical thinking, and a proactive, "can-do" approach to problem-solving
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599343
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
מיקום המשרה: צפון
סוג משרה: משרה מלאה
הזדמנות קריירה מעולה למהנדס/ת חשמל!
לחברה מובילה ויציבה בצפון, המתמחה בפרויקטים מתקדמים בתחום החשמל, דרוש/ה מהנדס/ת חשמל לניהול והובלת פרויקטים מורכבים ומאתגרים.
תפקיד משמעותי הכולל אחריות מלאה על פרויקטים, עבודה עם צוותים מקצועיים והשפעה אמיתית בשטח.
לשליחת קורות חיים למייל.
דרישות:
רישיון מהנדס חשמל - יתרון גדול
ניסיון רלוונטי בניהול/ביצוע פרויקטים - חובה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599266
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו