משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
להשיב נכון: "ספר לי על עצמך"
שימו בכיס וצאו לראיון: התשובה המושלמת לשאלה שמצ...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בסלקום
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
אנחנו מגייסים כוכבים/ות נוספים/ות לתפקיד נציגי/ות שירות ומכירה, שיצטרפו למשפחה הכי סגולה שיש!
ואתם נהנים/ות ממענק חד פעמי בסך כולל של עד 5,000!! (ברוטו) שישולם ב2 פעימות: עד 2,500 לאחר 6 חודשי עבודה מלאים בפועל, ועד 2,500 ברוטו לאחר 12 חודשי עבודה מלאים בפועל.
התפקיד כולל:
מתן שירות ומכירה פרונטלית ללקוחות חדשים וקיימים בסביבה דינמית וחדשנית.
קבלת לקוחות, התאמת פתרונות תקשורת ומגוון מוצרים בהתאם לצורכי הלקוח. ביצוע עסקאות מכירה ושימור לקוחות. מתן מענה מקצועי, שירותי ואיכותי ללקוחות במרכז שירות. עבודה עם יעדי מכירה ושירות.
אצלנו תיהנו מכלים להתפתחות וקידום מקצועי, שירותי תקשורת וטלוויזיה בתנאים מיוחדים,
ארוחות מסובסדות, נופשים, אירועי חברה סופר מושקעים והטבות שוות נוספות.
*המענק למשרה הספציפית בלבד בהתאם לתנאי הסכם המענק, מותנה בקיומם של יחסי עבודה בפועל במועד תשלום כל פעימה ומוצע לזמן מוגבל. מהמענק ינוכה מס כדין.
שלחו פרטים ונשמח להכיר:)
דרישות:
תודעת שירות גבוהה, יחסי אנוש מצוינים.
אוריינטציה מכירתית.
עבודה במשמרות.
אין לכם ניסיון?- בואו נרכוש אותו יחד:)
*ההטבות מוענקות לעובדים זכאים בהתאם למדיניות החברה ו/או להסכם הקיבוצי החל בה, חלקן בשיתוף עם ארגון העובדים.
המשרה מיועדת לכל המינים והמגדרים.
סלקום מעודדת ותומכת בהעסקת עובדים עם מוגבלויות. המשרה מיועדת לנשים ולגברים כאחד.
המידע שיימסר על ידך ישמש את קבוצת סלקום ו/או מי מטעמה כדי לבחון את מועמדותך למשרה וכן למשרות נוספות, לפעולות תפעוליות ולמטרות נוספות. לא חלה עליך חובה למסור את המידע, אך אם תבחר שלא למסרו, לא ניתן יהיה לבחון את התאמתך.
למידע נוסף, כולל אודות המידע שנאסף והשימושים בו, למי המידע עשוי להימסר וזכויותיך לעיון ותיקון מידע אישי, ראה מדיניות הפרטיות של סלקום באתר קריירה.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
7413217
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בויצו
סוג משרה: משרה מלאה
בית הספר ויצו "אחוזת ילדים" בחיפה, חינוך מיוחד שש שנתי, לנערים ונערות בסיכון מתמודדי נפש, מגייס מרפא/ה בעיסוק
אבחון, הערכה והתערבות טיפולית בקרב תלמידים עם הפרעות נפשיות וקשיים בתפקודים הניהוליים, תוך התאמת מענים אישיים וקבוצתיים לצרכיהם.
התפקיד כולל בניית תכניות טיפול מותאמות, חיזוק מיומנויות: תכנון, ארגון, קשב, ויסות עצמי וגמישות מחשבתית, שילוב אסטרטגיות למידה ותפקוד בחיי היומיום הבית-ספריים.
עבודה בשיתוף פעולה עם צוות רב-מקצועי, הורים וצוותי חינוך, במטרה לקדם עצמאות תפקודית, השתלבות מיטבית ושיפור איכות החיים של התלמידים.
דרישות:
א. תואר ראשון בריפוי בעיסוק (B.O.T) ממוסד מוכר + רישיון/הסמכה ממשרד הבריאות לעיסוק במקצוע.
ב. ניסיון בעבודה עם נוער בסיכון, ליקויי למידה
*מועד תחילת העבודה: סוף אוגוסט 2026 ולאורך שנת הלימודים תשפ"ז המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8606461
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בSVT JOBS
מיקום המשרה: מגדל העמק
סוג משרה: משרה מלאה
לחברה המפתחת מערכות אלקטרומכנאיות וציוד בדיקה מתקדם (ATE) דרוש.ה מהנדס.ת פיתוח מכאני להשתלבות בצוות פיתוח חומרה מוביל.

התפקיד כולל: פיתוח, שדרוג ותחזוקה של מערכות מכאניות וצב"דים למוצרים אלקטרוניים וצבאיים מורכבים.

תכנון זיווד (Enclosures) והתאמה לתקנים צבאיים מחמירים.

ביצוע אנליזות חוזק ותרמיות.

פיתוח חומרה ייעודית למערכות ATE.

תכנון מכני ב-SolidWorks:

מנגנונים, מסדים, מתקני בדיקה (Jigs Fixtures) עבור צב"דים ומערכות אלקטרומכאניות.

עבודה עם מתכות, פלסטיקה, מתכות, זיווד AL ועיבוד שבבי.

אחריות על בניית עדכון ותחזוקת ה- BOM בהיבטים מכאניים ועבודה מול הנדסת תצורה.

הובלת NPI בהיבטים מכאניים (כולל Build To Print).

שיפור תהליכי ייצור ותכנון ג'יגים.

תמיכה באתרי לקוח - התקנות ופתרון תקלות.

עבודה מאומצת על מספר פרויקטים במקביל בסביבה דינמית.
דרישות:
ניסיון בפיתוח מכאני למכלולים במערכות אלקטרומכניות / PDU - חובה.

ניסיון בפיתוח תיבות ופנלים מאלומיניום, כולל פיתוח בעיבוד שבבי - חובה.

ניסיון בפיתוח שרטוטי Assembly ושרטוטי ייצור למתכות ופלסטיקה - חובה.

ניסיון בפיתוח מכאני לציוד בדיקה אוטומטי (ATE) - יתרון משמעותי.

שליטה ב-SolidWorks - חובה.

שליטה באנגלית (קריאה וכתיבה) - חובה.

יכולת הובלת משימות באופן עצמאי.

יכולת למידה עצמית גבוהה ועבודת צוות. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8516567
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בשיבוצים
מיקום המשרה: חיפה
סוג משרה: בכירים ומשרה מלאה
שכר: 22,000-25,000
לחברה באזור חיפה דרוש/ה מנהל /ת מותג.
כפיפות למשנה למנכ"ל.
משרה ללא כפיפים.
אחריות לניהול, פיתוח והובלת המותג בשוק תוך חיזוק זהות וחשיפת המותג.
אחריות לצמיחה וגידול של המותג בקרב קהלי יעד ושווקים חדשים.
תכנון, אפיון וביצוע טקטיקות שיווק שונות, שמטרתן להבטיח מעורבות בחירת קולקציה, מוצרים, נראות המותג בחנויות, מבצעים.
מענה ללקוחות קיימים.
איש קשר מול המותג בחו"ל.
דרישות:
השכלה בשיווק / מנהל עסקים- עדיפות לתואר אקדמאי.
ניסיון של 4 שנים ומעלה בניהול מותג.
יכולת ניתוח נתונים והסקת מסקנות לצורך שיפור ביצועים עתידיים.
יכולת מכירה מוכחת.
יחסי אנוש מעולים.
זיהוי הזדמנויות עיסקיות.
יזמות, חשיבה מחוץ לקופסא.
נא לציין ציפיות שכר. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8552459
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בשפיר
מיקום המשרה: חריש
סוג משרה: מספר סוגים
טיפול בדרישות והזמנות רכש
התקשרות עם ספקים והשוואת מחירים
מעקב אחר אספקות
עבודה עם מערכות; ERP
דרישות:
תואר ראשון / קורס בתחום יתרון
ניסיון במערכת פריוריטי- יתרון משמעותי
שנה מינ' ניסיון בתפקיד דומה
שליטה ב-Excel ובמערכות רכש
אנגלית טובה, סדר, שירותיות ויכולת עבודה בצוות המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8436761
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
מיקום המשרה: נוף הגליל וטבריה
סוג משרה: משרה מלאה
לחברה מצליחה ומובילה בתחום הפארמה דרוש/ה טכנולוג/ית פיתוח
הכרת תהליכי הייצור של המפעל.
ביצוע ניסיונות במעבדת הפיתוח למוצרים חדשים ושיפור מוצרים קיימים.
בניית פורמולציות.
ליווי העברת מוצרים מפיתוח לייצור.
בחינת חומרי גלם ואישורם לשימוש.
מתן פתרונות לבעיות טכנולוגיות שוטפות בקווי היצור.
תחזוקת עצי מוצר.
דרישות:
תואר ראשון בטכנולוגיה של מזון / הנדסת מזון / ביוטכנולוגיה- חובה
1-2 שנות ניסיון בתעשייה המזון/פארמה/תוספי תזונה - יתרון משמעותי
עברית ואנגלית ברמה גבוהה - חובה
נכונות לעבודה במשרה מלאה כולל ש.נ ע"פ צורך.
שליטה טובה ביישומי מחשב - חובה.
כושר ארגון, דיוק רב ועצמאות בפרויקטים. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8629621
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים ביוניליוור ישראל מזון בע"מ
מיקום המשרה: צפת
סוג משרה: מספר סוגים
נקלטים ישירות לחברה ואמונים על האחזקה המונעת, התיקונים ושמירה על המכונות החדישות של ורד הגליל ובייגל בייגל באמצעות המערכות הממוחשבות שלנו.
בואו תהנו משכר גבוה וסל הטבות עשיר ומפנק, מענקי התמדה, ארוחות חמות, משכורת 13, נופש שנתי, תוספות ותק קבועות ועוד.
עבודה ב3 משמרות.
צהרים-תוספת על כל שעה של 125% ולילה- 150% תוספת לכל שעת עבודה.
דרישות:
הנדסאי/ת או טכנאי/ת מכונות- יתרון
ניסיון בתעשייה - חובה
ידע במכניקה, הידראוליקה, פניאומטיקה.
ידע במסגרות/ריתוך- יתרון
המשרה פונה לנשים וגברים. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8398665
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בגב מערכות
מיקום המשרה: קרית ביאליק
סוג משרה: משרה מלאה
הזדמנות ייחודית לשילוב בין עולם האלקטרוניקה לטכנולוגיות מידע מתקדמות.
התפקיד כולל הובלת תהליכי IT עבור מהנדסי פיתוח, עבודה עם כלי CAD, שדרוגי מערכות ובחינת טכנולוגיות חדשות בחזית המדע.

תנאי סף - חובה ?? תואר ראשון (.B.Sc) בהנדסת אלקטרוניקה או הנדסאי/ת אלקטרוניקה.??
דרישות:
מה עוד מחפשים?
אוריינטציה טכנולוגית חזקה ורצון ללמוד ולהתפתח בעולם ה-IT (לא חובה ניסיון קודם במערכות מידע!).
יתרון לבעלי ניסיון ב- Linux, מכונות וירטואליות, Windows או פיתוח כרטיסים.
מיקום: אזור הצפון (קריות/חיפה).

מתאים במיוחד למי שמגיע מעולמות האלקטרוניקה ומחפש דריסת רגל משמעותית בעולמות המערכתיים.

?? להגשת מועמדות בקישור למטה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8585192
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בקבוצת ברן
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
ביצוע חישובי כמויות מדויקים בשלב תכנון וביצוע.
הכנת כתבי כמויות ומפרטים הנדסיים בהתאם לתוכניות ולסטנדרטים.
בדיקה ואישור חשבונות קבלנים וספקים לאורך חיי הפרויקט.
מעקב ובקרה תקציבית מול אומדנים ותוכניות עבודה.
זיהוי חריגות, ניתוח פערים והצגת מסקנות להנהלה.
עבודה שוטפת מול מנהלי פרויקטים, יועצים חיצוניים וקבלנים.
דרישות:
הנדסאי/ת אזרחי או אדריכלות.
בעל/ת ניסיון מוכח בחישוב כמויות.
המשרה מיועדת לנשים ולגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8579683
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בעוצמה הורייזון חנויות בע"מ
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה ומשמרות
שכר: 8,000-10,000
אוהבים /ות חיות מחמד? החבר הכי טוב שלכם /ן הוא הכלב?
רוצים /ות לנהל חנות מקסימה לציוד לחיות ולהנות משכר מעולה ותנאים מצויינים?! אם כן- מקומכם/ן איתנו!
במסגרת התפקיד- ניהול ריצפת מכירה, ניהול מלאי, עמידה ביעדים, שירות לקוחות, ניהול יחידת רווח והפסד ועוד!
נכונות לעבודה במשמרות בשעות פתיחת החנות- 9:00-20:00+ימי שישי
בואו הצטרפו לצוות מנצח ותהנו מערבי צוות וגיבוש מטורפים, צ'ופרים שווים ושכר בסיס ובונוסים מטורפים!!
דרישות:
ניסיון ניהולי- חובה
נכונות לעבודה בשעות מרובות- חובה
נכונות לעבודה מואמצת- חובה!
זיקה לעולם החי
המשרה מיועדת לנשים ולגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8630970
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בMaxWork
מיקום המשרה: יקנעם עילית
סוג משרה: משרה מלאה
לחברה מובילה העוסקת בייצור לוחות חשמל ובקרה דרוש/ה בודק/ת לוחות חשמל ובקרה.
ביצוע בדיקות חשמליות ללוחות לפי צק ליסט, התפקיד כולל עבודה מול לקוחות החברה.
משרה מלאה א-ה 8:00-17:00.
שכר גבוהה ותנאים מעולים למתאים/ה.
דרישות:
רישיון חשמלאי/ת מוסמך/ת
ניסיון בתהליכי בקרת איכות או בדיקות חשמל
רצינות ואחראיות
*המשרה פונה לגברים ולנשים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8583204
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בגב אקספרט בע"מ
סוג משרה: מספר סוגים
היטקזון הוא מועדון צרכנות מוביל לעובדי חברות ההיי-טק בישראל.
המועדון מעניק למאות אלפי עובדים מגוון רחב של הטבות בתחומי הצרכנות, הפנאי, הדיור, הפיננסים ועוד.
מתן שירות טלפוני ללקוחות פרטיים ועסקיים
טיפול בפניות בנושאים כגון:
החלפות מוצרים
בירור סטטוס הזמנות
מתן מידע ושירות כללי
קופונים והטבות
עבודה בסביבה מוקדית דינמית
עבודה עם מספר רב של מערכות במקביל (כ-9 מערכות)
נדרשת יכולת עבודה במולטיטאסקינג ובריבוי משימות
היקף משרה
משרה מלאה / משרת סטודנט ימים א'-ה' בוקר בלבד ללא שישי!
שכר גבוה + בונוסים מפנקים!
דרישות:
ניסיון במוקדי שירות /דיגיטל - חובה
אוריינטציה שירותית, סבלנות, חריצות, כושר ביטוי מעולה - חובה
יכולת עבודה בצוות,בסביבה ממוחשבת - חובה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8618125
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בבזלת פארמה
מיקום המשרה: אור עקיבא
סוג משרה: משרה מלאה
למפעל תרופות באור עקיבא ורעננה דרוש /ה מאבטח /ת.
דרישות:
בוגר שירות מלא בצה"ל/מג''ב ברובאי 07 או 05
תיתן עדיפות לבעלי הכשרה בסיסית רמה א'
עובד /ת חברה מהיום הראשון. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8553714
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים במנדלסון תשתיות ותעשיות בע"מ
סוג משרה: משרה מלאה
- טיפול במכונות היצור, קווי היצור ומערכות תומכות
- אחזקה מונעת ושבר
אחריות על תחזוקה שוטפת ואחזקה מונעת
מתן מענה לתקלות בסיסיות
דרישות:
ניסיון כמכונאי אחזקה- 3 שנים לפחות במפעל תעשייתי מסורתי
- ניסיון בהידראוליקה ופנאומטיקה
עבודה בצוות ותחת לחץ
יצירתיות במציאת פתרונות המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8609763
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בדיאלוג
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה מובילה ויציבה בתעשיית עיבוד המתכות, דרוש/ה Quality Assurance Engineer.
החברה מציעה מגוון רחב של כלי חיתוך איכותיים כמו שימות קרבייד וכרסומי אצבע, שמותאמים למגוון רחב של יישומים תעשייתיים.
עבודה מהמשרדים באזור הצפון.
דרישות:
ניסיון של שנתיים ומעלה בתפקיד QA - חובה.
ניסיון בבדיקות ידניות של מערכות מידע מורכבות - חובה.
ניסיון בהקמה או תחזוקה של אוטומציות בדיקה - חובה.
ניסיון או היכרות עם שימוש בכלים מבוססי בינה מלאכותית לבדיקות / אוטומציה / ניתוח תקלות - יתרון.
הבנה תהליכית ויכולת קריאה וניתוח מסמכי אפיון - חובה.
ניסיון בעבודה עם בסיסי נתונים מסוג SQL ברמה בסיסית - יתרון.
היכרות עם כלי ניהול בדיקות ותקלות כגון Jira, TFS - יתרון. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8622887
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
26/03/2026
Location: Migdal Haemek
Job Type: Full Time
description
we are a global leader in control systems for quantum computing, a field on the verge of exponential growth, bringing about opportunities like those made possible with the invention of classical computing 50 years ago. at qm, we provide the worlds most leading researchers and organizations with the critical tools they need to develop useful quantum computers. qms hardware and software represent a new paradigm for controlling quantum computers, from a single qubit to hundreds and thousands. we are assembling the strongest team of professionals in the world with the goal of revolutionizing how quantum computers are built and controlled and accelerating their arrival. our company is backed by globally recognized venture capital sponsors, including tlv partners, battery ventures, red dot capital partners, avigdor willenz investment group, harel insurance, and others.
we are looking for an excellent failure analysis practical engineer to join our team and build qms state-of-the-art control and orchestration platform. she or he should be a talented and motivated person, who is a real team player, and which can collaborate closely with other engineers from different disciplines and quantum physicists.
the production site is in migdal haemek ( Flex ).
responsibilities:
yield monitoring and improvement
analyze hw failures to a component level in both digital and analog domains.
identify failure trends
rma process handling
failure reports & closure
Requirements:
requirements
basic qualifications:
self-learning, independent and motivated by edge technology.
great interpersonal skills.
proven experience in hw debug and failure analysis - (analog and digital).
strong analytical and troubleshooting skills.
basic programming and scripting skills.
understand pcb schematics.
experience working with multi-disciplinary system (asic, hw, sw)
experience working in Linux environment.
experience with TEST equipment like scope, spectrum analyzer, signal generator etc..
RF knowledge and experience - advantage.
preferred qualifications
practical engineer or higher academic degree.
two years experience in an electronics lab or production.
familiar with production process.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8593019
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
about the job
our company's software engineers develop the next-generation technologies that change how billions of users connect, explore, and interact with information and one another. our products need to handle information at massive scale, and extend well beyond web search. we're looking for engineers who bring fresh ideas from all areas, including information retrieval, distributed computing, large-scale system design, networking and data Storage, security, artificial intelligence, Natural Language Processing, UI design and mobile; the list goes on and is growing every day. as a software engineer, you will work on a specific project critical to our companys needs with opportunities to switch teams and projects as you and our fast-paced business grow and evolve. we need our engineers to be versatile, display leadership qualities and be enthusiastic to take on new problems across the Full-Stack as we continue to push technology forward.
in our company search, we're reimagining what it means to search for information - any way and anywhere. to do that, we need to solve complex engineering challenges and expand our infrastructure, while maintaining a universally accessible and useful experience that people around the world rely on. in joining the search team, you'll have an opportunity to make an impact on billions of people globally.
responsibilities
create new features and transition them into stable, production-ready systems for the windows our company app.
review code developed by other developers and provide feedback to ensure best practices (e.g., style guidelines, checking code in, accuracy, testability, and efficiency).
triage product or system issues and debug/track/resolve by analyzing the sources of issues and the impact on hardware, network, or service operations and quality.
partner closely with product managers, UX designers, and others to define technical requirements and drive the product roadmap forward.
Requirements:
minimum qualifications:
bachelors degree or equivalent practical experience.
1 year of experience with software development in one or more programming languages (e.g., Python, C, C ++, JAVA, JavaScript ).
1 year of experience with data structures and algorithms.
preferred qualifications:
master's degree in Computer Science or a related technical field.
1 year of experience with C ++ or typescript.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8593009
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
collaborate with architecture, design, and verification teams to develop new product bring-up, validation, characterization, and qualification strategies, manufacturing TEST solutions for new high performance computing (hpc) products in advanced process technologies.
verify TEST solutions on pre-silicon models (simulation or emulation) and develop ate TEST modules, dc tests, binning, production flows, and characterization flows.
develop and validate TEST programs on ate platforms for new product integration (npi) in preparation for high volume manufacturing (hvm), working with ate vendors.
support product sustainability, including volume data analysis of screening and characterization data, TEST time and yield improvements, TEST escapees and return merchandise authorizations (rmas) assessments, failure localization, containment measure implementation, and partnership with design manufacturing, quality, and reliability teams to root cause and implement corrective actions.
develop tools, flows, and methodologies to continuously improve and automate the testing.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
5 years of experience in design, TEST, manufacturing, or process engineering.
experience in pre-silicon validation, TEST content generation, ate program development, and post-silicon enabling from npi through hvm.
experience in asic TEST methodologies (e.g., mbist, atpg, dft, serdes, and sensors).
experience in Python, JAVA, C #, or C / C ++, and advantest or teradyne ate platforms.
preferred qualifications:
experience in creating end-to-end manufacturing TEST strategies for pcba and systems that cover structural through functional and system tests.
experience in ate hardware design and proliferation such as load boards/probe cards, handler kits, sockets, and thermal control solutions.
experience in developing or integrating manufacturing TEST hardware using electrical and thermo-mechanical components.
experience in developing automations for pre-silicon verification and post-silicon TEST -generation/ TEST -program domains.
experience with cpu/gpu SOC architecture, design, validation, and debug.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592956
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
in this role, you will work as part of a research and development team. you will build verification components, constrained-random testing, and system testing, and drive verification closure. you will verify digital designs, collaborate closely with design and Verification engineers on projects, and perform direct verification. you will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. you will manage the full life-cycle of verification, which can range from verification planning and TEST execution to collecting and closing coverage.the ai and infrastructure team is redefining whats possible. we empower our customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include, cloud customers, and billions of our users worldwide. we're the driving team behind our groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for cloud, global networking, data center operations, systems research, and much more.
responsibilities
plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog and uvm, or formally verify designs with systemverilog assertions (sva) and industry leading formal tools.
identify and write all types of coverage measures for corner-cases.
debug tests with design engineers to deliver functionally correct design blocks.
close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
experience verifying digital logic at rtl level using systemverilog or Specman /e for fpgas or asics.
preferred qualifications:
master's degree or phd in electrical engineering, or a related field.
3 years of experience creating and using verification components and environments in standard verification methodology.
experience with verification techniques, and the full verification life cycle.
experience with performance verification of asics and asic components.
experience with application-specific integrated circuit (asic) standard interfaces and memory system architecture.
knowledge of cpu/processor architectures (e.g., pipeline, cache, memory subsystem, instruction sets, exceptions) like arm, x86 or risc-v, is highly beneficial for verifying processor cores or ip blocks.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592948
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
in this role, you will use application-specific integrated circuit (asic) design experience to be part of a team that develops complex asic system -on-chip ( SOC ) intellectual property from proof-of-concept to production. this includes creating ip level microarchitecture definitions, register-transfer level (rtl) coding and all rtl quality checks. you will also have the opportunity to contribute to design flow and methodologies, including design generation automation. you will collaborate with members of architecture, software, verification, power, timing, synthesis design for testing etc. you will develop/define design options for performance, power and area.the ml, systems, & cloud ai (msca) organization at our designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all our services (search, youtube, etc.) and cloud. our end users are, cloud customers and the billions of people who use services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
define the ip microarchitecture level design document such as interface protocol, block diagram, transaction flow, pipeline etc.
perform rtl development (coding and debug in verilog, systemverilog).
conduct function/performance simulation debug and lint/cdc/fv/upf checks.
engage in synthesis, timing/power closure, and asic silicon bring-up.
contribute to verification TEST plan and coverage analysis of block and SOC -level.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with digital logic design principles, register-transfer level (rtl) design concepts, and languages such as verilog or system verilog.
experience in logic design and debug with design verification (dv).
experience with microarchitecture and specifications.
preferred qualifications:
experience with logic synthesis techniques to optimize register-transfer level (rtl) code, performance and power as well as low-power design techniques.
experience with design sign off and quality tools (lint, cdc, vclp etc.).
experience in a scripting language like Python or PERL.
knowledge of SOC architecture and assertion-based formal verification.
knowledge of one of these areas, pcie, ucie, ddr, axi, arm processors family.
knowledge of high performance and low power design techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592940
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
26/03/2026
מיקום המשרה: יקנעם
סוג משרה: משרה מלאה
דרוש חצרן לעבודה בחברתנו ביוקנעם, עבודה עם שכר הולם, תנאים מלאים, שעות בוקר. לפרטים בנייד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
8592914
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
you will collaborate closely with design and Verification engineers in active projects, creating architecture definitions with rtl coding, and running block level simulations.as a design & power methodology team manager within the server chip design team, you will be responsible of managing and leading design and power methodologies from ip to SOC, pre and post silicon. you will be responsible for mentoring and developing team members and tech leads while driving improvements in leadership, technical execution, and design flows.you will work closely with cad vendors and internal teams to develop lead design and power methodology and execution.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
manage a team of tech leads and designers. develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
lead flow and methodology development and assimilation across multiple groups. work closely with cad tool providers as well as internal cad teams.
plan, execute, track progress, assure quality, and report status.
work closely with internal customers and support multiple activities and deliverables.
drive design methodologies such as design construction, cdc, rdc, sdc. drive power at: ip and SOC rtl/gate level optimization, estimation, correlation.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in rtl design cycle ip and SOC.
8 years of experience in team management.
experience with design methodologies, structural checks, and power estimation/optimization.
preferred qualifications:
experience with synthesis techniques to optimize register-transfer level (rtl) code, performance and power as well as low-power design techniques.
experience with a scripting language like Python or PERL.
experience with design for TEST and its impact on design and physical design.
knowledge of ip and SOC architecture.
knowledge of physical design techniques: sdc, synthesis, emir, etc.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592897
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of google's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
google system infrastructure builds the cloud for google services and for google cloud customers, by solving business TEST of performance and cost, utilizing hardware, software, and system solutions.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving team behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
plan the verification strategy, identify the platform to validate reasoning components.
define the TEST plan and strategy with stakeholders, including sign-off and exit criteria.
plan and execute the verification of internet protocols (ips) using dynamic verification and formal verification.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, Computer Science, or equivalent practical experience.
10 years of experience in managing design verification (dv) team.
experience with verifying units using formal and design verification methodologies.
experience in verification methodologies, tools, and techniques.
experience in leading technical teams and building cross-functional relationships.
preferred qualifications:
master's degree or phd in electrical engineering or Computer Science.
4 years of experience in managing design verification (dv) team.
experience in working with one or more formal verification tools (e.g., jaspergold, vc formal, questa formal, 360-dv).
experience with verification techniques, and full verification life-cycle.
experience in leading teams and delivering projects.
excellent communication skills, with the ability to present technical concepts to audiences.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592880
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
in this role, you will be part of a team developing application-specific integrated circuits (asics) used to accelerate networking in data centers. you will have multiple responsibilities in areas such as project definition, design, and implementation. you will participate in the design, architecture, documentation, and implementation of the next generation of data center accelerators.you will also be responsible for performance analysis for a networking stack using your knowledge.the ml, systems, & cloud ai (msca) organization at our company designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all our company services (search, youtube, etc.) and our company cloud. our end users, cloud customers and the billions of people who use our company services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including our company clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
lead an asic subsystem.
understand how it interacts with software and other asic subsystems to implement data center networks.
define hardware/software interfaces. write micro architecture and design specifications.
define efficient micro-architecture and block partitioning/interfaces and flows.
collaborate closely with software, verification, and physical design stakeholders to ensure the designs are complete, correct, and performant.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
10 years of experience architecting networking asics from specification to production.
experience developing register-transfer level (rtl) for asic subsystems.
experience with cross-functional engagement in micro-architecture, design, verification, logic synthesis, and timing closure.
preferred qualifications:
experience working with software teams optimizing the hardware/software interface.
experience working with design networking like: remote direct memory access (rdma) or packet processing and system design principles for low latency, high throughput, security, and reliability.
experience architecting networking switches, end points, and hardware offloads.
experience in transmission control protocol (tcp), ip, ethernet, peripheral component interconnect express (pcie) and dynamic random access memory (dram) including network on chip ( NOC ) principles and protocols (e.g., axi, ace, and chi).
understanding of packet classification, processing, queuing, scheduling, switching, traffic conditioning, and telemetry.
proficiency in procedural programming language (e.g., C ++, Python, go).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592888
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
our mission is to organize the world's information and make it universally accessible and useful. our team combines the best of ai, software, and hardware to create radically helpful experiences. we research, design, and develop new technologies and hardware to make computing faster, seamless, and more powerful. we aim to make people's lives better through technology.as a power and signal integrity engineer, you will be responsible for the design and characterization of signal and power integrity of our ic designs. you will design the external electrical interfaces of the device, from their signal/power-integrity and electrical usage perspectives.you'll set up methodologies, perform simulations, silicon characterization and correlations to ensure our ic designs meet systems design budgets and achieve the highest performance. you will work with systems architects, asic design, systems engineers, and partner cross-functionally with teams and external vendors/partners.the ml, systems, & cloud ai (msca) organization at designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all services (search, youtube, etc.) and cloud. our end users are, cloud customers and the billions of people who use services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
design and optimize power distribution networks (pdn) across chip, package, and board levels. this includes managing power/ground planes, decoupling capacitors, and power gating strategies.
conduct both pre-layout and post-layout power integrity simulations to analyze power and ground noise (ssn/sso), voltage drops (ir drop), and electromagnetic interference (emi).
implement and verify low-power design methodologies, such as multi-voltage designs and clock gating, using power intent formats like upf/cpf.
generate precise electrical models (e.g., s-parameters, spice models) for components such as packages, pcbs, and connectors for use in simulations.
execute lab measurements utilizing TEST equipment like oscilloscopes, vector network analyzers (vna), time domain reflectometers (tdr), spectrum analyzers to validate simulation outcomes and debug signal and power-related issues on silicon prototypes and boards.
Requirements:
bachelor's degree in mechanical, electrical engineering, material science, or equivalent practical experience.
5 years of experience in signal or power integrity or hardware design.
preferred qualifications:
experience with industry-standard electronic design automation (eda) tools for simulation and layout (e.g., cadence sigrity/allegro, ansys hfss/powerdc/q3d, keysight ads, synopsys hspice).
proficiency in scripting languages such as Python, PERL, or tcl for flow automation and data analysis.
familiarity with high-speed testing equipment like vnas, tdrs, and oscilloscopes for measurement and validation.
knowledge of circuit analysis, electromagnetics, and transmission line theory.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592863
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ml, systems, & cloud ai (msca) organization at our designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all our services (search, youtube, etc.) and our cloud. our end users are , cloud customers and the billions of people who use our services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including our clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
utilize performance and power models from the architecture team, as well as lab measurements, to validate and tune performance against established goals.
design and build tests to verify that the SOC design meets those goals.
develop and implement advanced technologies for running benchmark representations on pre-silicon environments.
analyze complex problems, identify core design weaknesses, and drive the resolution of performance issues in both pre- and post-silicon environments.
develop performance measurement frameworks, including key performance indicators (kpis), to produce regular reports and dashboards that support stakeholder decision-making.
Requirements:
minimum qualifications:
bachelor's degree in Computer Science, computer engineering, or electrical engineering, or equivalent experience.
8 years of experience in SOC or central processing unit (cpu) performance and power modeling, analysis, and debugging.
experience with computer architecture, focusing in the areas like interconnects, traffic quality of service (qos), distributed caches, and i/o flows.
experience in programming languages such as C, C ++, or similar.
experience in identifying, troubleshooting, and solving performance problems.
preferred qualifications:
experience with hardware description languages like verilog or systemverilog.
experience in one or more functional areas, such as coherent fabrics (e.g., amba chi/axi), memory controllers (e.g., lpddr5, ddr5), or i/o controllers (e.g., pcie, cxl).
experience in productizing features that enhance the performance or power characteristics of a design.
experience in building fast, accurate SOC /cpu performance models in C ++.
experience in pre-silicon and post-silicon analysis and debugging.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592868
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of google's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
lead an asic subsystem and understand how it interacts with software and other asic subsystems to implement groundbreaking data center networks.
define high-performance hardware/software interfaces. write micro architecture and design specifications.
define efficient micro-architecture and block partitioning/interfaces and flows.
implement designs in systemverilog.
collaborate with software, verification, and physical design stakeholders to ensure the designs are complete and correct.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
4 years of experience architecting networking asics from specification to production.
experience developing rtl for asic subsystems.
experience in micro-architecture, design, verification, logic synthesis, and timing closure.
preferred qualifications:
experience architecting networking switches, end points, and hardware offloads.
experience working with design networking like remote direct memory access (rdma) or packet processing and system design principles for low latency, high throughput, security, and reliability.
experience working with software teams optimizing the hardware/software interface.
experience in tcp, ip, ethernet, pcie, dram, network on chip ( NOC ) principles and protocols.
experience in a procedural programming language (e.g., C ++, Python, go).
understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592849
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
as a design team manager within the server chip design team, you will use your asic design experience to be part of a team that creates the SOC vlsi design cycle from start to finish. you will collaborate closely with design and Verification engineers in active projects, creating architecture definitions with rtl coding, and running block level simulations.in this role, you will oversee the intellectual property (ip) and SOC vlsi design cycle from architecture to production. you will own and manage ip, subsystems and SOC development, leading a group of designers and design tech leads. you will be responsible for mentoring and developing team members and tech leads, driving improvements in leadership, technical execution, and design flows.the ai and infrastructure team is redefining whats possible. we empower our customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include , cloud customers, and billions of our users worldwide. we're the driving team behind our groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our cloud, global networking, data center operations, systems research, and much more.
responsibilities
manage a team of tech leads and designers. develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
lead design activities at ips, subsystems, and system -on-chips (socs).
plan, execute, track progress, assure quality, and report status of the assigned activity.
work closely with internal customers and support multiple activities and deliverables.
assure and manage deliverables quality at all rtl design categories including reviews, static checks, design for physical design, power, etc.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in rtl design cycle from ip to SOC, from specification to production.
8 years of experience in execution teams management.
experience in the following areas: rtl design, design quality checks, physical design aspects of rtl coding, and power.
preferred qualifications:
experience with synthesis techniques to optimize register-transfer level (rtl) code, performance and power as well as low-power design techniques.
experience with a scripting language like Python or PERL.
experience with design for TEST and its impact on design and physical design.
knowledge of one of the following areas: pcie, ucie, ddr, axi, chi, fabrics, arm processors family.
knowledge of SOC architecture and assertion-based formal verification.
knowledge of high performance and low power design techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592850
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
in this role, you will work as part of a research and development team. you will build verification components, constrained-random testing, system testing, and verification closure. you will verify digital designs, collaborate with design and Verification engineers on projects, and perform direct verification. you will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. you will manage the full lifecycle of verification which can range from verification planning, TEST execution, or collecting and closing coverage.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog or formally verify designs with strategic value add (sva) and industry-leading formal tools.
identify and write all types of coverage measures for stimulus and corner cases.
debug tests with design engineers to deliver functionally correct design blocks.
close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering or equivalent practical experience.
4 years of experience working with design networking like remote direct memory access (rdma) or packet processing and system design principles for low latency, throughput, security, and reliability.
experience creating and using verification components and environments in standard verification methodology.
preferred qualifications:
2 years of experience working with design networking.
experience in verifying digital systems using standard internet protocol (ip) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
experience in transmission control protocol (tcp), ip, ethernet, pcie, and dynamic random-access memory (dram), network on chip ( NOC ) principles and protocols.
experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance TEST plans.
experience with verification techniques and the full verification lifecycle.
experience with performance verification of asics and asic components.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592837
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
in this role, youll work to shape the future of ai/ml hardware acceleration. you will have an opportunity to drive tpu (tensor processing unit) technology that powers our most demanding ai/ml applications. youll be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our tpu. you'll contribute to the innovation behind products loved by millions worldwide, and leverage your design and verification expertise to verify complex digital designs, with a specific focus on tpu architecture and its integration within ai/ml-driven systems.
our silicon team is driving the future of cloud data center computing. as a system on chip input output ( SOC io) architect, you will help define a new generation of our products. you will have pivotal responsibilities and serve as the organization mobile industry processor interface (mipi) focal point.the ai and infrastructure team is redefining whats possible. we empower our customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include, cloud customers, and billions of our users worldwide. we're the driving team behind our groundbreaking innovations, empowering the development of our ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our cloud, global networking, data center operations, systems research, and much more.
responsibilities
evaluate different silicon solutions for executing mipi and other io peripheries: off-the-shelf components, vendor co-developments and custom designs.
drive vendor execution in various engagements: standard component, build to specification, and co-developments.
collaborate closely with software, design, verification, physical design, packaging, and silicon validation stakeholders to ensure that designs are complete, correct, and performant.
create high performance hardware/software interfaces.
collaborate in developing a new SOC.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, or equivalent practical experience.
15 years of experience working with mobile industry processor interface ( C -phy and d-phy) architecture.
6 years of experience in people management and developing employees.
experience with system design principles for low latency, low power, throughput, security, and reliability.
cross-functional experience in micro-architecture, design, verification, logic synthesis, and timing closure.
experience with signal integrity and power integrity.
preferred qualifications:
masters degree or phd in electrical engineering or computer engineering.
experience with usb, multi-gigabit ethernet (mgbe), pcie and display port ips.
experience with post-silicon bring-up and lab work.
familiarity with gigabit multimedia serial link (gmsl).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592839
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו