משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
כל מה שרציתם לדעת על מבחני המיון ולא העזתם לשאול
זומנתם למבחני מיון ואין לכם מושג לקראת מה אתם ה...
קרא עוד >
לא מסתדרים עם הקולגות שלכם בעבודה?
תקשורת שעובדת בשבילך תמשיך לעבוד בשבילך לא רק ב...
קרא עוד >
3 טיפים למציאת עבודה ללא פשרות
המשרה הבאה שלכם היא עוד אבן דרך בקריירה ארוכה. ...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בInfinity Labs R&D
מיקום המשרה: רמת גן וחיפה
העולם לא מחפש יותר רק מפתחים.
הוא מחפש מפתחים שיודעים לעבוד עם AI, להבין מערכות מורכבות ולבנות פתרונות מקצה לקצה.
מסלול AI software engineer של Infinity Labs נבנה בדיוק עבור זה.
לא תלמדו רק להשתמש ב-AI -
תלמדו לפתח איתו, לבנות מערכות סביבו ולהוביל את הדור הבא של הפיתוח.
- שילוב בין Software Engineering ל-AI
- עבודה עם כלים מתקדמים, מודלים ושיטות עדכניות
- פיתוח מערכות אמיתיות בסביבה המדמה R&D
- הכשרה עמוקה בארכיטקטורה, תשתיות וחשיבה מערכתית
המסלול כולל מעל 1,800 שעות פיתוח, ובסופו תשתלבו כמפתחים בתעשיית הייטק בישראל, בחברות מובילות.
ההכשרה על חשבוננו למתאימים, במודל של שותפות.
Infinity Labs הכשירה מעל 2,500 בוגרים שכבר עובדים בתעשייה ואנחנו עובדים עם מעל 300+ חברות הייטק, ביטחוניות וסטארט אפים בוגרים.
דרישות:
תואר ראשון בהנדסה / מדעים מדויקים / מדעי המחשב
אנגלית ברמה גבוהה
יכולת למידה עצמית גבוהה
אוריינטציה אנליטית
אין צורך בניסיון קודם
-המשרה מיועדת לנשים ולגברים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8573224
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים באלביט מערכות
Location: Haifa
Job Type: Full Time
We are looking for
For Elbit Systems Aerospace Division, we are seeking a Program Manager
This is an opportunity to lead a strategic and complex program involving the development and integration of advanced weapon systems on rotary wing platforms

In this role you will
Manage and lead a comprehensive program that includes
Integration of advanced armament onto European customer helicopters
Contract management and interface with the customer
Leadership of licensing processes and compliance with European standards
Management of supply chain and operations for serial production of weapon systems
Strengthening the relationship with the end customer
Supporting marketing efforts and business expansion activities
Defining the technical and operational characteristics of the solution
Requirements:
At least 3 years of experience managing multidisciplinary programs or projects
Experience working with customers and partners in Europe
Willingness to travel frequently abroad
High level of English, including verbal communication
Familiarity with airborne weapon systems
Relevant military background (aircrew, artillery, etc.)
Engineering background - Systems, Aeronautical, or Mechanical Engineering

Only relevant applications will be answered
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8597505
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים באלביט מערכות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לאתר החברה בחיפה דרוש.ה מהנדס.ת מערכת לצוות העוסק בפיתוח אמצעי לחימה מדוייקים עתירי תוכנה וחומרה
במסגרת התפקיד:
הגדרת דרישות למרכיבי המערכת במסגרת כתיבת מסמכי אפיון, קביעת ארכיטקטורה, תכן מתקדם, אינטגרציות ועד ניסויים מערכתיים בשטח להוכחה בפועל
עבודה משותפת עם צוותי פיתוח פנימיים וחיצוניים במגוון תחומי הנדסה אופטיקה, אלגוריתמיקה, מכניקה, בקרה, הנחייה, חומרה, סימולטורים, רש"קים ומנועים
בניה ומעקב אחר תכנית סיכונים ותכנית בטיחות
דרישות:
תואר ראשון בהנדסת חשמל / אוירונאוטיקה
הכרות עם תחום הטילים / תעופה / רובוטיקה/ מערכות נשק - יתרון
ניסיון בתכן מערכת
ניסיון בתכן וביצוע ניסויים
יכולת עבודה בצוות והפעלת צוותים במטריצה
יכולת הובלה וניהול תהליכים
נכונות לנסיעה לאתרי החברה השונים


*הפניה מיועדת לנשים וגברים כאחד
**רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8082934
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בצירופים השמת בכירים
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
מהנדס/הנדסאי לתכנון מערכות מיזוג
אפיון ותכנון של פרויקטים בתחום מיזוג אויר
אפיון הנדסי של מערכות HVAC
עבודה בצוות הנדסה בחברה
ניהול פעילות מול גורמים מחוץ לחברה
דרישות:
מהנדס/ הנדסאי מכונות, מיזוג אויר - חובה
ניסיון בתפקיד במערכות מיזוג- HAVC.VRF.CHILLER.ATW.
ניסיון בתכנון מערכות מיזוג אוויר
ידע בקריאת והבנה של תוכניות בניה
יכולת וניסיון בעבודת צוות
עב/אנ ברמה גבוהה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8620350
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בMaxWork
מיקום המשרה: פתח תקווה
סוג משרה: משרה מלאה
חברה מובילה בייצור ופיתוח לתעשיות החלל, התעופה והביטחון מחפשת מהנדס/ת NPI מוכשר/ת להצטרף לצוות ולהוביל את העברת המוצרים מפיתוח לייצור.
תחומי אחריות:
הובלת תהליך העברת המוצרים מפיתוח לייצור
עבודה צמודה עם לקוחות החברה והייצור
שיפור תהליכי ייצור
תכנון ופיקוח על תהליכי ההרכבה
עבודה בין השעות 7:00-16:00, תנאים מעולים ושכר גבוהה.
דרישות:
תואר ראשון בהנדסת מכונות/אווירונאוטיקה או תחום רלוונטי אחר
ניסיון בהעברת מוצרים מפיתוח לייצור
ניסיון בהרכבות, עיבוד שבבי ו/או ייצור - יתרון משמעותי
הבנה טכנית גבוהה ויכולת פתרון בעיות
שליטה בתוכנת SolidWorks (Catia יתרון)
כישורים אנליטיים ויכולת עבודה בצוות
*המשרה מיועדת לכל המגדרים המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8592340
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בקבוצת ברן
מיקום המשרה: רמת גן
תנאים נוספים:רכב צמוד, החזר הוצאות
עבודת שטח דינמית הכוללת נסיעות מרובות בכל גבולות הארץ מצפון לדרום (כולל איוש). פיקוח על התקנת מערכות גנרטורים בפרויקטים שונים, לרבות עבודה באתרים מרוחקים ואזורי גבול, ובקרה שוטפת על פעילות ותפעול המערכות.
פיקוח על קבלני ביצוע של משרד הביטחון לאורך כל שלבי ההתקנה (פרויקטים מסווגים).

* רכב צמוד כלול בתפקיד
דרישות:
* הנדסאי / טכנאי / מהנדס - חובה 
* חובה רישיון חשמלאי - ראשי, הנדסאי, מהנדס
*חובה - ניסיון בהקנת לוחות חשמל מעל 250-270 אמפר 
* ניסיון בעבודה עם גנרטורים
* יתרון לבעלי רקע צבאי וניסיון בעבודה בתנאי שטח
* נכונות לנסיעות רבות ולעבודה באזורים מרוחקים
* זמינות למשרה מלאה בשטח המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8589656
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים באלמו הנע מבוקר בע"מ
מיקום המשרה: פתח תקווה
סוג משרה: משרה מלאה
לחברת Elmo Motion Control, חברה טכנולוגית גלובלית המתמחה בפיתוח ויצור מערכות בקרת הינע מתקדמות דרוש/ה מהנדס/ת או הנדסאי/ת NPI.
התפקיד כולל:
*הובלת תהליכי NPI משלב הפיתוח ועד לייצור סדרתי
*עבודה שוטפת מול צוותי פיתוח, ייצור, רכש ואיכות
*בקרה על תכן מעגלים מודפסים (PCB)
*הנדסת רכיבים: בחירת רכיבים, תחליפים, ניתוחי EOL ו-PCN
*הכנת תיקי ייצור, BOM, הוראות עבודה ויישום עקרונות DFM
*פתרון תקלות הנדסיות בקווי הייצור ושיפור תהליכים
*הובלת שיפורים הנדסיים לחיסכון בעלויות, זמן וטעויות
דרישות:
*מהנדס/ת או הנדסאי/ת אלקטרוניקה- חובה
*ניסיון של לפחות שנתיים בהעברה מפיתוח לייצור (NPI)- חובה
*ניסיון של לפחות שנתיים באיפיון הוראות עבודה בעברית ואנגלית- חובה
*רקע והיכרות בתחום של עריכת מעגלים מודפסים (תכנון PCB)- יתרון
*ניסיון בהנדסת רכיבים- היכרות עם רגולציות, EOL, ותהליך הכשרת רכיבים חדשים- יתרון משמעותי
*עברית ואנגלית- חובה
*חשיבה מערכתית, יצירתיות, יוזמה, יכולת פתרון בעיות ועבודה עצמאית המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8565986
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בשפיר
מיקום המשרה: בית שמש ורמלה
סוג משרה: משרה מלאה
למעבדה מו"פ לחומרי בנייה מתקדמים

תיאור התפקיד: עוזר/ת המחקר יהיה/תהיה אחראי/ת לסיוע בביצוע מחקרים וניסויים בתחום חומרי הבנייה המתקדמים, תוך עבודה שוטפת במעבדה ושיתוף פעולה עם צוות חוקרים ומהנדסים. התפקיד כולל עבודה מעשית לצד ניתוח נתונים ותמיכה בפעילות מחקרית.

תחומי אחריות:

סיוע בתכנון, הכנה וביצוע ניסויים בחומרי בנייה (מערכות צמנטיות, אגרגטים, בטון, חומרים מרוכבים, פולימרים ועוד)

הכנת דגימות לניסוי (ערבוב, יציקה, אשפרה)

הפעלת ציוד מעבדה וביצוע בדיקות מכניות, פיזיקליות וכימיות

תיעוד שיטתי של תהליכים ותוצאות ניסוי

עיבוד וניתוח נתונים והצגת ממצאים

תחזוקה שוטפת של ציוד המעבדה והקפדה על נהלי בטיחות
דרישות:
מהנדס.ת הנדסה אזרחית או הנדסה חומרים ללא ניסיון
הבנה בסיסית בתכונות ובבדיקות של חומרי בנייה וציפוים- יתרון
ניסיון קודם בעבודה במעבדה - יתרון
שליטה בתוכנות Office, בדגש על Excel
יכולת עבודה מדויקת, מסודרת ומאורגנת יכולת עבודה מדויקת, סדר וארגון

כישורים אישיים:
יכולת עבודה בצוות
אחריות ויכולת עבודה עצמאית
חשיבה אנליטית ויכולת פתרון בעיות
מוטיבציה ללמידה והתפתחות מקצועית המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8587004
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בG-NESS
מיקום המשרה: תל אביב יפו
סוג משרה: משרה מלאה
לחברה מובילה בתל אביב דרוש/ה מפתח/ת Full Stack להשתלבות בצוות מקצועי בארגון גדול ודינמי.
דרישות:
לפחות שנתיים של ניסיון מוכח בפיתוח Full Stack - חובה
frontend : שליטה עמוקה ב- React או Next.js - חובה
backend : ניסיון בפיתוח בסביבת NET. - חובה
ניסיון בעבודה מול MSSQL ו-Redis
סביבת עבודה ב-Visual Studio (גרסאות 2017-2022) ו-VS Code המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559593
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בא.א שירותי השמה - כח אדם
סוג משרה: משרה מלאה
מנהל ואחראי על כלל הפעולות הלוגיסטיות באתר (האתר משתנה בין אזור קיסריה לבין מבוא כרמל) קליטה סחורה מספקים (רכש) ומפעלי החברה וממערך הייצור באתר, ליקוט וניפוק סחורה למחלקות הייצור, ליקוט וניפוק הסחורה לצוותי הפצה, מכירות והתקנות, אחריות כוללת על אחסנה וניהול המלאי,
דרישות:
ניסיון של 5 שנים ומעלה בניהול מרלו"ג בסדר גודל בינוני-גדול (אלפי משטחים ויחידות מטען), עשרות אלפי מק"טים - עדיפות למרלו"ג/מחסן גדול מחברה תעשייתית ומעולם הייצור. ניסיון מוכח ניהול צוות מחסנאים ובעלי תפקידים במרלו"ג. היכרות מוכחת עם עולם הלוגיסטיקה - שפה, מונחים, תהליכים, השכלה מתחומים רלוונטיים ברמת הנדסאי או תואר ראשון: לוגיסטיקה, תעשיה וניהול, כלכלה. מערכות מידע : ניסיון בעבודה והכרה תפעולית של מערכות ERP ו -WMS (עדיפות למערכת קיטרון). ניסיון בעבודה עם מסופונים. שפות: עברית ואנגלית (ברמה בינונית). עדיפות לניסיון בעבודה עם מלגות מסוגים שונים (צריח, היגש, משקל נגדי) והיתר עבודה עם מלגזה.
יכולת לעבודת צוות בממשקים רבים: מנהלים, עמיתים, כפיפים. מנהיגות והובלה מתוך דוגמה אישית. יכולת עבודה בתנאי לחץ וסביבת עבודה דינאמית. תודעת שירות גבוהה: סבלנות וסובלנות אופי יצירתי: "פותר בעיות". חתירה להישגים. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8578577
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בקבוצת לודן - Ludan Group
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברת לודן מהחברות המובילות בישראל בתכנון מבנים תעשייתיים ומפעלי ייצור דרוש/ה מהנדס/ת בניין / קונסטרוקטור/ית מוביל/ה בעל/ת ניסיון של כ-10 שנים בתכנון קונסטרוקציה, להצטרפות לצוות תכנון מקצועי, מנוסה וסופר איכותי.

תחומי אחריות:
תכנון קונסטרוקטיבי של מבנים תעשייתיים, קונסטרוקציות פלדה ובטון מזוין.
ליווי פרויקטים משלב הקונספט ועד שלב הביצוע בשטח.
הכנת חישובים סטטיים, שרטוטים ותוכניות ביצוע.
עבודה מול אדריכלים, יועצים, רשויות ולקוחות.
מתן מענה הנדסי שוטף לאורך שלבי התכנון והביצוע.
דרישות:
דרישות התפקיד:
תואר ראשון בהנדסה אזרחית (B.Sc) חובה.
רישום בפנקס המהנדסים חובה.
מהנדס/ת רשוי/ה - חובה
ניסיון של 10 שנים בתכנון מבני תעשייה / קונסטרוקציות פלדה ובטון.
שליטה מלאה בתוכנות תכנון ושרטוט רלוונטיות (Revit, AutoCAD, STRAP).
יכולת עבודה עצמאית, אחריות, סדר ודיוק גבוה.
ניסיון בעבודת צוות מקצועי מול דיסציפלינות נוספות.
המשרה מיועדת למהנדס/ת בעל/ת ניסיון מוביל, בעל/ת ראייה מערכתית ויכולת הנעה מקצועית.
יחסי אנוש מעולים ויכולת עבודה מול לקוחות. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8443647
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים במוטי להב וזאב צדיקביץ
סוג משרה: משרה מלאה
לחברות ניהול פרויקטים / לחברות בניה יזמית דרוש /ה מועמד /ת לתפקיד מנהל פרויקטים בתחום ההתחדשות העירונית ומגורים רבי קומות
ניהול וקידום פרויקטים בתחום הניהול והתכנון והרישוי מול אדריכלים יועצים ורשויות
ניהול וקידום פרויקטים הנדסיים בתחום הבניה מול חברות קבלניות.
אחריות על לוחות זמנים, בקרת תקציב, ניהול הפרויקט מול הקבלן המבצע, טיפול בחשבונות קבלנים
עבודת משרד ושטח אינטנסיבית, תוך קיום קשר עם קבלנים, יזמים, לקוחות פרטיים, יועצים, אדריכלים ורשויות.
דרישות:
מהנדס /ת אזרחי /ת
ניסיון בניהול פיקוח של פרויקטים למגורים חובה.
עבודה כמנהפ בחברה ייזמית
ניהול תהליכי תכנון ורישוי
שליטה בקריאת תכניות, תוכנות חישובי כמויות, אופיס וידע בסיסי באוטוקאד, יכולת ניסוח בכתב, אחריות, יכולת ניהול עצמי, ניסיון בהובלת תהליכים, נכונות לעבודה מאומצת, כושר לימוד גבוה.
יכולת ניהולית, מחויבות, יכולת תעדוף משימות.
יחסי אנוש טובים ומוטיבציה גבוהה.
שליטה במערכות ממוחשבות - חובה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8588904
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים באלביט מערכות
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
לאתר החברה בחיפה דרוש.ה מהנדס.ת רישוי (סיווג יצוא) להצטרף לתחום הנדסת רכיבים.
את.ה תהיה הסמכות המקצועית המנתחת ומגדירה את רמת הפיקוח על מוצרי החברה בהיבט משטרי הפיקוח העולמיים, עם דגש על רגולציית היצוא האמריקאית. תפקיד זה משלב ידע הנדסי עמוק עם הבנה רגולטורית רחבה, ומאפשר לך להשפיע על תהליכים קריטיים ברמה הארגונית. בוא.י להיות חלק מצוות שנמצא בלב העשייה הביטחונית והבינלאומית של אלביט מערכות
במסגרת התפקיד
ניתוח והגדרת רמת הפיקוח והסיווג של מוצרי החברה בהתאם למשטרי הפיקוח העולמיים, בדגש על תקנות היצוא האמריקאיות (EAR, ITAR)
מעקב שוטף אחר שינויי חקיקה ורגולציה בתחום הפיקוח על היצוא ושמירה על עדכניות מקצועית
מתן ייעוץ מקצועי שוטף בסיווג פריטים לכלל גורמי החברה, לרבות הנדסה, רכש ופיתוח עסקי
ליווי תהליכי רישוי וסיווג עבור רכיבים אלקטרוניים, מכאניים, אלקטרו-מכאניים וחומרים
עבודה מול ממשקים פנים וחוץ ארגוניים בנושאי ציות רגולטורי
דרישות:
תואר ראשון בהנדסת אלקטרוניקה (עדיפות) / הנדסת מכונות / תעשייה וניהול
היכרות עם רכיבים אלקטרוניים, מכאניים, אלקטרו-מכאניים וחומרים
הבנה בדפי נתונים ושרטוטים של רכיבים וחומרים
שליטה מלאה בעברית ובאנגלית, במיוחד אנגלית טכנית
ניסיון בסיווג פריטים בהיבט תקנות היצוא האמריקאיות - יתרון
ניסיון וידע במערכת PLM - יתרון
כושר ארגון, ראייה מערכתית, דיוק בפרטים, תקשורת בינאישית ותודעת שירות גבוהה

*הפניה מיועדת לנשים וגברים כאחד
**רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8604184
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בוולטה בלטינג טכנולוג'י
מיקום המשרה: כרמיאל
סוג משרה: משרה מלאה
מתן מענה לפערים בייצור בנושאים טכניים
העברה מהפיתוח לייצור
בקרה שוטפת על עבודה לפי ההוראות טכניות ולפי דפי מוצר ועדכון דפי מוצר במידה ויש פערים.
הכנת תיקי מוצר
הכנת מערך הדרכות מקצועיות לעובדים, מפעילים ומנהלי משמרת, צמצום פערי ידע, שיפור יכולות שיפור תהליכים ותפוקות
ליווי והכנסת טכנולוגיות חדשות לייצור ותיעוד כל נושאי הטכנולוגיה בייצור.
דורש הכרות עם כל המיכון בייצור והכנת הוראות תפעול למתקנים / מכונות
רכישת ציוד חדש וביצוע רכש בחלק מהמקרים -עבודה בשיתוף עם מחלקת הנדסה
דרישות:
מהנדס מכונות- חובה
שליטה מלאה ב-SOLIDWORKS
ניסיון קודם חובה, באקסטרוזיה- יתרון משמעותי
אנגלית ועברית ברמה גבוהה- חובה
ניהול ממשקים בצורה טובה
יכולת הנעת עובדים ופתרון בעיות
יכולת ליזום ולעבוד באופן עצמאי
יצירתיות, גמישות מחשבתית
ראייה מערכתית, יכולת ניתוח, הסקה והצגת ממצאים. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8470751
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בReady
מיקום המשרה: יהוד מונוסון ופתח תקווה
סוג משרה: משרה מלאה
- בדיקות עבור מערכות Real Time Embedded
- ניתוח תוצאות בדיקות וכתיבת מסמכי בדיקות
- עבודה מול סימולטורים, אוטומציה וחומרה
דרישות:
- תואר ראשון בהנדסת חשמל ואלקטרוניקה / מדעי המחשב
- לפחות 5 שנות ניסיון בפיתוח בדיקות למערכות Real Time Embedded
- ניסיון בעבודה עם סימולטורים וצבד"ים
- ניסיון בכתיבת מסמכי בדיקות STP, STD, STR
- ניסיון בעבודה עם חומרה וקריאת שרטוטים
- אנגלית ברמה גבוהה
- היכרות עם Python - יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8566153
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo
Job Type: Full Time
about the job
our company's custom-designed machines make up one of the largest and most powerful computing infrastructures in the world. the hardware testing engineering team ensures that this cutting-edge equipment is reliable. in the r&d lab, you design TEST equipment for prototypes of our machinery and develop the protocols used to scale these tests for the entire global team. working closely with design engineers, you give input on designs to improve our hardware until you're sure it meets our company's standards of quality and reliability.
the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
design, develop, and maintain cad tools and scripts to automate and streamline design tasks, verification processes, and data analysis.
administer and optimize the Front-End compute environment, ensuring reliability, performance, and scalability.
provide Technical Support and training to design and verification teams on the use of cad tools, scripts, and the compute environment.
identify opportunities to enhance Front-End development workflows, implement improvements, and document best practices.
work closely with design, verification, and cad teams to understand their needs, gather requirements, and deliver effective solutions.
Requirements:
minimum qualifications:
bachelors degree or equivalent practical experience.
3 years of experience in coding or scripting languages (e.g., Python, tcl).
experience with Front-End design, verification, integration teams on tools development, maintenance, or support.
preferred qualifications:
experience in cpu or SOC design, debug, and verification flows.
experience working with rtl teams and design integration methodologies that improve team productivity and velocity.
experience with delivering chip design infrastructure or methodology including multi-hdl model builds and ci/cd systems.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592874
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
our mission is to organize the world's information and make it universally accessible and useful. our team combines the best of ai, software, and hardware to create radically helpful experiences. we research, design, and develop new technologies and hardware to make computing faster, seamless, and more powerful. we aim to make people's lives better through technology.as a power and signal integrity engineer, you will be responsible for the design and characterization of signal and power integrity of our ic designs. you will design the external electrical interfaces of the device, from their signal/power-integrity and electrical usage perspectives.you'll set up methodologies, perform simulations, silicon characterization and correlations to ensure our ic designs meet systems design budgets and achieve the highest performance. you will work with systems architects, asic design, systems engineers, and partner cross-functionally with teams and external vendors/partners.the ml, systems, & cloud ai (msca) organization at designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all services (search, youtube, etc.) and cloud. our end users are, cloud customers and the billions of people who use services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
design and optimize power distribution networks (pdn) across chip, package, and board levels. this includes managing power/ground planes, decoupling capacitors, and power gating strategies.
conduct both pre-layout and post-layout power integrity simulations to analyze power and ground noise (ssn/sso), voltage drops (ir drop), and electromagnetic interference (emi).
implement and verify low-power design methodologies, such as multi-voltage designs and clock gating, using power intent formats like upf/cpf.
generate precise electrical models (e.g., s-parameters, spice models) for components such as packages, pcbs, and connectors for use in simulations.
execute lab measurements utilizing TEST equipment like oscilloscopes, vector network analyzers (vna), time domain reflectometers (tdr), spectrum analyzers to validate simulation outcomes and debug signal and power-related issues on silicon prototypes and boards.
Requirements:
bachelor's degree in mechanical, electrical engineering, material science, or equivalent practical experience.
5 years of experience in signal or power integrity or hardware design.
preferred qualifications:
experience with industry-standard electronic design automation (eda) tools for simulation and layout (e.g., cadence sigrity/allegro, ansys hfss/powerdc/q3d, keysight ads, synopsys hspice).
proficiency in scripting languages such as Python, PERL, or tcl for flow automation and data analysis.
familiarity with high-speed testing equipment like vnas, tdrs, and oscilloscopes for measurement and validation.
knowledge of circuit analysis, electromagnetics, and transmission line theory.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592863
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ml, systems, & cloud ai (msca) organization at our designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all our services (search, youtube, etc.) and our cloud. our end users are , cloud customers and the billions of people who use our services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including our clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
utilize performance and power models from the architecture team, as well as lab measurements, to validate and tune performance against established goals.
design and build tests to verify that the SOC design meets those goals.
develop and implement advanced technologies for running benchmark representations on pre-silicon environments.
analyze complex problems, identify core design weaknesses, and drive the resolution of performance issues in both pre- and post-silicon environments.
develop performance measurement frameworks, including key performance indicators (kpis), to produce regular reports and dashboards that support stakeholder decision-making.
Requirements:
minimum qualifications:
bachelor's degree in Computer Science, computer engineering, or electrical engineering, or equivalent experience.
8 years of experience in SOC or central processing unit (cpu) performance and power modeling, analysis, and debugging.
experience with computer architecture, focusing in the areas like interconnects, traffic quality of service (qos), distributed caches, and i/o flows.
experience in programming languages such as C, C ++, or similar.
experience in identifying, troubleshooting, and solving performance problems.
preferred qualifications:
experience with hardware description languages like verilog or systemverilog.
experience in one or more functional areas, such as coherent fabrics (e.g., amba chi/axi), memory controllers (e.g., lpddr5, ddr5), or i/o controllers (e.g., pcie, cxl).
experience in productizing features that enhance the performance or power characteristics of a design.
experience in building fast, accurate SOC /cpu performance models in C ++.
experience in pre-silicon and post-silicon analysis and debugging.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592868
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Ramat Gan
Job Type: Full Time
about the job
the company cloud platform team helps customers transform and build what's next for their business - all with technology built in the cloud. our products are developed for security, reliability and scalability, running the Full Stack from infrastructure to applications to devices and hardware. our teams are dedicated to helping our customers - developers, small and large businesses, educational institutions and government agencies - see the benefits of our technology come to life. as part of an entrepreneurial team in this rapidly growing business, you will play a key role in understanding the needs of our customers and help shape the future of businesses of all sizes use technology to connect with customers, employees and partners.
as a customer engineering (ce) manager, you will lead and deploy a team of subject matter experts responsible for working alongside our customers to provide trusted technical and solution advice to accelerate workload migration and remove technical blockers. you will foster a culture of technical ownership and understand the mechanics of architecture, delivery, and consumption across the company cloud portfolio. our company cloud accelerates every organizations ability to digitally transform its business and industry. we deliver enterprise-grade solutions that leverage our company's cutting-edge technology, and tools that help developers build more sustainably. customers in more than 200 countries and territories turn to our company cloud as their trusted partner to enable growth and solve their most critical business problems.
responsibilities
lead a high-impact team of technical architects who serve as the frontline defenders of customer trust. recruit, coach, inspire your team.
demonstrate how our company's security including ai-powered threat detection solves the most daunting cyber challenges. cultivate a group of trusted advisors who move customers from a state of reactive fear to proactive resilience.
collaborate with sales leadership to hit business goals, remove technical blockers.
act as a critical feedback channel, translating boots-on-the-ground customer challenges into actionable insights for our companys product and engineering teams.
serve as the technical our company cloud security during high-stakes negotiations and architectural reviews with cisos and chief technology officers (ctos).
Requirements:
minimum qualifications:
bachelor's degree or equivalent practical experience.
10 years of experience with cloud native architecture in a customer-facing or support role.
experience with leadership (e.g., people management, team lead, mentorship, coaching).
experience with cloud engineering, on-premise engineering, virtualization, or containerization platforms.
experience with technical conversations, demos, prototyping, or workshops with customers.
preferred qualifications:
5 years of experience leading pre-sales or technical consulting teams, with a track record of hitting regional business goals and coaching talent.
experience working with sales and sales operations.
experience collaborating with product management to influence roadmaps based on field feedback.
knowledge of secops ( SIEM /security orchestration, automation and response (soar)), threat intelligence, cloud security and mandiant consulting services.
knowledge of ai-driven defense (gemini), agentic SOC.
ability to translate technical vulnerabilities into business risk for cisos and ctos.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592858
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of google's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
lead an asic subsystem and understand how it interacts with software and other asic subsystems to implement groundbreaking data center networks.
define high-performance hardware/software interfaces. write micro architecture and design specifications.
define efficient micro-architecture and block partitioning/interfaces and flows.
implement designs in systemverilog.
collaborate with software, verification, and physical design stakeholders to ensure the designs are complete and correct.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
4 years of experience architecting networking asics from specification to production.
experience developing rtl for asic subsystems.
experience in micro-architecture, design, verification, logic synthesis, and timing closure.
preferred qualifications:
experience architecting networking switches, end points, and hardware offloads.
experience working with design networking like remote direct memory access (rdma) or packet processing and system design principles for low latency, high throughput, security, and reliability.
experience working with software teams optimizing the hardware/software interface.
experience in tcp, ip, ethernet, pcie, dram, network on chip ( NOC ) principles and protocols.
experience in a procedural programming language (e.g., C ++, Python, go).
understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592849
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
as a design team manager within the server chip design team, you will use your asic design experience to be part of a team that creates the SOC vlsi design cycle from start to finish. you will collaborate closely with design and Verification engineers in active projects, creating architecture definitions with rtl coding, and running block level simulations.in this role, you will oversee the intellectual property (ip) and SOC vlsi design cycle from architecture to production. you will own and manage ip, subsystems and SOC development, leading a group of designers and design tech leads. you will be responsible for mentoring and developing team members and tech leads, driving improvements in leadership, technical execution, and design flows.the ai and infrastructure team is redefining whats possible. we empower our customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include , cloud customers, and billions of our users worldwide. we're the driving team behind our groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our cloud, global networking, data center operations, systems research, and much more.
responsibilities
manage a team of tech leads and designers. develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
lead design activities at ips, subsystems, and system -on-chips (socs).
plan, execute, track progress, assure quality, and report status of the assigned activity.
work closely with internal customers and support multiple activities and deliverables.
assure and manage deliverables quality at all rtl design categories including reviews, static checks, design for physical design, power, etc.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in rtl design cycle from ip to SOC, from specification to production.
8 years of experience in execution teams management.
experience in the following areas: rtl design, design quality checks, physical design aspects of rtl coding, and power.
preferred qualifications:
experience with synthesis techniques to optimize register-transfer level (rtl) code, performance and power as well as low-power design techniques.
experience with a scripting language like Python or PERL.
experience with design for TEST and its impact on design and physical design.
knowledge of one of the following areas: pcie, ucie, ddr, axi, chi, fabrics, arm processors family.
knowledge of SOC architecture and assertion-based formal verification.
knowledge of high performance and low power design techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592850
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
define the block-level design document (e.g., interface protocol, block diagram, transaction flow, pipeline, etc.).
perform register-transfer level (rtl) coding (coding and debug in verilog, systemverilog), function/performance simulation debug, and lint/cdc/fv/upf checks.
participate in synthesis, timing/power closure activities.
participate in TEST plan and coverage analysis of the block and SOC -level verification.
communicate and work with multi-disciplined and multi-site teams.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience with digital logic design principles, rtl design concepts, and languages, such as verilog or systemverilog.
experience with logic synthesis techniques to optimize rtl code, performance and power, as well as low-power design techniques.
experience with design sign-off and quality tools (e.g., lint, cdc, etc.).
experience with SOC or ip architecture.
preferred qualifications:
master's degree or phd in electrical engineering, computer engineering, Computer Science, or a related field.
knowledge of high-performance and low-power design techniques, assertion-based formal verification, field-programmable gate array (fpga) and emulation platforms, and SOC architecture.
knowledge in one of the following areas such as double data rate (ddr)/low power double data rate (lpddr), high-bandwidth memory (hbm).
excellent problem-solving and debugging skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592851
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
as the design for TEST (dft) engineer lead, you will play a crucial role in dft architecture and dft design, and support devices to production. you will be responsible for providing technical leadership in dft, developing flows, automation, and methodology, planning dft activities, tracking the dft quality throughout the project life-cycle, and providing sign-off dft to tapeout.the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
lead and execute dft activities in the design, implementation, and verification solutions for application-specific integrated circuits (asic).
develop dft strategy and architecture, including hierarchical dft, memory built-in self TEST (mbist), and automatic TEST pattern generation (atpg).
work with other engineering teams (e.g., design, verification, physical design) to ensure that dft requirements are met and mutual dependencies are managed.
manage a dft team planning, deliverables, and provide technical mentoring and guidance.
lead dft execution of a silicon project, planning, execution, tracking, quality, and signoff.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, or a related field, or equivalent practical experience.
8 years of experience in design for TEST from dft architecture to post silicon production support.
4 years of experience with people management.
experience with dft design and verification for multiple projects, dft specification, definition, architecture, and insertion.
experience with dft techniques and common industry tools, dft and physical design flows, and dft verification flow.
experience in leading dft activities throughout the whole asic development flow.
preferred qualifications:
master's degree in electrical engineering or a related field.
experience in post-silicon debug, TEST or product engineering.
experience in jtag and ijtag protocols and architectures.
experience in SOC cycles, silicon bring-up, and silicon debug activities.
knowledge of fault modeling techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592844
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
in this role, you will work as part of a research and development team. you will build verification components, constrained-random testing, system testing, and verification closure. you will verify digital designs, collaborate with design and Verification engineers on projects, and perform direct verification. you will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. you will manage the full lifecycle of verification which can range from verification planning, TEST execution, or collecting and closing coverage.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog or formally verify designs with strategic value add (sva) and industry-leading formal tools.
identify and write all types of coverage measures for stimulus and corner cases.
debug tests with design engineers to deliver functionally correct design blocks.
close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering or equivalent practical experience.
4 years of experience working with design networking like remote direct memory access (rdma) or packet processing and system design principles for low latency, throughput, security, and reliability.
experience creating and using verification components and environments in standard verification methodology.
preferred qualifications:
2 years of experience working with design networking.
experience in verifying digital systems using standard internet protocol (ip) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
experience in transmission control protocol (tcp), ip, ethernet, pcie, and dynamic random-access memory (dram), network on chip ( NOC ) principles and protocols.
experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance TEST plans.
experience with verification techniques and the full verification lifecycle.
experience with performance verification of asics and asic components.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592837
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Ramat Gan
Job Type: Full Time
our software engineers develop the next-generation technologies that change how billions of users connect, explore, and interact with information and one another. our products need to handle information at massive scale, and extend well beyond web search. we're looking for engineers who bring fresh ideas from all areas, including information retrieval, distributed computing, large-scale system design, networking and data Storage, security, artificial intelligence, Natural Language Processing, UI design and mobile; the list goes on and is growing every day. as a software engineer, you will work on a specific project critical to needs with opportunities to switch teams and projects as you and our fast-paced business grow and evolve. we need our engineers to be versatile, display leadership qualities and be enthusiastic to take on new problems across the Full-Stack as we continue to push technology forward.cloud accelerates every organizations ability to digitally transform its business and industry. we deliver enterprise-grade solutions that leverage cutting-edge technology, and tools that help developers build more sustainably. customers in more than 200 countries and territories turn to cloud as their trusted partner to enable growth and solve their most critical business problems.
responsibilities:
write product or system development code.
participate in or lead design reviews with peers and stakeholders to decide among available technologies.
review code developed by other developers and provide feedback to ensure best practices (e.g., style guidelines, checking code in, accuracy, testability, and efficiency).
contribute to existing documentation or educational content and adapt content based on product/program updates and user feedback.
triage product or system issues and debug, track, and resolve them by analyzing the sources of issues and the impact on hardware, network, or service operations and quality.
Requirements:
bachelors degree or equivalent practical experience.
2 years of experience with software development in one or more programming languages, or 1 year of experience with an advanced degree.
2 years of experience with Full Stack development, across back-end such as JAVA, Python, golang, or C ++ codebases, and Front-End experience including JavaScript or typescript, HTML, css or equivalent.
preferred qualifications:
master's degree or phd in Computer Science or related technical fields.
2 years of experience with data structures and algorithms.
experience developing accessible technologies.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592835
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo
Job Type: Full Time
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
in this role, you will work as part of a research and development team. you will build verification components, constrained-random testing, system testing, and drive verification closure. you will verify digital designs, collaborate closely with design and Verification engineers on projects, and perform direct verification. you will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. you will manage the full life-cycle of verification, which can range from verification planning, TEST execution, to collecting and closing coverage.the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog and uvm, or formally verify designs with sva and industry leading formal tools.
identify and write all types of coverage measures for corner-cases.
debug tests with design engineers to deliver functionally correct design blocks.
close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
experience verifying digital logic at rtl level using systemverilog or Specman /e for fpgas or asics.
preferred qualifications:
master's degree or phd in electrical engineering, or a related field.
3 years of experience with creating and using verification components and environments in standard verification methodology.
experience with verification techniques, and the full verification life cycle.
experience with performance verification of asics and asic components.
experience with application-specific integrated circuit (asic) standard interfaces and memory system architecture.
experience in four or more system on a chip ( SOC ) cycles.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592833
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
as a Hardware Engineer, you design and build the systems that are the heart of the world's largest and most powerful computing infrastructure. you develop from the lowest levels of circuit design to large system design and see those systems all the way through to high volume manufacturing. your work has the potential to shape the machinery that goes into our cutting-edge data centers affecting millions of google users.
as a cmos technologist and foundry engineer, you'll be part of the growing chip design team. in this role, you'll be responsible for driving cmos (complementary metal oxide semiconductor) foundry partners, intellectual property (ip), and chip design and implementation teams to perform cmos transistor scaling and power/performance analysis (ppa), and producing technology roadmap benchmarks. you will also be involved in interfacing and driving our design ip partners.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
engage with cmos foundry partners, manage foundry design kits and design library collaterals, and work with our design teams to perform ppa simulations on benchmark circuits.
work with fab partners on device and circuit level TEST structures, TEST chips, and characterization and correlation of silicon data. you will use the results of this work to influence design optimizations.
work with ip partners, design, and physical design teams to design advanced cmos.
work with chip implementation and physical design teams on micro-architecture tradeoffs, support design tool flow bring-up, and address all physical implementation details leading to product tapeout.
work with our commercial and product teams on foundry and ip vendor management, track technology roadmaps, and determine appropriate technology and ip integration strategies.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, related field or equivalent practical experience.
8 years of experience in foundry design kits bring-up, spice simulations, signal/power analysis with advanced cmos finfet nodes.
experience in semiconductor/device engineering, process development, or electrical characterization of device/circuits.
preferred qualifications:
master's degree or phd in electrical engineering or physics with an emphasis on semiconductor materials or device physics.
experience in SOC chip physical implementation.
understanding of analog and digital circuits such as plls, high speed io, cache and standard cell libraries in advanced cmos finfet nodes.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592831
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo
Job Type: Full Time
as a cpu design Verification engineer, you will work as part of a research and development team building verification components, constrained-random testing, system testing, and verification closure.
as part of our server chip design team, you will verify complex digital designs. you will collaborate with design and Verification engineers in active projects and perform verification. you will be responsible for the full lifecycle of verification which can range from verification planning, TEST execution, or collecting and closing coverage.behind everything our users see online is the architecture built by the technical infrastructure team to keep it running. from developing and maintaining our data centers to building the next generation of google platforms, we make product portfolio possible. we're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. we keep our networks up and running, ensuring our users have the best and fastest experience possible.
responsibilities
plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog or formally verify designs with systemverilog assertions (sva) and industry leading formal tools.
identify and write all types of coverage measures for stimulus and corner-cases.
debug tests with design engineers to deliver functionally correct design blocks.
apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
experience creating and using verification components and environments in standard verification methodology.
experience verifying digital logic at register transfer level (rtl) level using systemverilog or Specman /e for field programmable gate arrays or asics.
preferred qualifications:
masters degree in electrical engineering or Computer Science.
experience with universal verification methodology (uvm), systemverilog, or other scripting languages (e.g., Python, PERL, shell, bash, etc.).
experience with cpu implementation, assembly language, or compute socs.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592825
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo
Job Type: Full Time
about the job
our company's software engineers develop the next-generation technologies that change how billions of users connect, explore, and interact with information and one another. our products need to handle information at massive scale, and extend well beyond web search. we're looking for engineers who bring fresh ideas from all areas, including information retrieval, distributed computing, large-scale system design, networking and data Storage, security, artificial intelligence, Natural Language Processing, UI design and mobile; the list goes on and is growing every day. as a software engineer, you will work on a specific project critical to our companys needs with opportunities to switch teams and projects as you and our fast-paced business grow and evolve. we need our engineers to be versatile, display leadership qualities and be enthusiastic to take on new problems across the Full-Stack as we continue to push technology forward.
in this role, you will manage project priorities, deadlines, and deliverables. you will design, develop, TEST, deploy, maintain, and enhance software solutions. filestore provides a fully managed network file system (nfs) service for enterprise cloud users who need file Storage to replace their on-premise hardware when they move to the cloud. our company cloud accelerates every organizations ability to digitally transform its business and industry. we deliver enterprise-grade solutions that leverage our companys cutting-edge technology, and tools that help developers build more sustainably. customers in more than 200 countries and territories turn to our company cloud as their trusted partner to enable growth and solve their most critical business problems.
responsibilities
write product or system development code.
participate in, or lead, design reviews with peers and stakeholders to decide amongst available technologies.
review code developed by other developers and provide feedback to ensure best practices (e.g., style guidelines, checking code in, accuracy, testability, and efficiency).
build scalable, reliable, and high-quality features that enrich filestore's offering to customers.
triage product or system issues and debug/track/resolve by analyzing the sources of issues and the impact on hardware, network, or service operations and quality.
Requirements:
minimum qualifications:
bachelors degree or equivalent practical experience.
2 years of experience with software development in one or more programming languages, or 1 year of experience with an advanced degree.
2 years of experience across the back end such as JAVA, Python, golang, C, or C ++ codebases.
preferred qualifications:
master's degree or phd in Computer Science or related technical fields.
2 years of experience with data structures and algorithms.
experience developing distributed systems and accessible technologies.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592807
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo
Job Type: Full Time
about the job
in this role, youll work to shape the future of ai/ml hardware acceleration. you will have an opportunity to drive cutting-edge tpu (tensor processing unit) technology that powers google's most demanding ai/ml applications. youll be part of a team that pushes boundaries, developing custom silicon solutions that power the future of google's tpu. you'll contribute to the innovation behind products loved by millions worldwide, and leverage your design and verification expertise to verify complex digital designs, with a specific focus on tpu architecture and its integration within ai/ml-driven systems.
as a design technology co-optimization (dtco) engineer, you will bridge the gap between process technology and product architecture to define the next generation of datacenter-class silicon. you will be responsible for extracting maximum process entitlement by evaluating advanced logic nodes and emerging transistor architectures.in this role, you will conduct place and route experiments and sensitivity analyses to influence standard cell library architecture, metal stack definitions, and design rules. you will collaborate with foundry, ip, and architecture teams to identify power, performance, and area (ppa) bottlenecks and drive system technology co-optimization (stco) initiatives.your work will involve performing high-fidelity physical implementation sweeps, analyzing the impact of scaling boosters, and developing automated methodologies to quantify ppa gains. by navigating the trade-offs between process complexity and design performance, you will ensure googles hardware achieves efficiency and power density.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
execute high-fidelity place and route experiments to evaluate the ppa impact of advanced process features, library architectures, and design rule variations on datacenter-class ip.
drive design technology co-optimization by collaborating with foundries and internal technology teams to define optimal metal stacks, track he
דרישות:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
2 years of experience in physical design (rtl-to-gds) or technology development, focusing on advanced nodes (e.g., 7nm, 5nm, or below).
experience with industry-standard place and route (p&r) tools and static timing analysis (sta) tools.
experience in cmos device physics, finfet/nanosheet architectures, and the impact of layout parasitics on ppa.
experience in scripting and automation using tcl and Python (or PERL ) to manage design sweeps and data extraction.
preferred qualifications:
master's degree or phd in electrical engineering, computer engineering or Computer Science, with an emphasis on computer architecture.
experience in design technology co-optimization (dtco), including standard cell library characterization, metal stack optimization, and evaluation of scaling boosters (e.g., backside power delivery).
experience working with major foundry technology files (pdks) and interpreting design rule manuals (drm) to guide physical im המשרה מיועדת לנשים ולגברים כאחד.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8592810
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו