משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
כל מה שרציתם לדעת על מבחני המיון ולא העזתם לשאול
זומנתם למבחני מיון ואין לכם מושג לקראת מה אתם ה...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
מנהל /ת רגולציה
חברה מובילה בתחום המכשור והציוד הרפואי מגייסת מנהל /ת רגולציה לתפקיד מרכזי ומשמעותי בארגון.
התפקיד כולל אחריות מלאה על הובלת תחום הרגולציה בחברה, עבודה מול רשויות בארץ ובעולם וליווי תהליכים רגולטוריים משלב הפיתוח ועד לשיווק המוצר.
תחומי אחריות:
ניהול והובלת תחום הרגולציה בחברה
הכנת והגשת תיקי רישום למשרד הבריאות ולרשויות רגולטוריות בינלאומיות (כגון FDA ו-CE)
עבודה שוטפת מול משרד הבריאות
ניהול תהליכי רישום ותחזוקת רישיונות קיימים
ליווי רגולטורי של מוצרים חדשים משלב הפיתוח ועד קבלת אישור שיווק
עבודה מול יצרנים וספקים בחו"ל
עדכון שוטף בהתפתחויות רגולטוריות ויישומן בארגון
עבודה מול מחלקות איכות, שיווק ותפעול
דרישות:
דרישות התפקיד:
השכלה אקדמית רלוונטית (מדעי החיים / ביוטכנולוגיה / הנדסה ביו-רפואית / רוקחות או תחום דומה)
ניסיון של 3-5 שנים לפחות בתחום רגולציה במכשור רפואי
ניסיון בהגשת תיקי רישום למשרד הבריאות
היכרות עם תקנים ורגולציות בינלאומיות (כגון MDR האירופאי ודרישות FDA)
ניסיון בעבודה בסביבת ISO 13485 - יתרון משמעותי
אנגלית ברמה גבוהה מאוד (קריאה, כתיבה ודיבור)
יכולת עבודה עצמאית, סדר וארגון ברמה גבוהה
אחריות, דיוק וירידה לפרטים
יחסי אנוש מצוינים ויכולת עבודה מול ממשקים מרובים המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559054
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים במ.ח.מרכז המזון
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
אופן הגעה: עצמאית
שעות עבודה:
משמרת בוקר: 07:00/08:00- 17:00משמרת ערב: 11:00/12:00/14:00-23:50


אנחנו מחפשים טבח/ית מוכשר/ת, עם אהבה לאוכל וראש פתוח, שיצטרף/תצטרף לצוות המטבח שלנו!

תחומי אחריות:
הכנת מנות לפי תפריט מגוון ועונתי
שמירה על ניקיון וסטנדרטים תברואתיים גבוהים
נכונות עבודה בתנאי לחץ
אחריות על מלאי וציוד במטבח
המשרה מיועדת לגברים ונשים כאחד
משרה מלאה, משמרות בוקר וערב, כולל סופי שבוע
דרישות:
דרישות:
ניסיון קודם במטבח מקצועי חובה (לפחות שנה)
יכולת עבודה בצוות ויחסי אנוש טובים
נכונות לעבודה במשמרות (כולל סופי שבוע)
אהבה לאוכל ורצון ללמוד ולהתפתח המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8161429
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
מיקום המשרה: נהריה
סוג משרה: משרה מלאה
לחברת מזון מוכרת ואהובה דרוש/ה מתכנן/ת אספקות וביקושים לתפקיד בכיר ומעניין.

תיאור התפקיד:
הובלת מערך התכנון המקצועי של המפעל בראייה אסטרטגית ותפעולית.
התפקיד כולל סנכרון מלא בין דרישות השוק ליכולות הייצור, ניהול תקציבים ארוכי טווח והובלת פורומים ניהוליים לקבלת החלטות מבוססות נתונים.

הובלת תהליכי S&OP: ניהול והובלת שגרות תכנון חוצות ארגון (מכירות, שיווק, תפעול וכספים)
לסנכרון הביקוש וההיצע.
תכנון ביקושים: בניית תחזית מכירות שבועית וחודשית בהתבסס על נתוני עבר, עונתיות, מבצעי שיווק
והשקות מוצרים חדשים.
תכנון אסטרטגי: בניית תחזיות והסתכלות תכנונית קדימה לטווח של 18 חודשים, כולל בניית תקציב
מכירות ותפעול שנתי.
ממשק תפ"י הדוק: עבודה בסינרגיה מלאה עם מחלקת תפ"י לתרגום התחזית לתוכנית עבודה
אופרטיבית במפעל.
ניהול שטחי אחסון: קבלת החלטות ותעדוף מלאי בין המרלו"ג המרכזי לבין אחסון חיצוני, תוך
אופטימיזציה של עלויות לוגיסטיות
שיפור תהליכים
ניתוחים ובקרות ב BI ומערכות נוספות
דרישות:
דרישות:
ניסיון: לפחות 5 שנות ניסיון בתכנון שרשרת אספקה/ביקושים - חובה.
רקע מקצועי: ניסיון מעולם המזון - יתרון משמעותי, ניסיון ספציפי בעבודה עם מוצרים מצוננים - יתרון
מובהק.
מערכות מידע : שליטה מעמיקה במערכת SAP ועבודה שוטפת עם כלי BIעדיפות ל-QlikSense.
השכלה: תואר ראשון לפחות בהנדסת תעשייה וניהול / לוגיסטיקה / כלכלה.
יכולות מוכחות: ניסיון או רקע בתחום המזון/ כימי/ תהליכי- יתרון
* משרה מס #854422 מיועדת לגברים ונשים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559825
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
חברה חסויה
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
שכר: 12,000-15,000
למפעל הנדסי ביטחוני בכרמיאל דרוש.ה הנדסאי.ת חשמל למפעל הנדסי ביטחוני בכרמיאל
התפקיד כולל ביצוע תכן של מערכות חשמל וגיבוי (חובה), תכן של תשתיות מחשבים (לא נדרש ידע מקדים, אך נדרשת יכולת למידה), תכן רתמות/כבלים.
ליווי שלב הייצור והתקנת המערכת, ביצוע בדיקות, תמיכת לקוח וכתיבת ספרות תומכת.
דרישות:
הנדסאי.ת /מהנדס.ת חשמל (חובה).
שליטה טובה בתוכנות אופיס - וורד, אקסל, PowerPoint (חובה).
שליטה באנגלית טכנית, קריאה וכתיבה ברמה טובה (חובה).
רישיון נהיגה (חובה).
ידע בתוכנות- VISIO ו- AUTOCAD (יתרון).
יכולת התבטאות וכתיבה טובה בשפה עברית (חובה).
תנאים מעולים למתאימים כולל ארוחות צהרים מסובסדות, קרן השתלמות, עבודה בסביבה חדשנית וטכנולוגית מתקדמת, אווירה משפחתית וחמה! המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8558914
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בMaxWork
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
לחברה מובילה הממוקמת בצק פוסט העוסקת בייצור בתחום האלקטרוניקה דרוש/ה מחווט/ת ללא ניסיון להכשרה בחברה.
עבודה במשרה מלאה א-ה 8:00-17:00, אווירה נעימה ומשפחתית, סביבת עבודה נקיה וממוזגת.
אין צורך בשום ניסיון בתחום, כל ההכשרה מתבצעת בחברה.
דרישות:
ראש טכני, רצינות, רצון ללמוד ולהתפתח
יציבות תעסוקתית
*המשרה פונה לגברים ולנשים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559171
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בגב מערכות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
-אחריות על תפעול ויישום תשתיות IT בסביבות מחשוב מגוונות - החל ממערכות קטנות ועד לפרויקטים מורכבים.
-ליווי ותמיכה בתקלות IT מגוונות בתשתיות תקשורת, חומרה, סביבות וירטואליות ומערכות משולבות.
דרישות:
-לפחות שנה ניסיון בתפקיד סיסטם
-ידע וניסיון במערכות הפעלה Linux ו-Windows.
-שליטה בתקשורת נתונים ועבודה עם ציוד Cisco/Juniper
-ניסיון בהקמה ותחזוקה של Active Directory.
- ניסיון בסביבת VMware
- רשיון נהיגה חובה ונכונות לעבודה באתרי לקוח בארץ ובחו"ל המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8558484
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בJobs.ai
סוג משרה: משרה מלאה ועבודות ללא קורות חיים
אנו מזמינים אותך להצטרף לצוות המקצועי שלנו כנהג/ת למספר משרות נהיגה ברחבי הארץ.
מדובר בתפקיד שמשלב עבודה במרכזי שירות, שינוע רכב, וכן עבודה באתרי מסירת רכב.
אנו מחפשים אנשים בעלי משמעת ומוסר עבודה גבוהים,
יכולת התמודדות עם לחץ, וראש גדול.
המשרה כוללת עבודה בשעות 7:30-16:30 עם נכונות לשעות נוספות בימי א'-ה'.
תנאים אטרקטיביים, תגמול למצטיינים והזדמנויות לקידום מחכים למתאימים/ות.
דרישות:
- רישיון נהיגה בתוקף (וותק של שנתיים חובה)
- מוסר עבודה גבוה
- יכולת עבודה תחת לחץ
- ניידות
- יכולת תפיסה מהירה וראש גדול

המשרה מתאימה לנשים וגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8558665
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בJobs.ai
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה ועבודות ללא קורות חיים
ביצוע ביקורת סופית לאחר כיול לפני שחרור ללקוח
הנפקת תעודות משלוח ותיעוד במערכות
עבודה שוטפת מול ממשקים בארגון: מעבדה, לוגיסטיקה, שירות ומכירות
סדר, אריזה ושינוע לפי צורך (עבודה פיזית)
דרישות:
יכולת עבודה תחת לחץ
שליטה טובה ב-Office בדגש על Excel
יכולת עבודה בצוות לצד עבודה עצמאית, אחריות, סדר ודיוק
יתרון משמעותי:
ניסיון במחסן ממוחשב / לוגיסטיקה
ניסיון במערכת ERP
אנגלית טכנית ברמה טובה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8558715
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים במיקוד אבטחה
מיקום המשרה: טבריה
סוג משרה: מספר סוגים
תנאים נוספים:קרן השתלמות
- הצטרפו אלינו לחברת מיקוד אבטחה ותהנו מיחס אישי, תנאים מעולים והטבות החל מהיום הראשון.

- התפקיד כולל: אבטחת המתקן וסביבתו, קבלת קהל, דיווחים שוטפים, סיורים וכו'.

- העבודה במשמרות 24/7 כולל סופי שבוע.

- בוקר: 7:00-15:00, צהריים: 15:00-23:00, לילה: 23:00-7:00.

- קרן השתלמות + פנסיה + הבראה החל מהיום הראשון.

- סיבוס לארוחות.

- כניסה חדר כושר.

- תנאים מעולים ושכר מתגמל.

- תנאים סוציאליים מלאים.

- קרן השתלמות + פנסיה + הבראה החל מהיום הראשון.

- אופציות קידום למתאימים.
דרישות:
- שירות צבאי מלא.

- תעודת לוחם.

- קורס מתקדם ב' - 8 ימים.

- רצינות ואחריות.

- הקפדה על זמנים.

- המשרה פונה לנשים וגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8558471
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
מיקום המשרה: נוף הגליל
סוג משרה: משרה מלאה
לחברה יצרנית בתחום המזון באזור העמקים דרוש/ה מנהל /ת תפעול.

הגדרת תפקיד:

? אחריות מלאה על התפעול ותיאום כלל המחלקות במפעל
(רכש תפי לוגיסטיקה,ייצור, אחזקה).
? אחראי על ניהול תקציב תפעולי שנתי בהתאם לצורכי
המפעל.
? אחראי על בקרת ניהול ייצור עפ" תהליכים שהוגדרו ע"י
מנהל הטכנולוגיה.
? אחראי להבטיח את בטיחות העובדים בכל מערך המפעל.
? שותפות בהובלת והקפדה על נהלי איכות מפעלי (בתיאום עם
מנהל איכות )
? אחראי על מחלקת האחזקה, קביעת יעדים ועדיפויות.
? שותפות בהגדרה והובלת נהלי משאבי אנוש במכלול
התחומים (נהלים, שכר, רווחה, הדרכות וכו;..)
? אחראי להבטיח את קידומם והכשרתם של בעלי התפקידים
הנדרשים במערך התפעול.
? אופטימיזציה תהליכים מבחינת יחסי עלות/איכות (יעילות
ניצול מקסימלית של המכונות ואמצעי הייצור, ניצולת חומרים
והפסדים מינימליים בחומר).
? אחראי לתפעול אופטימלי ונכון על פי מדיניות ההנהלה.
? אחראי לפיתוח טכני, תשתיות ותחזוקה של כלל המפעל.
? ISO - שותף בסקר ההנהלה
דרישות:
דרישות:
השכלה רלוונטית בתחום (תעשייה וניהול)
ניסיון בתפקיד כמנהל תפעול בתעשיית המזון - חובה
ניסיון ברצפת ייצור במפעל יצרני המונה מגוון רב של אוכלוסיות עובדים.
ידע במערכות SAP, Excel- חובה
* משרה מס #854971 מיועדת לגברים ונשים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559787
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בקבוצת T&M ישראל- סניף מעברים
מיקום המשרה: כפר תבור
סוג משרה: משרה מלאה ומשמרות
דרושים מאבטחים/ות ובודקים/ות ביטחוניים לרשות המעברים מטעם הביטחון
שכר מאבטח/ת- 71.5 ש"ח לשעה בשנה הראשונה (כולל דמי הבראה)!
שכר בודק/ת- 55 ש"ח לשעה בשנה הראשונה (כולל דמי הבראה ומענקים)!
שומר לילה- משרה של משמרות לילה בלבד, בשכר של 50 ש"ח, ללא התחייבות והגעה עצמאית!
מענקי הצטיינות גבוהים
סביבה צעירה
ביגוד
הסעות מדלת הבית
ארוחות ברמה גבוהה
ימי גיבוש וכיף
דרישות:
מאבטח/ת:
שירות צבאי מלא + תעודת לוחם או בוגרי שירות ש"חמ בתפקיד בילוש וסיור
12 שנות לימוד
ללא עבר פלילי

בודק/ת:
שירות צבאי מלא או שירות לאומי בכוחות הביטחון
12 שנות לימוד
נכונות לעבודה במשמרות

הקבלה לתפקיד מותנית במעבר סיווג בטחוני וקורס ייעודי בהצלחה! המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8490055
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים באיטונג
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה תעשייתית מובילה בתחומה דרושים/ות ראש צוות מכונאים
ביצוע אחזקה מונעת ושבר בתחום המכונה והמסגרות
שמירה על רציפות תפעולית של מכונות היצור כולל אחריות כוללת לפתרון תקלות בשילוב מחלקות אחזקה נוספות
ניהול צוות מכונאים ומסגרים
חונכות מכונאים חדשים וותיקים
ביצוע שיפורים והתקנות במפעל
תכנון והובלת מדיניות אחזקה ותחזוקה במפעל
שותף בתכנון ויישום מתקנים ומוצרים חדשים
מעקב ובקרה על ביצוע הסמכות מקצועיות ופיתוח למידה בצוות המכונאים
דרישות:
ידע טכני בתהליכי יצור, מערכות פנאומטיקה, מערכות הידראוליות, ריתוך, שרטוט טכני, איכות ובטיחות
יחסי אנוש מעולים, יכולות הנעת עובדים, סדר וארגון, יכולות גבהות של ביטוי בע"פ ובכתב
ניסיון מוכח בעבודה בתעשייה בתחום המכניקה
יכולת עבודה בסביבה דינמית ולהתאים לשינויים הנדרשים
יכולת עבודה תחת לחץ ולפעול בצורה עצמאית המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559466
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים במ.ח.מרכז המזון
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
העבודה במשרה מלאה במשמרות 6 ימים בשבוע כולל משמרות גם בשבתות וחגים
בסביבת עבודה נעימה ומשפחתית
התפקיד כולל ניהול צוות נותני שירות במעדניות גבינות ונקניקים
תוך הקפדה על שירות ברמה גבוהה במיוחד ועבודה על פי נהלים מדוקדקים בענף המזון
המשרה מיועדת לגברים ונשים כאחד
דרישות:
זמינות מידית
נכונות לעבודה במשמרות במשרה מלאה
ניסיון רלוונטי במעדניות יתרון משמעותי
משמעת עצמית גבוהה
יחסי אנוש מעולים המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8161409
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בLR - JOB
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה ומשרה חלקית
מי אנחנו?
חברת פארמה יצרנית ומובילה, המשלבת חדשנות טכנולוגית עם מחויבות לאיכות. אנו מחפשים לצרף לצוות מחלקת הרכש והתפעול שלנו מזכיר/ה דינמי/ת ובעל/ת "ראש גדול", שישתלב/תב בקצב המהיר ויהווה/תהווה חוליה קריטית בתהליכי העבודה שלנו.

תיאור התפקיד:
כמזכיר/ה למחלקת רכש ותיאום, תהיו אחראים/יות על:
  שליחת הזמנות רכש לספקים וניהול מעקב צמוד אחר עמידה במועדי אספקה מובטחים.
  תיאום לוגיסטי של הגעת משלוחים וקליטתם למחסני החברה.
  מעקב, בדיקה וטיפול בחשבוניות ספקים מול הזמנות והעברתן למחלקת הנהלת חשבונות.
  ניהול קשר שוטף ויעיל מול ספקים בארץ ובחו"ל.
  עבודה בממשקים מרובים עם גורמים פנימיים בארגון (כגון: תפ"י, מחסן, הנדסה, ייצור ועוד).
דרישות:
דרישות התפקיד:
אנגלית ברמה טובה (קריאה, כתיבה ודיבור).
שליטה מצוינת ביישומי אופיס, בדגש על אקסל.
יכולת למידה מהירה, סדר וארגון ברמה גבוהה.
אסרטיביות לצד יחסי אנוש מעולים ויכולת עבודה בצוות.
משרה מלאה(אופציה למשרה חלקית תיבחן מול המועמד/ת המתאים/ה).
יתרון: ניסיון קודם מחברת פארמה/מכשור רפואי או סביבת ייצור מורכבת.

אם אתם/ן בעלי/ות אוריינטציה תפעולית גבוהה, יכולת ארגון וסדר ואוהבים/ות להיות בצומת תהליכים - מקומכם/ן איתנו!

נשמח לקבל את קורות החיים שלכם/ן ולהצטרף לצוות מנצח!* המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559478
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בComblack
מיקום המשרה: משגב עם
סוג משרה: משרה מלאה
חברת COMBLACK מגייסת מפתח/ת Full Stack בכיר/ה לארגון ביטחוני באזור הצפון
הזדמנות להוביל פיתוח מערכות מידע ארגוניות מורכבות מקצה לקצה, עם אחריות טכנולוגית והובלה מקצועית בצוות.
דרישות:
לפחות 5 שנות ניסיון בפיתוח Full Stack
ניסיון משמעותי ב- Node.js / NestJS ושליטה מעולה ב-TypeScript
מומחיות ב- React לפיתוח frontend מתקדם
ניסיון בעבודה עם בסיסי נתונים רלציוניים (PostgreSQL/MySQL) ו/או NoSQL
ניסיון בהובלה מקצועית, Code Reviews והנחיית מפתחים המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8558588
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
13/02/2026
מיקום המשרה: בית שאן
סוג משרה: משרה מלאה
לדי.אר.אס. ראדא טכנולוגיות, חברה בטחונית מובילה המפתחת ומייצרת מערכות מכ"מ מצילות חיים , מגייסת מהנדס.ת איכות מנוסה בעל.ת ניסיון בהובלת תהליכים לביצוע תחקירי כשל למפעל הייצור בבית שאן תחומי אחריות:
* ביצוע תחקירי איכות לאירועי כשל וחריגות, כולל ניתוח כשלים שורשיים והנעת תהליכי טיפול ובקרה לפעילות מתקנת
* ביצוע מבדקים פנימיים, כולל היכרות עם דרישות תקן תעופתי, מעקב ובקרה על פערים שהתגלו
* ניתוח נתונים, הצגת מגמות וסטטיסטיקות באופן שוטף
* יצירת תוכנית שיפורים וביצוע מעקב ובקרה לביצוע
* יכולת עבודה משולבת (פיתוח, הנדסה, רכש, ייצור) עם מוצרים בשלב NPI
* בניית מצגות, הובלת פגישות מול צוות עבודה מולטידציפלינרי
* אחריות כוללת על תהליכי האיכות בייצור מוצר צבאי, כולל FMEA, טיפול ב- MRB
* יכולת גבוהה בהבנה וקריאה של מפרטים הנדסיים ושרטוטים
* שליטה ביישומי מחשב, מצגות, התנסחות קצרה וממוקדת, אנגלית ברמה גבוהה, כישורי עבודת צוות וממשקים
* עבודה בסביבה מאתגרת ולחוצה ונכונות לעבודה בשעות נוספות
דרישות:
דרישות:
* השכלה בהנדסת איכות, הנדסת תעשיה וניהול, הנדסאי.ת אלקטרוניקה (עדיפות להשכלה טכנולוגית)
* רקע וניסיון (כשנתיים לפחות) בתחום האיכות כמהנדס.ת איכות או ראש צוות איכות
* רקע והיכרות עם סביבת עבודה של הרכבות אלקטרוניות ומכאניות
* היכרות ועבודה בהתאם לתקן תעופתי AS9100 – יתרון
* ניסיון בהובלת תחקירי כשל של צוותים מולטידסיפלנריים
* שליטה באנגלית ברמה טובה - חובה
* ידע טוב בסביבה ממוחשבת OFFICE כולל הכנה והצגת מצגות הדרכה מקצועיות, שליטה באקסל, יכול התבטאות וניסוח טובים בעברית ובאנגלית
* כישורי ניתוח, תמציתיות, יכולת למידה עצמאית וסגירת קצוות.
* יכולת קריאה והבנת מסמכי בדיקה מפרטים טכניים וקריאת שרטוטים – חובה
* יכולת כתיבת נהלים והוראות ברורות וממוקדות
* הבנה והכרה של תקני ייצור IPC אלקטרוניקה ומכניקה – יתרון
* תקשורת בין-אישית, יכולת עבודה בצוות וניהול ממשקים מרובים
* משרה מלאה באתר, נכונות לעבודה בשעות נוספות המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8412443
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Workload Analysis Researcher within our company Cloud's MSCA organization, you will be integral to developing silicon solutions powering our company's direct-to-consumer products. You will join a Research and Development team focused on analyzing and profiling workloads requirements within the company Cloud environment. Your role will involve conducting in-depth research on CPU optimization, feature development, and ML usages over compute platforms, contributing to identifying key areas of investment and future opportunities. This role offers a unique opportunity to perform groundbreaking research with a significant impact on both research methodologies and industry products, within the server chip architecture team. Your work will directly influence the next generation of hardware experiences for millions of our company users and Cloud customers.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan and execute detailed analysis of CPU workloads within the company Cloud infrastructure, analyze trends and map future requirements.
Collaborate closely with architecture and modeling owners to understand design specifications and identify critical scenarios related to CPU performance and efficiency.
Develop and implement custom workload generation tools and methodologies to simulate real-world usage patterns on our company Cloud platforms.
Analyze the impact of machine learning applications on CPU usage, identifying opportunities for optimization and feature enhancements.
Lead the investigation and development of metrics to measure CPU performance and efficiency, presenting findings to stakeholders and contributing to strategic decisions.
Requirements:
Minimum qualifications:
PhD in Electrical and Electronics Engineering, or equivalent practical experience.
2 years of experience with software development in C++ programming language.
1 years of experience with data structures or algorithms.
Preferred qualifications:
Experience in performance modeling, performance analysis, and workload characterization.
Experience applying machine learning techniques and inference usage models on hardware.
Expertise in CPU architecture disciplines such as branch prediction, prefetching, value prediction, and caching policies.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544223
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
In this role, you will conduct Place and Route experiments and sensitivity analyses to influence standard cell library architecture, metal stack definitions, and design rules. You will collaborate with Foundry, IP, and Architecture teams to identify Power, Performance, and Area (PPA) bottlenecks and drive System Technology Co-Optimization (STCO) initiatives.
Your work will involve performing high-fidelity physical implementation sweeps, analyzing the impact of scaling boosters, and developing automated methodologies to quantify PPA gains. By navigating the trade-offs between process complexity and design performance, you will ensure our companys hardware achieves efficiency and power density.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Execute high-fidelity Place and Route experiments to evaluate the PPA impact of advanced process features, library architectures, and design rule variations on datacenter-class IP.
Drive Design Technology Co-Optimization by collaborating with foundries and internal technology teams to define optimal metal stacks, track heights, and scaling boosters (e.g., backside power delivery, buried power rails).
Quantify process entitlement through systematic benchmarking of logic and memory macros, identifying bottlenecks in power density and timing closure for next-generation nodes.
Develop automated physical design methodologies and flows to accelerate technology pathfinding and enable rapid what-if analysis of emerging transistor architectures.
Influence System Technology Co-Optimization by partnering with Hardware Architects and Circuit Designers to translate process-level innovations into system-level performance gains.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
2 years of experience in Physical Design (RTL-to-GDS) or Technology Development, focusing on advanced nodes (e.g., 7nm, 5nm, or below).
Experience with industry-standard Place and Route (P&R) tools and Static Timing Analysis (STA) tools.
Experience in CMOS device physics, FinFET/nanosheet architectures, and the impact of layout parasitics on PPA.
Experience in scripting and automation using Tcl and Python (or Perl) to manage design sweeps and data extraction.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience in Design Technology Co-Optimization (DTCO), including standard cell library characterization, metal stack optimization, and evaluation of scaling boosters (e.g., backside power delivery).
Experience working with major foundry technology files (PDKs) and interpreting Design Rule Manuals (DRM) to guide physical implementation.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544218
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.
Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544216
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications.
In this role, youll work to shape the future of strategic Data Center silicon. Youll be an early and key contributor in a nascent high-growth team that pushes boundaries, developing advanced custom IP and solutions. You will require expertise in one or more of the following areas: wireline communications, analog circuit design, Digital Signal Processor (DSP) design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed input/output (IO) industry standards. Your role has a significant component of cross-collaboration with a broad set of cross-functional organizations. You'll bring out the best in the team to deliver designs that serve many of our companys advanced data center products.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architect and design high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterize performance, and test for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure seamless integration into System-on-Chips (SoCs).
Adhere to standards like IEEE or OIF for high-speed protocols and optimize power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience in analog mixed signal or high-speed IO development.
Experience defining and taking to High Volume Manufacturing (HVM) leading edge mixed-signal or high-speed IO designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on wireline silicon architecture and design.
Experience with technical innovation in mixed-signal and high-speed IO solutions.
Experience working on high-performance, data center class IP, from concept through high-volume deployment.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544213
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure. You will verify digital designs, collaborate closely with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, or a related field.
Experience with verification techniques, and the full verification life cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with Application-Specific Integrated Circuit (ASIC) standard interfaces and memory system architecture.
Experience in four or more System on a chip (SOC) cycles.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544210
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work to shape the future of the Data Center silicon. Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications. You will be a key contributor in the growth team, developing advanced custom IP and solutions. We seek experienced applicants with expertise in one or more of the following areas: wireline communications, analog circuit design, DSP design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed IO industry standards. You will collaborate with a set of cross-functional organizations. You will serve many of our companys advanced data center products.The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our companyservices around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architecture and design of high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterizing performance, and testing for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure integration into System-on-Chips (SoCs).
Adhere to standards like Institute of Electrical and Electronics Engineers(IEEE) or Optical Internetworking Forum (OIF) for protocols and optimizing power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
10 years of experience in analog mixed signal and high-speed Input/Output development.
Experience defining and taking to High Volume Manufacturing(HVM) leading edge mixed-signal or high-speed IO designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science.
Experience in mixed-signal and high-speed Input/Output (IO) solutions.
Experience working on high-performance, data-center class IP, from concept through high-volume deployment.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544208
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Lead a complex ASIC subsystem and understand how it interacts with software and other ASIC subsystems to implement groundbreaking data center networks.
Define high-performance hardware/software interfaces. Write micro architecture and design specifications.
Define efficient micro-architecture and block partitioning/interfaces and flows.
Implement designs in SystemVerilog.
Collaborate closely with software, verification, and physical design stakeholders to ensure the designs are complete, correct, and performant.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
4 years of experience architecting networking ASICs from specification to production.
Experience developing RTL for ASIC subsystems.
Experience in micro-architecture, design, verification, logic synthesis, and timing closure.
Preferred qualifications:
Experience architecting networking switches, end points, and hardware offloads.
Experience working with design networking like Remote Direct Memory Access (RDMA) or packet processing and system design principles for low latency, high throughput, security, and reliability.
Experience working with software teams optimizing the hardware/software interface.
Proficiency in TCP, IP, Ethernet, PCIe, DRAM, Network on Chip (NoC) principles and protocols.
Proficiency in a procedural programming language (e.g., C++, Python, Go).
Understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544206
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use your ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate closely with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
As a Design Team Manager within the Server Chip Design team, you will oversee the IP and SoC VLSI design cycle from architecture to production. In this role, you will own and manage IP, subsystems and SoC development, leading a group of designers and design tech leads.
You will be responsible for mentoring and developing team members and tech leads while driving improvements in leadership, technical execution, and design flows.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Manage a team of tech leads and designers. Develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
Lead design activities at IPs, subsystems, and SoC.
Plan, execute, track progress, assure quality, and report status of the assigned activity.
Work closely with internal customers and support multiple activities and deliverables.
Assure and manage deliverables quality at all RTL design categories including reviews, static checks, design for physical design, power, etc.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in RTL design cycle from IP to SoC, from specification to production.
8 years of experience in execution teams management.
Experience in the following areas: RTL design, design quality checks, physical design aspects of RTL coding, and power.
Preferred qualifications:
Experience with synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with a scripting language like Python or Perl.
Experience with design for test and its impact on design and physical design.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
Knowledge of one of these areas: PCIe, UCIe, DDR, AXI, CHI, Fabrics, ARM processors family.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544202
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a research and development team. You will build verification components, constrained-random testing, system testing, and verification closure. You will verify digital designs, collaborate with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. You will manage the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with strategic value add (SVA) and industry-leading formal tools.
Identify and write all types of coverage measures for stimulus and corner cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in electrical engineering or equivalent practical experience.
4 years of experience working with design networking like remote direct memory access (RDMA) or packet processing and system design principles for low latency, throughput, security, and reliability.
Experience creating and using verification components and environments in standard verification methodology.
Preferred qualifications:
Experience in verifying digital systems using standard internet protocol (IP) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Experience in transmission control protocol (TCP), IP, ethernet, PCIE, and dynamic random-access memory (DRAM), network on chip (NoC) principles and protocols.
Experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance test plans.
Experience with verification techniques and the full verification lifecycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544199
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define, develop and execute post-silicon validation content on both pre-silicon setups and real silicon platforms in the lab.
Drive silicon from being a chip towards becoming a product.
Debug and investigate issues along cross-functional teams such as Firmware (FW), Software (SW), Design, Design Verification (DV), Architecture (ARCH) and multiple production teams.
Provide a quality functional coverage for our company designs.
Test Development and Automation, Design, implement, and maintain validation tests using scripting and programming languages (e.g., Python, C/C++) to verify SmartNIC functionality and performance.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical/Computer Engineering, Computer Science, related field, or equivalent practical experience.
5 years of experience with functional tests for silicon validation (i.e., writing in C or C++).
5 years of experience in silicon bring-up, functional validation, characterizing, and qualifying silicon.
Preferred qualifications:
Experience with hardware prototyping, including hardware/software integration (i.e., pre-silicon use of emulation, software-based test, and diagnostics development).
Experience and knowledge in packet processing, data path, packet buffering, scheduler, networking protocols offload engine.
Knowledge in L1/L2 layers, Ethernet SerDes, MAC+PCS.
Knowledge of System on a chip (SoC) architecture, including boot flows and embedded processors/firmware.
Ability to focus on validating key features, including Ethernet interface (SerDes, MAC + PCS) PCIe high-speed interface, network protocols (e.g., Ethernet, RDMA, NVMe), packet processing, data path, packet buffering, and embedded processors/firmware.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544195
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Drive the sign-off timing convergence for high-performance designs.
Set up the timing constraints, define the overall static timing analysis (STA) methodology, set up the STA infrastructure and sign-off convergence flows, and work closely with block owners throughout the project for sign-off timing convergence.
Work with logic designers to drive architectural feasibility studies, develop timing, and explore RTL/design trade-offs for physical design closure.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, a related technical field, or equivalent practical experience.
8 years of experience with static timing analysis, including sign-off corner definitions, process margining, interface timing constraints, timing convergence, and frequency goals setup with technology scaling.
Experience in constraints development for sub systems or SOC.
Preferred qualifications:
Experience with full-chip static timing analysis and timing closure.
Experience with scripting languages (e.g., Python, Perl, or TCL).
Experience with ASIC physical design flows and methodologies, including synthesis, place and route (P&R), static timing analysis (STA), formal verification, and clock domain crossing (CDC).
Knowledge of semiconductor device physics and transistor characteristics.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544192
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will use your Application-Specific Integrated Circuit (ASIC) design experience to be part of a team that develops the ASIC SoC from Plan of Record (POR) to Production. You will be creating SoC Level micro architecture definitions, RTL coding and will do all RTL quality checks. You will also have the opportunity to contribute to design flow and methodologies. You will collaborate with members of architecture, software, verification, power, timing, synthesis dft etc. You will face technical tests and develop/define design options for performance, power and area.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Participate in architecture feedback.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience with digital logic design principles, RTL design concepts, and languages such as Verilog or SystemVerilog.
Experience with logic synthesis techniques to optimize RTL code, performance and power including low-power design techniques.
Experience with design sign off and quality tools (e.g., Lint, CDC, etc.).
Experience with SOC architecture.
Experience in logic design.
Preferred qualifications:
Master's degree or PhD in Computer Science or a related technical field.
Knowledge in one of these areas: Peripheral Component Interconnect Express (PCIe), Universal Chiplet Interconnect Express (UCIe), Double Data Rate (DDR), Advanced Extensible Interface (AXI), or Advanced RISC Machines (ARM) processors family.
Knowledge of high performance and low power design techniques.
Knowledge of assertion-based formal verification.
Excellent problem-solving and debugging skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544190
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, and system testing, and drive verification closure. You will verify digital designs, collaborate closely with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning and test execution to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.

We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, or a related field.
Experience with verification techniques, and the full verification life cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with Application-Specific Integrated Circuit (ASIC) standard interfaces and memory system architecture.
Knowledge of CPU/Processor architectures (e.g., pipeline, cache, memory subsystem, instruction sets, exceptions) like ARM, X86 or RISC-V, is highly beneficial for verifying processor cores or IP blocks.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544183
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
our company System Infrastructure builds the cloud for our company services and for our company Cloud customers, by solving business test of performance and cost, utilizing hardware, software, and system solutions.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving team behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification strategy, identify the platform to validate reasoning components.
Define the test plan and strategy with stakeholders, including sign-off and exit criteria.
Plan and execute the verification of Internet Protocols (IPs) using dynamic verification and formal verification.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Science, or equivalent practical experience.
10 years of experience in managing Design Verification (DV) team.
Experience with verifying units using formal and design verification methodologies.
Experience in verification methodologies, tools, and techniques.
Experience in leading technical teams and building cross-functional relationships.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering or Computer Science.
Experience in working with one or more formal verification tools (e.g., JasperGold, VC Formal, Questa Formal, 360-DV).
Experience with verification techniques, and full verification life-cycle.
Experience in leading teams and delivering projects.
Excellent communication skills, with the ability to present technical concepts to audiences.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544177
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו