משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
כל מה שרציתם לדעת על מבחני המיון ולא העזתם לשאול
זומנתם למבחני מיון ואין לכם מושג לקראת מה אתם ה...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בדגל יו אס - Degel Us
מיקום המשרה: יקנעם
סוג משרה: משרה מלאה
החברה עוסקת בפיתוח וייצור של מערכות חומרה מתקדמות, אלקטרומכניות, לשווקים אזרחיים וביטחוניים.
מהנדס/ת חשמל ואלקטרוניקה BSc ממוסד לימודים מוכר, בעל/ת אוריינטציה מערכתית ויכולת עבודה מעשיתHands-On, להשתלבות בצוות קטן ודינמי.
התפקיד כולל תכנון, פיתוח, בדיקות וליווי כרטיסים אלקטרוניים משלב ההגדרה ועד העברה לייצור, תוך עבודה עצמאית והובלת משימות מקצה לקצה.
תחומי אחריות:
תכנון ופיתוח כרטיסים אלקטרוניים (Board Design)
פיתוח כרטיסים משולבי אנלוגי-דיגיטלי
תכנון, שרטוט ועריכת מעגלים (לא FAST) עדיפות לסביבת ALTIUM
ביצוע העברה מפיתוח לייצור של כרטיסים כולל ליווי קבלני משנה מתחומי עריכה וייצור PCB
הגדרה, פיתוח וביצוע מבדקי כרטיסים אלקטרוניים
תהליכי Bring-Up ובדיקות סופיות, Debug ופתרון תקלות
עבודה מול ממשקים מכניים, ייצור,ספקים וקבלני משנה
הובלת משימות ופרויקטים באופן עצמאי
מעורבות עמוקה בכל שלבי חיי המוצר - משלב הרעיון, דרך הפיתוח והבדיקות ועד ייצור וליווי מוצר בשטח
דרישות:
תואר BSc בהנדסת חשמל ואלקטרוניקה
ניסיון של לפחות 3 שנים בתכנון כרטיסים אלקטרוניים
ניסיון מוכח בפיתוח כרטיסים משולבי אנלוגי-דיגיטלי
ניסיון בעבודה עם מיקרו בקרים, PLC
ניסיון בהעברת כרטיסים מפיתוח לייצור
ניסיון בהגדרת וביצוע מבדקי כרטיסים
יכולת עבודה מעשית מלאה - תכנון, בדיקות ואיתור תקלות
יכולת עבודה עצמאית, אחריות אישית גבוהה וראייה מערכתית
יתרון משמעותי
ניסיון מחברות ופרויקטים בעולמות הביטחון, היכרות עם תקנים צבאיים: תאימות אלקטרומגנטית, בדיקות סביבה, MIL STD, ניסיון בעבודה מול קבלני משנה וייצור סדרתי.
ניסיון בעבודה מול קבלני משנה וייצור סדרתי
ניסיון בעבודה בצוות קטן ויכולת גבוהה לMulti-Tasking המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8533163
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בהרקלס גיוס השמה
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
מהנדס/ת פיתוח בכיר מכשור רפואי
אנחנו מחפשים מהנדס/ת פיתוח מנוסה ויצירתי להצטרף לצוות R D קטן, איכותי ודינמי, העוסק בפיתוח מערכות רפואיות מתקדמות.
מדובר בתפקיד מרתק המשלב פיתוח מקצה לקצה - משלב הרעיון, דרך התכנון והאימות, ועד לווידוא התאמה לרגולציה והעברת המוצר לייצור.

אם את/ה מחפש/ת תפקיד עם עומק טכנולוגי אמיתי, השפעה ישירה על המוצר, ועבודה בצוות שמעריך מצוינות וחשיבה חדשנית - זו ההזדמנות שלך.

מהות התפקיד
הובלת משימות הנדסיות בפיתוח מוצרי מכשור רפואי רב-תחומיים (אלקטרוניקה, מכניקה, תוכנה ).
תכנון לוחות אלקטרוניים (PCB) או ליווי טכני מקצועי של תכן מעגלים אלקטרוניים.
כתיבת מסמכי פיתוח, דרישות מוצר, מפרטי בדיקות ותיעוד רגולטורי.
שיתוף פעולה הדוק עם צוותי R D, איכות, ייצור, רגולציה וספקים.
השתתפות בבדיקות ולידציה ווריפיקציה (V V) ותמיכה בהעברת מוצרים לייצור.
זיהוי והובלת פתרונות הנדסיים לשיפור ביצועים, אמינות ועמידה בתקני איכות ו-FDA.
דרישות:
תואר ראשון בהנדסת אלקטרוניקה (B.Sc) - חובה.
לפחות 5 שנות ניסיון בפיתוח מוצרים אלקטרוניים, עדיפות לניסיון במכשור רפואי.
שליטה מלאה בתהליכי פיתוח מוצר (Product Development Lifecycle).
ניסיון בכתיבת מסמכי פיתוח ושרטוטים הנדסיים - יתרון משמעותי.
אנגלית ברמה גבוהה - כתיבה ודיבור.
יתרונות בולטים
ניסיון בעבודה על מערכות רב-תחומיות (Multi-Disciplinary Systems).
רקע מעשי בתכנון לוחות אלקטרוניים (PCB Design).
הבנה ויישום של תקני ISO 13485 ו-FDA. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8578923
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בקראטוס ג'י אמ איי איל בע"מ
מיקום המשרה: כפר סבא ואייל
סוג משרה: משרה מלאה
לחברת קראטוס, חברה ביטחונית מובילה המפתחת ומייצרת מודולים מולטי דיסציפלינריים מתקדמים בתחום ה- RF דרוש/ה מנהל /ת מחלקת טכנולוגיות והנדסת תהליכים

התפקיד כולל:
ניהול צוות של מהנדסי תהליך וציוד.
אחריות על תהליכי הייצור השונים במפעל ובאתרי קבלני משנה ותאימותם לתקנים הרלוונטיים.
אפיון ושיפור תהליכי ייצור והתאמתם לסביבה המשתנה.
ייזום והובלת פרויקטים לשיפור איכות ונצילות תהליכי ייצור ידניים ואוטומטיים.
אפיון, בחינה והטמעת תהליכי ייצור חדשים בקווי ייצור.
ליווי מחלקת R D בפיתוח מוצרים חדשים, DFM, התאמה של חומרי גלם, תהליכי ייצור, תהליכי בדיקות סביבה למוצרים חדשים וכמובן, ליווי ייצור של אבי טיפוס.
אחריות על העברת מוצרים מפיתוח לייצור בכל הקשור לכתיבה נהלי עבודה חדשים ו/ או התאמת נהלי עבודה הקיימים, תקינות שרטוטי הרכבה וכרטיסי ניתוב, התאמת אמצעי ייצור יעודיים ועוד.
שותפות פעילה בחקר כשלים וקביעת פעילות מונעת בתקלות שונות כגון: תקלות לקוח, תקלות ספקים, תקלות ייצור וכו.
דרישות:
תואר ראשון בהנדסת חומרים או הנדסת כימיה מאוניברסיטה מוכרת
תואר שני- יתרון.
5 שנות ניסיון בניהול והובלת צוותי הנדסת תהליך בחברות הייטק ייצרנית בתחומים כגון: הרכבות אלקטרוניותPCBA, הרכבות Chip Wire, ייצור Hybrids וכו.
ידע מעמיק וסמכות מקצועית בתהליכי ייצור שונים כגון: הלחמות, הדבקות, ציפויים מסוגים שונים, הרכבות SMT, ריתוך לייזר, צבע וכו
הכרות עם התקניםAS9100, MIL STD 883 - יתרון משמעותי.
ידע מעמיק וניסיון בתהליכי ייצור ובדיקות מעגלים PCB, תהליכי השמות רכיבים PCBA והכירות עם התקנים הרלוונטיים בתחום כגון IPC 600/ 610/ 612 יתרון משמעותי מאוד.
יכולת העמקה ולמידה תאורטית של תהליכים שונים, חיזוי נקודות תורפה בהתאם לתנאי העבודה והסביבה של המוצר ויכולת התאמת בדיקות וניסויים להוכחת אמינות תהליכי הייצור השונים.
יכולת עבודה על מספר משימות במקביל, הנעת עובדים ועמיתים, אסרטיביות, יצוגיות מול לקוחות וספקים, עבודת צוות.
במסגרת התפקיד יידרש סיווג בטחוני. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8425997
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בקבוצת נישה
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לחברה העוסקת בפיתוח וייצור פתרונות חיבור (interconnect) מתקדמים לשווקים מגוונים, דרוש/ה system Engineer - אחריות על הגדרת המערכת, הארכיטקטורה והוולידציה של משדרים-מקלטים אופטיים מתקדמים. הובלת דרישות מערכת, תקציבי ביצועים (אופטי, חשמלי, תרמי והספק), וקבלת החלטות הנדסיות חוצות-תחומים בין אופטיקה, אלקטרוניקה, תוכנה ומכניקה, תוך עבודה מול לקוחות ועמידה בתקנים תעשייתיים.כפיפות למנהל הנדסה.המשרה משלבת יום עבודה מהבית.
דרישות:
תואר ראשון בהנדסת חשמל / אלקטרוניקה / פיזיקה / אופטיקה או תחום דומה - חובהניסיון של לפחות 5 שנים במערכות אופטיות, מעבדות פוטוניקה או סביבות SerDes - חובההבנה מעמיקה של ארכיטקטורות משדרים-מקלטים אופטיים וברכיבים אופטיים כגון לייזרים, מודולטורים- חובהניסיון בעבודה עם מערכות SerDes ו Signal Integrity - חובהניסיון מעשי בדיבוג ברמת מערכת ובמדידות מעבדהיכולות עבודה בצוות המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8513291
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בJobs.ai
Location: Sderot
Job Type: Full Time
Company Overview ZutaCore is a global organization focused on revolutionizing cooling solutions for the data center industry. We are a dynamic and rapidly expanding startup company specializing in the development of innovative Direct- on-Chip cooling systems. Our cutting-edge technologies address critical needs in the thriving data center market. We foster a purpose-driven culture built on passion, optimism and a genuine commitment to our customers and each other.



Responsibilities

Planning and Design tests
Hands-on Testing Execution on Mechanical Components and complete Systems
Bug Tracking and Reporting

Quality Assurance

Documentation

Collaborate with multiple groups within the company: Development, system integration, and product
Requirements:
Qualifications



Bachelor's degree in mechanical engineering or a related field.

At least 2 years of experience in system testing (HW/SW) or Quality Assurance

system Integration background - an advantage

Technical writing background - an advantage

Proactive problem-solver with strong critical thinking skills who can foresee risks, identify weak points, and prevent future failures.

Excellent English

Strong technical skills and a solid understanding of system architecture

Experienced in complex projects

Background in working with electricity/electronics - an advantage

Team player and interpersonal skills

Independent with the ability to take initiative.

Attention to detail and commitment to delivering high-quality results
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8368979
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים ביוניטסק
מיקום המשרה: רחובות
סוג משרה: משרה מלאה
אנו מחפשים מהנדס/ת Platform בעל/ת ניסיון אמיתי ב-IT / Infrastructure / Systems.
התפקיד כולל הובלה וניהול של מחזור חיי רכיבי מחשוב ותשתיות, תכנון וביצוע פרויקטי החלפה ושדרוג רכיבי מחשוב קריטיים, עבודה רב-תחומית מול צוותי R&D, system, IT וגורמי חוץ, ופתרון אתגרים טכנולוגיים בסביבה מגוונת.

תחומי אחריות
ניהול ופיקוח על מחזור חיי רכיבי מחשוב ותשתיות (Servers, Storage, Networking) כולל End of Life / End of Support / End of Sales.
הובלת פרויקטי החלפה ושדרוג רכיבי Platform ותשתיות במערכות מורכבות.

ניתוח פתרונות קיימים, הבנת דרישות מערכת ואימות פתרונות חלופיים.
עבודה ישירה מול צוותי פנימיים וגורמים חיצוניים (OEMs, ספקים).
עדכון ותחזוקה של מסמכים טכניים, מפרטי מערכת, BoM ומסמכי ייצור.
ליווי תהליכים מפרויקט ועד לייצור ו-SPI / Design Reviews / Milestones.
פתרון תקלות ותמיכה בתשתיות קריטיות בסביבה מרובת ממשקים.
דרישות:
ניסיון מקצועי של 3+ שנים בתחומי IT / Infrastructure / Platform / Systems - בסביבה Enterprise / Production / Industrial או בסמיקונדקטור / Manufacturing.
רקע טכני חזק ב-Servers, Storage, Network ו-Datacenter כחלק ממערכות מורכבות.
ניסיון בהובלת פרויקטים חוצי ארגון מול צוותים טכניים ועסקיים.
יכולת עבודה מול ספקי OEM ופתרונות חומרה / תשתית.
ניסיון בעבודה עם מסמכים הנדסיים ו-BoM.
עבודה עם מערכות PDM/PLM (Teamcenter / מערכת דומה) - יתרון.
ניסיון בארגון גדול - יתרון משמעותי.
הבנה וניסיון בעולמות EOL / Lifecycle Management - יתרון. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8460126
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים באיזי אפ ייעוץ והשמה בע"מ
מיקום המשרה: כפר סבא
סוג משרה: משרה מלאה
לחברה מובילה מכפר סבא דרוש "פריסייל" בתחום ה IOT ל:

מתן תמיכה טכנית מלאה לפני ואחרי מכירה עבור מודולי IoT סלולריים LTE/5G, Cat-M ו-NB-IoT ונתבים תעשייתיים.
הובלת תהליכי Design-In אצל לקוחות והבטחת אינטגרציה מוצלחת של המוצרים באמצעות תרגום דרישות מסחריות לפתרונות טכניים אמינים.

תחומי אחריות עיקריים:
ניהול תהליך ה-Design-In הטכני כולל סקירת סכמות, ולידציית Layout והנחיית קונפיגורציית תוכנה.
תמיכה באינטגרציה של מודולים סלולריים ונתבים תעשייתיים במערכות IoT משובצות.
איתור ופתרון תקלות קישוריות מורכבות באמצעות ניתוח לוגים של AT Commands, איתות סלולרי לפי 3GPP, תעבורת TCP/IP ולוגי Linux בצד המארח.
דיבוג תקלות חומרה וממשקים כגון USB, UART, SPI ו-I2C.
תרגום דרישות לקוח למפרטים טכניים ולארכיטקטורות פתרון בשלב הפרה-סייל.
פתרון תקלות שטח הקשורות ל-gateways תעשייתיים, VPN, חומות אש וסביבות רשת ארגוניות.
המשרה לנשים וגברים כאחד!
דרישות:
ניסיון של 3-5 שנים בתמיכת IoT, תפקיד FAE או הנדסה טכנית מול לקוחות.
ידע מעמיק ב-LTE, 5G, Cat-M, NB-IoT, GNSS וטכנולוגיות RF.
שליטה ב-AT Commands, MBIM, QMI, פרוטוקולי TCP/IP ו-MQTT.
יכולות Troubleshooting חזקות בסביבת Linux עם יכולת ניתוח לוגי Kernel, דרייברים ואפליקציה; ניסיון ב- Embedded Linux - יתרון.
יכולת קריאה והבנה של סכמות חומרה וזיהוי בעיות ממשק או הספק.
ניסיון Hands-on עם Wireshark, כלי טרמינל, לוגי מודם ואוסצילוסקופ.
יכולות סקריפטינג ב- Python ויכולת קריאת קוד C / C ++ - יתרון.
ידע ב- RF ובתכנון אנטנות - יתרון. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8554389
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בG-NESS
מיקום המשרה: כפר סבא
סוג משרה: משרה מלאה ועבודה היברידית
הצטרפו לצוות הפרודקט של אפליקציות הצפייה ועצבו את חוויית המשתמשים במיליוני מסכים!
חברת תקשורת מובילה מחפשת מעצב/ת מוצר
התפקיד כולל:
- עיצוב חוויית משתמש לאפליקציות טלוויזיה ומובייל
- מחקר שוק ואפיון תהליכים מורכבים
- עיצוב מסכים ובודה לפי Design system והנחיות מותג קיימות
- תחזוקה ושדרוג שוטף של ממשקי המשתמש
- עבודה צמודה עם מעצבי מוצר ותיקים, מנהלי מוצר ואנשי פיתוח
דרישות:
- ניסיון של שנה- שנתיים כמעצב/ת מוצר מארגון- חובה
- רקע לימודי בתחום UX / UI חובה
- שליטה מלאה ב-Figma וכלי Adobe (Photoshop, Illustrator, InDesign)
- ניסיון בעבודה עם Design system
- יכולת מחקר ואפיון של תהליכים מורכבים
- דיוק, תשומת לב לפרטים וירידה לעומק
- תקשורת מצוינת מול צוותי פיתוח ומוצר
- יכולת עמידה בלוחות זמנים
- ניסיון בעיצוב לטלוויזיה או מסכים גדולים- יתרון משמעותי
- ידע ב-After Effects או אנימציה- יתרון משמעותי
- היכרות עם כלי AI- יתרון משמעותי
- יכולת ליזום ולשפר תהליכים- יתרון משמעותי
שילוב של ראייה רחבה ויכולת ניהול פרטים קטנים
עבודה עצמאית לצד עבודת צוות מצוינת
יוזמה, פרואקטיביות וגמישות מחשבתית
יכולת ניהול מספר משימות במקביל
** נא לצרף תיק עבודות** המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8560471
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בG-NESS
מיקום המשרה: כפר סבא
סוג משרה: משרה מלאה ועבודה היברידית
הצטרפו לצוות הפרודקט של אפליקציות הצפייה ועצבו את חוויית המשתמשים במיליוני מסכים!
חברת תקשורת מובילה מחפשת מעצב/ת מוצר
התפקיד כולל:
- עיצוב חוויית משתמש לאפליקציות טלוויזיה ומובייל
- מחקר שוק ואפיון תהליכים מורכבים
- עיצוב מסכים ובודה לפי Design system והנחיות מותג קיימות
- תחזוקה ושדרוג שוטף של ממשקי המשתמש
- עבודה צמודה עם מעצבי מוצר ותיקים, מנהלי מוצר ואנשי פיתוח
דרישות:
- רקע לימודי בתחום UX / UI חובה
- ניסיון של שנה- שנתיים כמעצב/ת מוצר מארגון- חובה
- שליטה מלאה ב-Figma וכלי Adobe (Photoshop, Illustrator, InDesign)
- ניסיון בעבודה עם Design system
- יכולת מחקר ואפיון של תהליכים מורכבים
- דיוק, תשומת לב לפרטים וירידה לעומק
- תקשורת מצוינת מול צוותי פיתוח ומוצר
- יכולת עמידה בלוחות זמנים
- ניסיון בעיצוב לטלוויזיה או מסכים גדולים- יתרון משמעותי
- ידע ב-After Effects או אנימציה- יתרון משמעותי
- היכרות עם כלי AI- יתרון משמעותי
- יכולת ליזום ולשפר תהליכים- יתרון משמעותי
שילוב של ראייה רחבה ויכולת ניהול פרטים קטנים
עבודה עצמאית לצד עבודת צוות מצוינת
יוזמה, פרואקטיביות וגמישות מחשבתית
יכולת ניהול מספר משימות במקביל
** נא לצרף תיק עבודות** המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8560448
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בריקרוטיקס בע"מ
Location: More than one
Job Type: Full Time and Hybrid work
"
Carrar is seeking an experienced Vice President of R&D to lead our multidisciplinary research and development efforts. This executive role is central to developing and scaling our battery and thermal management technologies. The VP will manage all R&D functions-including thermal systems, heat transfer, mechanical design, control algorithms, and data analysis-ensuring alignment with Carrars business strategy and product roadmap.

Location: Sderot, Israel (on-site, full-time)

Key Responsibilities:
Strategic Leadership: Define and drive the R&D roadmap in alignment with commercial, product, and operational goals.
Technology Development: Lead development of Carrars core technologies, including advanced battery modules and two-phase thermal systems.
Cross-Functional Collaboration: Work closely with Product, Project Management, Procurement, and Admin to ensure seamless development
Requirements:
10+ years of experience in R&D leadership roles in battery systems, power electronics, or thermal management
Advanced degree in Mechanical, Electrical, or Chemical Engineering (Ph.D. preferred)
Proven track record of bringing hardware technologies from prototype to production
Experience in automotive or energy sectors, including standards and certifications is a major advantage
Strong domain expertise in thermal systems, electrochemistry, fluid dynamics, and mechanical integration
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8575533
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
Location: Rosh Haayin
Job Type: More than one
We are looking for a Components Engineering Coordinator to join a growing team at a high-tech company located in Rosh HaAyin!

50% Part-Time Student Position

Key Responsibilities:
Leading Environmental Projects: RoHS / REACH / Conflict Minerals ations collection, IMDS submissions.
Leading Automotive related Projects: IMDS submissions, Export Control information, PPAP reports schedule planning and collection, Support in collecting information required by various customers.
Components Lifecycle Management: Monitor and manage component PCNs (Product Change Notification), End-of-Life (EOL) and obsolescence issues.
Support Collaboration: Collaborate with design, manufacturing, purchasing and product teams to implement product changes, support smooth production and ordering processes. Participate in a cross-functional team implementing product component changes.
Requirements:
Education: Practical engineer / Third Year Bachelors degree student in Electrical, Electronic, or Mechanical Engineering.
Technical Skills: Ability to read component data sheets and technical drawings.
Software Proficiency: Familiarity with MS Office; experience with PLM and CAD tools is often preferred.
Soft Skills: Strong attention to detail, communication skills, and ability to work in cross-functional teams. Ability to work independently and take ownership of tasks.
Fluent in English, both written and verbal.
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8585178
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים במיטרוניקס
Location: Yizre'el
Job Type: Full Time
As a Graphic Designer, you will develop high-quality visual assets across digital, retail, and physical environments. Youll combine strong design fundamentals with production precision to support global marketing initiatives and brand consistency.
Key Responsibilities
Production: Prepare accurate, production-ready files for global markets, ensuring proper formatting and versioning.
E-commerce Retail: Create high-impact assets for Amazon, retailer platforms, and print materials (brochures, packaging, and POP).
Creative Execution: Design marketing assets for digital campaigns, social media, paid media, and web.
Collaboration: Work closely with the Design Lead and global marketing teams to translate creative concepts into polished deliverables.
Brand Stewardship: Maintain and evolve the Maytronics brand identity across all touchpoints.
Requirements:
3-6 years of professional graphic design experience.
Strong Portfolio: Demonstrating expertise in both digital and production design.
Technical Skills: Advanced proficiency in Adobe Creative Suite. Experience with Figma is a major plus.
Professional Skills: Strong organizational, communication, and collaboration skills.
Eye for Detail: Deep understanding of typography, layout, and visual hierarchy.
Global Mindset: Experience designing e-commerce platforms or global consumer brands.
Execution-Oriented: Ability to manage multiple projects in a fast-paced environment and deliver high-quality, production-ready files.
How to Apply

Interested candidates are invited to submit their CV and a link to their Portfolio (applications without a portfolio will not be considered).
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8568137
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
חברה חסויה
Location: More than one
Job Type: Full Time
We are an innovative medical device company developing a cutting edge robotic endoscopic platform. We are looking for an experienced and motivated Software team leader who combines strong hands on development capabilities with proven leadership skills. The role reports directly to the VP R D.

Key Responsibilities:

Lead and mentor a multidisciplinary software Team of 2 to 3 team members,(potential grow)
Take an active part in the design and implementation of system architecture.
Drive high quality software development in C # with deep involvement in motion control and PLC related components.
Requirements:
Bachelors degree or global equivalent in Engineering or Computer Sciences.
Minimum of 10 years of experience in software development.
Strong hands on experience in C #.
Proven background in motion control and PLC programming.
Experience with real time multidisciplinary systems.
Experience with SOA application design.
Experience with complex software architectures.

Advantage:

Experience in medical device development.
Experience in Embedded systems development.
Experience in Embedded architecture design.
This position is open to all candidates.
 
Show more...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8585288
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
מיקום המשרה: תל אביב יפו
סוג משרה: משרה מלאה
חברה בתחום הבטחוני מגייסת ר"צ תוכנה AI (Hands-On)
להובלת פיתוח והטמעה של תשתיות AI ופייפלייני וידאו בזמן אמת לפרודקשן על גבי Edge, עם דגש על Latency נמוך ואמינות גבוהה.

מה עושים בתפקיד:
- ניהול והובלת צוות תוכנה קטן (2 עובדים בתחילה, גדילה בהמשך) כולל חניכה, code reviews והצבת סטנדרטים הנדסיים.
- בעלות על הroadmap הטכני, ארכיטקטורה והחלטות system design מקצה לקצה.
- פיתוח Hands-On משמעותי (כ30%-50% מהזמן) בתשתיות AI ובפייפלייני Computer Vision בזמן אמת.
- פרודקשניזציה של מודלים אלגוריתמיים יחד עם צוותי מחקר/אלגוריתמיקה והמרתם למערכות יציבות ויעילות.
- אחריות על Delivery: פירוק יוזמות למשימות, תעדוף, מעקב ביצוע והגעה ליעדים.
- אופטימיזציה של ביצועים: יעילות ריצה, latency, סקיילביליות ושרידות של מערכות קריטיות.
- פריסה ותמיכה בהרצה על מגוון פלטפורמות חומרה בסביבת Edge.
דרישות:
תואר BSc/MSc במדעי המחשב/תחום רלוונטי.
7+ שנות ניסיון בפיתוח תוכנה (תעשייה/אקדמיה).
כ2 שנות ניסיון בהובלה/חניכה/ ניהול צוות (מתאים/ה לרצ בתחילת הדרך, לא תפקיד ניהולי בכיר).
שליטה חזקה ב- Python.
ניסיון חזק בסביבת Linux.
ניסיון מוכח בתכנון, פיתוח והעלאה לפרודקשן של מערכות תוכנה.
יכולות system design וארכיטקטורה ברמה גבוהה.
יכולת עבודה בסביבה דינמית (סטארטאפ/צמיחה).

יתרון:
ניסיון עמוק ב-Computer Vision ו-Deep Learning.
ניסיון בהכנסת מערכות AI לפרודקשן (MLOps/serving/monitoring בהתאם).
ניסיון עם פרוטוקולי וידאו וכלי סטרימינג (GStreamer, FFmpeg).
ניסיון באינטגרציה לחומרה (ROS, תקשורת סריאלית, כיול מצלמות/כלי calibration).

משרה מלאה. משרדים בתל אביב (אזור תחנת רכבת סבידור). היברידי - יומיים מהבית. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8578872
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
תנאים נוספים: מספר סוגים
הובלה הנדסית: אחריות על תכנון גיאומטרי, ניקוז, היבטי בטיחות בדרכים, וסנכרון מערכות תשתית לאורך תוואי הכביש.
ניהול צוות: חלוקת משימות, חניכת מהנדסים צעירים, וביצוע בקרת איכות (Peer Review) על התוצרים של הצוות.
ממשק בינלאומי: עבודה מול מרכזי תכנון גלובליים של התאגיד (Global Delivery Centers), השתתפות בשיחות ועידה מקצועיות באנגלית וסנכרון מתודולוגיות עבודה.
ניהול פרויקטים: מעקב אחר התקדמות התכנון מול אבני דרך, ניהול קשר ישיר עם לקוחות (משרד התחבורה, נתיבי ישראל וכדומה) ורשויות סטטוטוריות.
חדשנות טכנולוגית: הטמעת כלי תכנון מתקדמים (BIM) ושיפור תהליכי עבודה דיגיטליים בצוות.
משרה מלאה
תנאי שכר מעולים, התפקיד כולל בונוס ע"פ ביצועים ועמידה ביעדים, השתלמויות מקצועיות בארץ ובחו"ל
דרישות:
השכלה: תואר ראשון (B.Sc) בהנדסה אזרחית עם התמחות בתחבורה/דרכים. (תואר שני - יתרון משמעותי).
רישום: מהנדס רשום ורשוי בפנקס המהנדסים (חובה).
ניסיון בתכנון כבישים ומחלפים, מתוכן שנתיים לפחות בתפקיד הובלה/ ניהול צוות - רצוי
שליטה בתוכנות: היכרות עם סביבת BIM -רצוי
שפות: אנגלית ברמה עסקית/טכנית גבוהה מאוד (כתיבת דוחות והצגת פרזנטציות). המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8582790
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use the ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Lead the Design Activities at IPs, SubSystems(S.S) and SoC.
Plan, execute, track progress, assure quality, report status of the assigned activity.
Lead a team of designers both directly and in teams.
Define the Block/SoC level design documents such as Micro Architectural Specifications.
Own IP, S, SoC strategies for clocks, resets, and debugs. Enforce global methodologies and drive enhancements.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
8 years of experience in RTL Design cycle from IP to SoC and from specification to production.
8 years of experience in Technical leadership.
Experience in the following areas: RTL Design, Design Quality checks, Physical Design aspects of RTL coding, and Power.
Preferred qualifications:
Experience with synthesis techniques to improve Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with Design For Test and its impact on Design and Physical Design.
Experience with a scripting language like Python or Perl.
Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, CHI, Fabrics, and ARM processors.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545422
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Develop and optimize the overall layout of the chip, including partitioning, macro and IP placement, and pin placement.
Design and implement efficient power delivery networks power grids to ensure stable power to all parts of the chip.
Develop and validate high-performance, low-power clock networks (e.g., Clock Tree Synthesis (CTS)) to ensure proper synchronization across the entire chip.
Develop, enhance, and maintain custom scripts (e.g., Tcl, Perl, Python) for automation and improved efficiency.
Conduct extensive Design Rule Checks (DRC) to ensure the layout adheres to manufacturing rules, performing Layout Versus Schematic (LVS) checks to verify that the physical layout matches the logical design.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
4 years of experience with physical design flows and methodologies (e.g., RTL2GDS).
Experience with semiconductor process technologies (e.g., deep submicron, advanced nodes like 5nm and below), and device physics (e.g., MOSFET/FINFET).
Experience with Design For Testability (DFT) and low-power design methodologies.
Experience with UPF (Unified Power Format) and its application in physical design.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture, or a related field.
Experience with scripting languages such as Perl, Python, or Tcl.
Excellent analysis skills, with the ability to understand, debug, and resolve issues in the design flow.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544084
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a SoC Physical Design Engineer, you will collaborate with functional design, Design for Testing (DFT), architecture, and packaging engineers. In this role, you will solve technical problems with innovative micro-architecture and practical logic circuits solutions, while evaluating design options with optimized performance, power, and area in mind.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Use problem-solving and simulation techniques to ensure performance, power, and area (PPA) are within defined requirements.
Collaborate with cross-functional teams to debug failures or performance shortfalls and meet program goals in lab or simulation.
Design chips, chip-subsystems, or partitions within subsystems from synthesis through place and route, and sign off convergence, ensuring that the design meets the architecture goals of power, performance, and area.
Develop, validate, and improve Electronic Design Automation (EDA) methodology for a specialized sign off or implementation domain to enable cross-functional teams to build and deliver blocks that are correct by construction and ease convergence efforts.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience with System on a Chip (SoC) cycles.
Experience with advanced design, including clock/voltage domain crossing, DFT, and low power designs.
Experience in high-performance, high-frequency, and low-power designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with scripting languages such as Perl, Python, or Tcl.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545264
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Evaluate, analyze, implement, and integrate SRAMs, other memories (such as multiport register files), and custom circuits. Drive proper IP integration and margins with the physical design team.
Partner with foundries and IP providers, as well as internal technology, physical design, and architecture teams, to optimize products for PPA, schedule, and reliability in advanced CMOS nodes.
Drive and support test chip design, execution, and validation of critical circuit IPs.
Design and build custom circuits at the transistor and gate levels to support physical design and power-performance-area optimization.
Drive development of a leading edge technology platform for custom, high performance ASICs and SoCs, from design through manufacturing, packaging, and test.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience in Circuit Design, Physical Design (RTL-to-GDS), or Technology Development, including advanced nodes (e.g., 7nm or below).
Experience with custom circuit/IP and physical design, including Place and Route (PNR) and Static Timing Analysis (STA).
Experience in scripting and automation using Tcl and Python (or Perl).
Experience with SPICE and transistor level design in advanced nodes.
Experience in CMOS device physics, finfet/GAA/nanosheet architectures, and layout parasitics.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience working with major foundry technology files (PDKs), standard cell libraries, metal stacks, and other features.
Understanding of characterization and verification of standard cells/SRAMs/register files, including knowledge of power, noise, variation, and IR analysis.
Understanding of collaterals for front end and back end design teams.
Excellent track record of delivering optimized custom circuits/memories/IPs and PNR blocks for product tapeout.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545271
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Design Verification Engineer, you will work as part of a research and development team, and will build verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers in projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification which can range from verification planning, test execution or collecting, and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog/UVM, or Specman.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Lead coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
3 years of experience verifying digital logic at RTL level using SystemVerilog, or Specman/E for FPGAs or ASICs.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Preferred qualifications:
Masters degree in Electrical Engineering, Computer Science, or a related field.
Experience with UVM, SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute System on a Chip (SOC).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544162
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Caesarea
Job Type: Full Time and Hybrid work
You'll be joining the Israeli team which is the core center of our SW and ASIC design. You'll be part of the group driving our groundbreaking next-generation network devices. Our unique team works in a startup atmosphere inside a stable and leading corporate and develops the full software stack enabling the Silicon One ASICs. Join a team of dedicated engineers with a proven track-record at delivering breakthrough products. Our R&D center is outstanding - hosting all silicon HW and SW development teams inside one site. We are transforming the industry and building a new AI/ML Networks, as well as providing a unified, programmable silicon architecture that is the foundation of all our future routing products. Our devices are crafted to be universally adaptable across service providers and web-scale markets, designed for fixed and modular platforms. Our devices deliver high speed (50+ Terabits per second) without sacrificing programmability, buffering, power efficiency, scale or feature flexibility.

We are a revolutionary, ground-breaking technology for our customers and end users for decades to come! The Internet now has a new faster, better, safer engine! You have a unique opportunity to join the core center of our SW development and work with us to design and deliver breakthrough technologies

What You'll Do:

You'll be joining our Physical Design team, which is at the center of the silicon development. Our engineers deal with all chip design aspects: definition, architecture, micro-architecture, design, verification, signoff and validation.

We use the latest silicon technologies and processes to build the largest scale and most complex devices at the edge of feasibility.
Requirements:
Minimum Qualifications:

B.Sc or M.Sc Electrical Engineering or Computer Engineering graduate from leading Israeli Universities.

GPA above 87 (Please attach your grade sheet when applying to expedite the recruitment process).

You are an ambitious and motivated individual, who enjoys big challenges and can quickly ramp on multiple domains.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8546501
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Front-End Design Engineer, you will take part in central processing unit (CPU) development, one of the most critical blocks of our companys future sever System on a Chip (SoC). You will be responsible for microarchitecture, RTL design and implementation of core technology as part of our companys data center SoC products. You will collaborate closely with architecture, verification, and physical design engineers, creating micro architectural definitions with RTL coding and running block level simulations.The ML, Systems, and Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define architecture and micro-architecture features, write specifications, and understand implementation tradeoffs (e.g., performance, power, frequency, etc.).
Define the CPU block level design document such as interface protocol, block diagrams, transaction level flow, control registers, pipelines, etc.
Perform RTL development process (e.g., coding and debug in Verilog, SystemVerilog, or VHDL), function/performance simulation debug, and Lint/CDC/FeV/PowerIntent checks.
Contribute to the SoC level integration, and participate in synthesis, timing/power closure, and silicon bring-up.
Participate in test plan and coverage analysis of the block and SoC-level verification.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Science, a related technical field, or equivalent practical experience.
4 years of experience in full VLSI design cycle.
Experience in VLSI development with Verilog, SystemVerilog, System Verilog Assertions (SVA), or VHDL, and with design verification, synthesis, timing/power analysis, and DFT.
Experience in RTL implementation of low power designs.
Preferred qualifications:
Experience in four or more SoC cycles.
Knowledge of modern high-performance CPU architecture and micro-architecture.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544086
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
our company's custom-designed machines make up one of the largest and most powerful computing infrastructures in the world. The Hardware Testing Engineering team ensures that this cutting-edge equipment is reliable. In the R&D lab, you design test equipment for prototypes of our machinery and develop the protocols used to scale these tests for the entire global team. Working closely with design engineers, you give input on designs to improve our hardware until you're sure it meets our company's standards of quality and reliability.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Design, develop, and maintain CAD tools and scripts to automate and streamline design tasks, verification processes, and data analysis.
Administer and optimize the front-end compute environment, ensuring reliability, performance, and scalability.
Provide technical support and training to Design and Verification teams on the use of CAD tools, scripts, and the compute environment.
Identify opportunities to enhance front-end development workflows, implement improvements, and document best practices.
Work closely with design, verification, and CAD teams to understand their needs, gather requirements, and deliver effective solutions.
Requirements:
Minimum qualifications:
Bachelors degree or equivalent practical experience.
3 years of experience in coding or scripting languages (e.g., Python, TCL).
Experience with front-end design, verification, integration teams on tools development, maintenance, or support.
Preferred qualifications:
Experience in CPU or SoC design, debug, and verification flows.
Experience working with RTL teams and design integration methodologies that improve team productivity and velocity.
Experience with delivering chip design infrastructure or methodology including multi-HDL model builds and CI/CD systems.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544143
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a SoC Design Verification Engineer, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure.
As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers on projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and Universal Verification Methodology (UVM), or formally verify designs with SystemVerilog Assertion (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with verification techniques, and the full verification life-cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544531
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.
Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544216
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
11/02/2026
Location: Yokne`am
Job Type: Full Time
We are looking for talented and ambitious individuals to join our Yoqneam IC team.
Roles and responsibilities
The candidate will join our BE team, focusing on Full-Chip floor-planning, timing closure and integration, collaborating closely with frontend design, architecture, physical design, and analog teams. Additionally, the candidate will provide support to design teams across various methodologies and contribute to project execution efforts.
What will the candidate be doing
Lead Full Chip Layout activities & methodologies for a brand new SoC, from definition to Tape Out.
Floor Planning Top to Bottom & Bottom up - FC, Sub System & Block level.
Involved in chip architecture, in close collaboration with the packaging, design & architecture teams. Exploring different floorplan structures to achieve both best area & ease of convergence.
Drive sign-off timing convergence for high performance designs at Full-chip and building block level.
Involved in definition of overall STA methodology, STA infrastructure and sign-off convergence flows, working closely with block owners throughout the project for sign-off timing convergence.
Work closely with EDA (Electronic Design Automation) vendors on latest tool feature development and qualification.
Requirements:
BSc or MSc in Electrical Engineering or Computer Engineering.
8+ years experience in full chip design.
Experience in leading the full-chip level design and successfully taping out multiple intricate SoCs.
Experience in floor planning, integration, signoff methodologies, and signoff tools for hierarchical designs.
Experience with SoC design practices such as multiple voltage and clock domains, integration of mixed-signal IPs and I/O integration.
Expert knowledge of the entire backend design flow from RTL to TO.
Experience with STA (Static Timing Analysis) tools like primetime or tempus.
Experience with IR drop tools like Ansys Redhawk or Volta's.
Physical Verification Expert (DRC/LVS).
Strong independent and motivated to learn quickly, hard-working, and is results oriented.
Good social skills and ability to work collaboratively with other teams.
Preferred
Experience with high-speed serial interfaces such as PCIe, DDR, Ethernet.
Familiarity with advanced DFT flows & tools.
Strong proficiency in scripting language, such as, Perl, Tcl, Python, Make, and automation methods/algorithms.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8541364
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
Location: Tel Aviv-Yafo and Yokne`am
Job Type: Full Time
We are looking for a creative and experienced Senior Firmware Engineer to join our PCIe Firmware team-someone passionate about using artificial intelligence to engineer the foundational hardware of the AI revolution.

As an integral part of our team, you'll architect and implement the core of our next-generation devices. This senior role places you at the center of innovation, where you will have a direct impact on our business and technology by solving sophisticated technical challenges. Its a unique opportunity to shape our technology and empower customers to build the supercomputers and AI fabrics of tomorrow.

What You'll Be Doing:

Lead the architectural design, development, and optimization of cutting-edge PCIe firmware, using AI-driven modeling and insights to deliver exceptional performance.

Serve as a trusted technical expert by investigating, debugging, and resolving challenging PCIe firmware issues for our most important customers.

Collaborate closely with our Chip Design, Verification, Software, and Architecture engineers to find root causes and develop robust, long-term solutions.

Champion the integration of AI-assisted diagnostics and generative AI tools across the entire development lifecycle to boost team productivity and innovation.

Translate customer needs and field data into actionable feedback that directly shapes the future of our products.
Requirements:
What We Need to See:

A degree in Electrical Engineering, Computer Science, Computer Engineering, or equivalent practical experience.

8+ years of significant professional experience in embedded firmware development, with a deep understanding of PCIe.

A strong foundation in computer architecture, operating systems, and object-oriented programming.

Proficiency in scripting languages like Python to automate tasks and workflows.

An innovative approach with a genuine desire to apply AI and machine learning to accelerate firmware development.

Ways to Stand Out from the Crowd:

Track record of applying AI-powered tools like Cursor to accelerate the development lifecycle.

Previous experience in a customer-facing or application engineering role.

Direct, hands-on experience with PCIe switch architecture and its firmware in high-performance applications.

Deep knowledge of hardware verification concepts and tools (e.g., C++, Python, Jenkins).

Extensive knowledge of networking protocols and the Linux operating system.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8584100
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
11/02/2026
Location: Tel Aviv-Yafo
Job Type: Full Time and Hybrid work
We are looking for a highly experienced a hands-on Software Infrastructure Engineer who embodies ambition and positivity.
Someone who can passionately take ownership of their responsibilities, collaborating effectively with remote teams to not only meet but exceed our objectives and fulfill the evolving needs of our expanding customer base.
Responsibilities:
Creating innovative infrastructure to help with modernizing coding, processes, and workflows.
Drive adoption of AI capabilities across chip design, verification and software teams.
Partner with engineering teams to deliver high-quality software infrastructure for development in a complex hardware-software system.
Design and maintain multi-language code generation systems.
Evaluate and integrate new technologies to enhance developer workflows.
Requirements:
5+ years of experience working with Python/C++ - Must.
Experience using Docker or similar tools - Must.
Experience with gRPC -Advantage.
Experience working in a multidisciplinary environment - Advantage.
Experience with CI/CD systems and automated testing frameworks - Advantage.
Proficiency in Linux/Unix environments - Advantage.
A highly motivated problem solver with a passion for tackling complex technical challenges, especially in hardware-oriented environments.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8542255
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will use your ASIC design experience to be part of a team that develops the ASIC SoC from Plan of Record (POR) to Production. You will be creating SoC Level micro architecture definitions, Register-Transfer Level (RTL) coding and will do all RTL quality checks. You will also have the opportunity to contribute to design flow and methodologies. You will collaborate with members of architecture, software, verification, power, timing, synthesis design for test (dft) etc. You will face technical tests and develop/define design options for performance, power and area.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
Perform RTL development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Participate in architecture feedback.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with digital logic design principles, RTL design concepts, and languages such as Verilog or SystemVerilog.
Experience with logic synthesis techniques to optimize RTL code, performance and power as well as low-power design techniques.
Experience with design sign off and quality tools (e.g., Lint, CDC, etc.).
Experience with SOC architecture.
Experience in logic design.
Preferred qualifications:
Master's degree or PhD in Computer Science or a related technical field.
Knowledge in one of these areas: Peripheral Component Interconnect Express (PCIe), Universal Chiplet Interconnect Express (UCIe), Double Data Rate (DDR), Advanced Extensible Interface (AXI), or Advanced RISC Machines (ARM) processors family.
Knowledge of high performance and low power design techniques.
Knowledge of assertion-based formal verification.
Excellent problem-solving and debugging skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544165
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next-generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Lead the schematic capture and component selection for high-density, multi-layer PCBs (20+ layers) incorporating high-power ASICs (TPUs/CPUs), FPGAs, and high-speed memory (HBM/DDR5).
Design and validate high-speed interfaces including PCIe Gen 6.0/7.0, 400G/800G/1.6T Ethernet (PAM4). Collaborate with Signal Integrity (SI) engineers to define routing constraints and stack-up.
Design multi-phase power regulators (VRMs) capable of delivering >1000A currents with fast transient response for AI processors.
Work with PCB layout designers to guide placement and routing of critical signals and power planes.
Lead the lab bring-up of first-silicon/first-board by debugging hardware issues using oscilloscopes, TDRs, and logic analyzers to root-cause failures to component, assembly, or design issues.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
2 years of experience in high-speed board design (schematic and layout supervision) for server, networking, or high-performance computing products.
Experience designing with high-speed serial interfaces (e.g., SerDes, PCIe, Ethernet, DDR) and signal integrity (insertion loss, crosstalk, impedance matching).
Experience with DC-DC power converter design and power integrity concepts.
Experience bringing up SoCs and debugging interaction between hardware, firmware, and software.
Preferred qualifications:
Proficiency with EDA tools (e.g., Cadence Concept/Allegro, or similar).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545360
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו