רובוט
היי א אי
stars

תגידו שלום לתפקיד הבא שלכם

לראשונה בישראל:
המלצות מבוססות AI שישפרו
את הסיכוי שלך למצוא עבודה

מהנדס מחשבים

מסמך
מילות מפתח בקורות חיים
סימן שאלה
שאלות הכנה לראיון עבודה
עדכון משתמש
מבחני קבלה לתפקיד
משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
כל מה שרציתם לדעת על מבחני המיון ולא העזתם לשאול
זומנתם למבחני מיון ואין לכם מושג לקראת מה אתם ה...
קרא עוד >
לא מסתדרים עם הקולגות שלכם בעבודה?
תקשורת שעובדת בשבילך תמשיך לעבוד בשבילך לא רק ב...
קרא עוד >
טעויות נפוצות בניהול קריירה
הדרך לחיים של חוויות והזדמנויות עוברת דרך תכנון...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 9 שעות
חברה חסויה
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
לחברת ממשלתית גדולה דרוש/ה מפתח/ת RPA מנוסה להשתלבות בפרויקט טכנולוגי במסגרת מכרז בתי תוכנה בחברת החשמל.
תיאור התפקיד:
פיתוח תהליכי RPA מורכבים, עבודה על בסיס מפרטים, פיתוח אינטגרציות, ביצוע בדיקות והובלת פתרונות אוטומציה בארגון.
דרישות:
ניסיון של 3 שנים ומעלה בפיתוח RPA בפלטפורמת UiPath - חובה
השכלה רלוונטית / קורסים / רקע צבאי טכנולוגי - חובה
ניסיון בפיתוח תהליכים מורכבים - חובה
ניסיון בעבודה עם SAP / API - יתרון
ניסיון עם Azure DevOps / SQL / Tableau - יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8626280
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 11 שעות
דרושים בעמותת בנתיבי אודי
מיקום המשרה: מספר מקומות
תכנית ניצנים, במסגרת עמותת בנתיבי אודי ובשיתוף אגף התקשוב וההגנה בסייבר בצהל, מובילה תוכניות מצוינות טכנולוגיות לבני ובנות נוער מהפריפריה.
מסלול מדעי המחשב והנדסת תוכנה, פועל בציר הפורמאלי בתוך בתי הספר ומכין לבגרות 5 יחידות.

אנחנו מחפשים דמות חינוכית-מערכתית עם חיבור אמיתי לטכנולוגיה, שתוביל את המסלול ברמה התפעולית והמערכתית

*משרה מלאה | היברידי
דרישות:
- ניסיון בהובלת תוכניות לימוד מקצועיות/ מסלולי הכשרה
- ניסיון בעבודה במערכת החינוך והגשה לבגרות טכנולוגית
- יכולות הובלה, ארגון וניהול תהליכים
- זיקה לעולמות מדעי המחשב / תכנות
- נכונות לעבודה בשטח המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8586125
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 14 שעות
דרושים בהטכניון - מכון טכנולוגי לישראל
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
כפיפות ראש תחום תשתיות ארגוניות וענן.
 
תיאור:
אפיון, יישום, פיתוח והטמעת תשתיות ארגוניות בתחומי ניהול זהויות, מאגרי משתמשים, דוא"ל ותשתיות ארגוניות אחרות, בהתקנה מקומית ובטכנולוגיות וסביבות ענן.
התפקיד כולל עבודה שוטפת עם מערכות Microsoft 365 , Azure , Active Directory, Defender
והטמעה ארגונית של מערכת IAM/IDM , אפיון ופיתוח תהליכים וממשקים במערכות ארגוניות.
שיתוף פעולה עם צוותי אבטחת מידע, פיתוח ותשתיות לצורך יישום פתרונות הזדהות ארגונית, וכן עם צוותים ביחידות הטכניון השונות ובפקולטות.
דרישות:
השכלה/הכשרה רלוונטית בתחומי מדעי המחשב/ מערכות מידע/הנדסת תוכנה-יתרון.

ניסיון עבודה מוכח בתחומים הבאים:
- עבודה עם כלי ניהול זהויות בענן ( Microsoft Entra ID).
- ניהול ותחזוקת Active Directory, כולל Group Policies, DNS, DHCP ו-SSO.
- הקמה, ניהול ואוטומציה של סביבות Azure
 
יתרון לניסיון בתחומים הבאים:
* קידוד בשפות סקריפט (python/shell/PowerShell/Perl )ופיתוח בסביבה הטרוגנית.
* סביבות ענן ציבורי Azure/AWS.
* ידע בתקשורת ואבטחת מידע.

כישורים ומיומנויות:
- יכולת התנסחות גבוהה בכתב ובעל-פה, בעברית ובאנגלית לרבות הדרכה וכתיבות מסמכי עמדה וניתוח חלופות.
- יכולת לימוד עצמית גבוהה והובלת נושאים טכנולוגיים. 
- יוזמה, יצירתיות וכושר ניהול וארגון של פרויקטים.
- יחסי אנוש טובים, תודעת שירות גבוהה, שיתוף פעולה עם גורמים שונים ויכולת עבודת במסגרת צוות מולטי-דיסציפלינארי. 
- זמינות גבוהה גם מעבר לשעות עבודה מקובלות.

הערות: המשרה הינה בהיקף 100%.
* המשרה מיועדת לנשים ולגברים כאחד.
המידע שיימסר על ידך ישמש את הטכניון – מכון טכנולוגי לישראל ו/או מי מטעמו, לצורך בחינת מועמדותך למשרה, לרבות מועמדות למשרות נוספות, וכן לצורך ניהול ותפעול הליכי הגיוס, ולמטרות נוספות בהתאם להודעת הפרטיות למועמדים למשרה בטכניון.
לא חלה עליך חובה חוקית למסור את המידע, אולם אם תבחר/י שלא למסור את המידע, כולו או חלקו, ייתכן שלא ניתן יהיה לבחון את מועמדותך או את התאמתך למשרה.
למידע נוסף, לרבות פירוט סוגי המידע הנאספים והשימושים הנעשים בו, זהות הגורמים שאליהם עשוי המידע להימסר, אופן מימוש זכויותיך לעיון ולתיקון מידע אישי, ודרכי יצירת קשר – ניתן לעיין בהודעת הפרטיות למועמדים למשרה, כפי שמפורסמת באתר הטכניון.

הטכניון פועל לגיוון תעסוקתי ומעודד הגשת מועמדויות מכלל המגזרים
التخنيون يعمل على تعددية التشغيل ويشجع التقديم للمناقصات من جميع الأوساط
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8536047
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
דרושים בG-NESS
מיקום המשרה: חיפה
לארגון גדול ומוביל בתחומו בחיפה דרוש/ה מפתח/ת RPA בכיר לתפקיד הכולל ביצוע עבודות תכנות מורכבות ועבודות עיצוב, הנחיה של תכניתנים בצוות, כתיבת תכניות מרכזיות ומורכבות וכו
דרישות:
לפחות 3 שנות ניסיון באפיון תהליכי RPA
ניסיון מוכח בפיתוח בפלטפורמת UIPATH
ניסיון ופיתוח תהליכי SAP
פיתוח תהליכים מבוססי API
ניסיון בעבודה מול Azure Git - יתרון
עבודה עם מסדי נתונים ומול Tableau- יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8615304
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בInfinity Labs R&D
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
רוצים לקחת חלק בפיתוח המערכות הטכנולוגיות של מדינת ישראל?
Infinity Labs R D מגייסת בוגרי תואר למסלול קריירה ייעודי לפיתוח תוכנה, שבסופו השתלבות בחברות ביטחוניות מובילות בצפון.
בעידן ה-AI, מערכות הופכות מורכבות יותר -
ולכן נדרשים מפתחים עם הבנה עמוקה, אחריות ויכולת עבודה בסביבה קריטית.
- הכשרה אינטנסיבית בפיתוח מערכות מורכבות
- עבודה לפי סטנדרטים גבוהים של אמינות ויציבות
- ליווי מנטורים מנוסים
- השמה: שילוב בתפקידי פיתוח משמעותיים
ההכשרה על חשבוננו למתאימים.
דרישות:
בוגרי תואר ראשון
אנגלית ברמה גבוהה
יכולת למידה עצמית
אוריינטציה אנליטית
נכונות לעבור סיווג ביטחוני
אין צורך בניסיון קודם
המשרה מיועדת לנשים ולגברים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8623085
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
1 ימים
מיקום המשרה: חיפה וקרית ביאליק
סוג משרה: משרה מלאה
לחברת פיתוח דרוש /ה מתכנת /ת אפליקציות סלולריות בטכנולוגיית Flutter.
העבודה באזור חיפה - קריות.
דרישות:
- ניסיון של שנתיים לפחות בפיתוח אפליקציות סלולריות.
- ידע וניסיון בפיתוח Flutter.
- ידע בפיתוח אפליקציות ןNative IOS (Xcode).
- ידע בפיתוח אפליקציות Native Android ( JAVA ).
- ידע בפיתוח צד שרת    C # / MVC - יתרון.
- המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8520968
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 7 שעות
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
We are looking for a junior Embedded Software Engineer, to join us in building the next generation of networking products. Youll have the opportunity to work on the technologies that power the worlds largest cloud provider, in a dynamic, open, fast-paced environment. Working for Annapurna Labs is thrilling and a constant learning experience. As an embedded SW development engineer, you will be responsible for developing features for Annapurna Labs next-generation hardware, to enable high network bandwidth and packets-per-seconds (PPS) performance, with consistently low latency. You will work to bring up a broad selection of instance types, optimized for various use cases, to suit each of our customers needs, such as varying combinations of CPU, memory, storage, and networking capabilities. As a SW development engineer, you will play a key role in shaping architecture definitions and SW system designs, and help to resolve complex customer issues. You will continuously evolve technically, while working to monitor our cloud health, maintain high quality standards, develop highly-optimized code, and provide exceptional customer satisfaction.

Key job responsibilities
We will be conducting a unique onboarding training program, where you will be studying the following with our technical experts and team leaders:
* Embedded systems basics.
* Annapurna technologies in EC2.
* Cloud compute development.
* Networking 101.
Requirements:
Basic Qualifications
- B.Sc. in Computer Science/Computer Engineering/Electrical Engineering or related field. Make sure to include a grade sheet with your CV in a single PDF.
- Knowledge of C programming language.

Preferred Qualifications
- Experience in embedded SW Development.
- Hands-on experience developing in a Linux environment.
- Experience with HW/SW interfaces at both the board and chip level.
- Understanding of computer architecture.
- Personal characteristics: team player, highly motivated, willing to work in a dynamic and demanding environment, creative, and a fast learner.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8626352
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 7 שעות
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
As a member of the UC organization, youll support the development and management of Compute, Database, Storage, Internet of Things (IoT), Platform, and Productivity Apps services in our company, including support for customers who require specialized security solutions for their cloud services.

Take part in the development of cutting-edge products within a disruptive system architecture. You will have the opportunity to work on the technologies that power the worlds largest cloud provider, in a dynamic, open, and fast-paced environment. We provide a highly reliable, scalable, low-cost infrastructure platform in the cloud, which powers hundreds of thousands of businesses in 190 countries around the world. Annapurna Labs, as part of us, is looking for talented engineers to help us develop a semiconductor platform based on a revolutionary architecture.

Looking for exceptional senior engineers to join the top-tier team that is developing the next generation semiconductor platform, based on a revolutionary architecture. Engineers will participate in design activities, working on the next generation of our products.

You are invited to take part in developing, integrating and deploying cutting-edge technologies, starting with identification and definition of project requirements, architecture, feature development, and collaboration with the different groups.
Your design will be integrated into the nitro SoC, on millions of servers worldwide. This is an opportunity to have a large-scale impact.
As a VLSI engineer and a member of the Nitro project, you will have an impact over the device through its entire lifecycle, from the product definition stage to mass production. You will work in close collaboration with multiple groups, including Architecture, Software, Verification, Backend, and DFT.

Key job responsibilities
*Full ownership of one or more IPs within the product:
-Micro-architecture.
-RTL coding and debug.
-Synthesis and timing closure.
-Sign-off.
* Supporting the Verification and Emulation teams: Test plan, Coverage review.
* Ensuring that the chip meets quality and reliability standards.
* Collaborating with cross-functional teams, including Product Definition, Verification, Software, and Physical design.
Requirements:
Basic Qualifications
- 6+ years of experience in chip design.
- Hands-on experience in micro-architecture and RTL design (Verilog / System Verilog).
- Scripting expertise in C*, Perl, Python, or TCL.
- BSc in Computer/Electrical Engineering.
- Strong communication and collaboration skills.
- Strong leadership skills and ability to own complex units.

Preferred Qualifications
- Strong knowledge of protocols (AXI, CHI, DDR, Networking, PCIe).
- Experience with Network-on-Chip (NOC) architecture.
- knowledge with coherent and non-coherent fabric design.
- Comprehensive SoC development cycle expertise (Synthesis, STA, CDC, Lint).
- Knowledge of Design Automation tools and techniques.
- Advanced degree in related technical field.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8626342
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 7 שעות
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
We are looking for exceptional senior chip architects to join a world-class team that is reinventing how workloads run at scale.

As a Chip Architect, you will define architecture and micro-architecture across the complete product lifecycle - from initial requirements and early-stage technology exploration through design, implementation, and production deployment. You will explore and analyze architectural options for current and next-generation solutions, including new physical layer (PHY) and interconnect technologies, innovative protocols, and fundamental improvements to our hardware and software stack to make us the best place to run ML workloads and establish Annapurna Labs solutions as the industry-leading platform for Training and Inference workloads.

This role requires a top-down understanding of our complete solution stack, including system architecture, software stack, chip architecture, and microarchitecture. You will work in close collaboration with multiple groups - Software, Silicon engineering, System and Platform teams, and cross-functional teams across us. Your architectural decisions will influence the design of chips deployed on millions of servers worldwide, powering the future of AI, machine learning, and general-purpose compute. This is an opportunity to have large-scale impact on how the world builds and deploys infrastructure.
Requirements:
Basic Qualifications
- 8+ years of experience in logic design.
- 8+ years experience in chip architecture and micro-architecture.
- BSc in Computer/Electrical Engineering.
- Strong communication and collaboration skills.
- Strong leadership skills and ability to own and technically lead engineering teams.
- Strong knowledge of IO and network protocols.

Preferred Qualifications
- Strong knowledge of chip interconnect protocols (AXI, CHI).
- Experience with Network-on-Chip (NOC) architecture.
- knowledge with coherent and non-coherent fabric design.
- Comprehensive SoC development cycle expertise.
- Advanced degree in related technical field.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8626334
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
לפני 14 שעות
מיקום המשרה: מספר מקומות
ל"מרכז הלמידה-10"Merkaz10.המרכז הארצי להוראה פרטית. דרוש/ה מורה או מהנדס /ת או סטודנט /ית להוראת עזר פרטנית ב אלגברה ליניארית, חדו א /אינפי /בדידה,/פיזיקה.......תגבור שוטף והכנת סטודנטים למבחנים קרובים בפרונטאלי/ אונליין.
שכר 70-90 ש לשעה.
דרישות:
.
דרישות:
ידע רב ב אלגברה ליניארית, חדו א/ אינפי/ בדידה,פיזיקה....
יכולת הוראה.
רצוי ניסיון.
זמינות ב פרונטאלי/ זום
ניתן גם לפרילנסר /ית שמוציא /ה קבלה/ חשבוניות
המשרה מיועדת לנשים ולגברים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8623089
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
19/04/2026
Location: More than one
Job Type: Full Time
Were looking for an experienced SW Team Manager to join our Simulators Team, where you'll lead the design and development of our hardware simulators - functional and performance models that serve as the source of truth, drive architectural exploration and compiler optimization.
Our simulators model diverse cores within a cutting-edge SoC designed to accelerate Big Data and Database Analytics.
You will collaborate closely with hardware and software teams, contributing to co-design efforts that influence architecture, tooling, and system-level behaviour.
Responsibilities:
Lead & grow a team of experienced engineers
Develop new hardware simulators and continue evolving existing one.
Collaborate with Architecture, VLSI, and Software teams to drive co-design initiatives.
Provide insights that influence chip architecture, compiler optimization, and system-level performance.
Develop tools that drive the chip development cycle.
Requirements:
BSc (or higher) in Computer Science, Math, Physics or Electrical Engineering.
3+ years of experience managing or leading software engineering teams
5+ years of experience developing hardware simulators
Strong understanding of computer architecture and system-level modelling.
Proven track record in technical leadership.
Experience in SW-HW co-development environments, influencing both architecture and tooling.
Proficiency in Python and C++.
Solid software engineering skills, including design, testing, performance tuning, and maintainability.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8616409
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
In this role, you can lead our teams to deliver fully functional "first silicon" IP designs, from defining initial constraints through high-quality tape-out. You will have the rare and rewarding privilege of crafting upcoming products that will delight and inspire millions of customers every single day.
Responsibilities
Own the entire IP-level netlist generation and timing convergence journey, from synthesis and UPF power intent to final sign-off.
Architect and manage complex timing constraints (SDC) for both standard and custom designs, ensuring sign-off quality from day one.
Drive Full Chip and block-level timing/noise convergence, including hierarchical timing flows and power optimizations.
Collaborate closely with RTL designers to understand clock architecture, DFT teams on mode constraints, and PNR teams to achieve flawless physical convergence.
Develop and support automated block and chip-level sign-off flows, working with CAD teams to shape cutting-edge methodologies that eliminate pessimism and accelerate convergence.
Perform deep-dive signal integrity (SI) and noise analysis, drive custom IP integration, and generate block-level budgets to ensure correlation with the Full Chip.
Requirements:
B.Sc / M.Sc in Electrical Engineering.
5+ years of experience in the field, with at least 2-4 years specifically focused on ASIC timing constraints and Static Timing Analysis (STA).
Expertise in commercial STA tools (e.g., PrimeTime) and flow generation.
Deep understanding of the ASIC design flow, including hierarchical top-down design, timing closure, and backend sign-off.
Solid understanding of AC timing (from specs to implementation) and DFT modes.
Strong communication skills and a team-player mindset, with the ability to learn new flows and methods quickly.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8607810
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
This is a highly visible role where you will own the physical design cycle at the partition, IP, and Chip levels-enabling us to produce fully functional "first silicon" designs. Do you love working on challenges that no one has solved yet? If you are ready to join the world's leading engineers and work with state-of-the-art design flows, come join our group.
Responsibilities
You will be responsible for all phases of pre-silicon development, from initial definition to high-quality tape-out (Netlist to GDSII).
Lead block-level Place & Route (PnR), complex floor-planning, partitioning, and the creation of power domains and grid specifications.
Develop and validate high-performance, low-power clock network guidelines and distribution.
Drive static timing closure (STA), Physical Verification (DRC/LVS), and Electrical/Power analysis (EM, IR-Drop, Xtalk, and Noise).
Participate in establishing CAD and physical design methodologies for "correct-by-construction" designs and assist in flow development for chip integration.
Generate and implement ECOs to fix timing, noise, and EM/IR violations while meeting strict area and power constraints.
Work closely with logic design teams on SoC architecture and HDL (Verilog) to implement timing fixes and design optimizations.
Requirements:
B.Sc. or M.Sc. in Electrical Engineering or Computer Engineering.
3-7 years of Physical Design experience on high-performance, low-power, large-scale SoCs.
Power user of industry-standard PnR and Synthesis tools (Synopsys or Cadence).
Deep understanding of physically aware synthesis, extraction, and STA methodologies.
Strong programming skills in Tcl, Python, Perl, or Shell scripting.
Experience with successful tape-outs in advanced sub-micron process technologies.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8607789
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
09/04/2026
Location: Haifa
Job Type: Full Time
we are looking for a Hardware Lead Engineer.
As HW Lead Engineer, in the Nitro team, you will be responsible for defining Annapurna Labs Smart Network Interface Card (NIC) design, leading development and validation cycles, and bringing the product to healthy mass production.
Youll provide leadership in new technologies, bringing them to large-scale deployment, in a continuous effort to deliver a world-class customer experience. We offer a fast-paced, intellectually challenging position, where youll work with technical experts, senior leaders, covering multiple technologies. We are changing the industry, and looking for individuals who are ready for this challenge and want to reach beyond what is possible today.
Key job responsibilities:
- Define the architecture and design specifications of next generation K2 Nitro Cards.
- Own full product life cycle, engage with design partners and manufacturing sites to enable high-yield mass production.
- Lead the analysis and debugging of complex design, manufacturing, and integration challenges.
- Continuously design for process optimization to improve product quality, simplify workflows, and accelerate the Nitro card development lifecycle.
Requirements:
- B.Sc. in Electrical/Computer Engineering or equivalent
- 8+ years design experience in Hardware Design
- At least 6 years of experience leading complex hardware products through the entire lifecycle, from initial concept to high-volume mass production.
- Experienced in managing hardware-software interfaces and implementing scalable production testing.
- Design and lab experience with at least one of the following interfaces: DDR4/5, PCIe Gen4/5/6, 100/25/10GbE; Practical experience with high-speed lab equipment.
Preferred Qualifications:
- HW/SW/FW Integration experience
- Computer architecture knowledge, experience with server design or architecture (x86/ARM/ and ML/GPU clusters)
- Experience with operating systems, boot flows, networking, and remote debugging
- Experience with mass production products
- Basic skills in scripting: Python/Bash etc.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8603340
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
09/04/2026
Location: Haifa
Job Type: Full Time
We are seeking an experienced Senior Engineering-manager with program management capabilities to help us maintained our leading cloud platforms.
Our success depends on our world-class server infrastructure;
we're handling massive scale and rapid integration of emergent technologies.
The ideal candidate will be an experienced engineer who is skilled in managing product development and pushing teams across several geographic regions using a variety of suppliers (CM, ODM/IHV).
The successful candidate will be an innovative self-starter and leader. The candidate will be familiar with the cloud computing industry and AWS offerings and will be passionate about providing the best possible customer experience at the best cost.
The candidate will have an obsession with data and precise analysis and will use these as inputs to make decisions.
Key job responsibilities:
As an Engineering-manager with program management capabilities on the Server Hardware Engineering team you will be responsible for maintaining multiple simultaneous hardware product programs in a highly cross-functional environment which includes internal customers, external vendors and technology partners.
You'll provide leadership to large scale server deployments in a continuous effort to deliver a world-class customer experience at a world-class cost point.
This is a fast-paced, intellectually challenging position, and you'll work with thought leaders in multiple technology areas.
You'll have high standards for yourself and everyone you work with, and you'll be constantly looking for ways to improve your product's performance, quality and cost.
Using data and key metrics, you will also drive and measure process improvements that enhance our operational effectiveness.
You will work independently in a dynamic, challenging, and fast-changing organization.
We're changing an industry, and we need individuals who are ready for this challenge and who want to reach beyond what is possible today.
Requirements:
- Bachelor's degree in Electrical Engineering, Computer Science or equivalent.
- 10+ years of project management disciplines including scope, schedule, budget, quality, along with risk and critical path management experience
- Experience managing programs across cross functional teams, building processes and coordinating release schedules
- Demonstrated ability to manage project/task prioritization, procurement, project planning and schedule development.
Preferred Qualifications:
- Experience in Mechanical or Thermal Engineering.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8603327
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
This role offers the opportunity to broaden your impact and build expertise in regulated medical software development while partnering closely with R&D and cross-functional teams.

This is a full-time position located in our Haifa, Israel office and reports to the Software Quality Assurance Manager.





What you will do

Review requirements, specifications, design and validation documents, test protocols, reports, and traceability matrices, and provide structured, risk-based feedback.
Guide development teams in improving quality, completeness, and compliance of SDLC deliverables.
Support validation of software tools and development infrastructure.
Help ensure high-quality releases while aligning with applicable standards and regulatory expectations.
Collaborate with cross-functional stakeholders to support projects from early design through delivery.
Requirements:
Bachelors degree in Computer Science / Software Engineering, Practical Software Engineer diploma, or relevant testing certification.
At least 8 years of hands-on experience in software testing, with a deep understanding of the SDLC, methodologies, and documentation.
Experience working in a medical device or defense environment.
Proven track record of working under formal standards, procedures, and regulated development frameworks.
Ability to analyze complex technical information while maintaining a system-level view.
Strong communication skills and confidence working with development teams in English.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8602000
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Design Verification Manager for the IP Group, you will lead a focused team responsible for the quality and reliability of our critical IP blocks. You will steer the IP verification roadmap, oversee the development of complex testbenches, and ensure our next-generation AI silicon meets the highest standards. Leading a team of talented engineers, you will tackle challenges at the unit and sub-system levels, playing a pivotal role in delivering high-performance hardware for the worlds largest AI clusters.

Key Responsibilities



Lead and mentor a team of design verification engineers, defining the technical roadmap and methodology for ASIC verification across unit and IP/sub-system levels
Drive the creation and execution of comprehensive design verification plans, ensuring all functional requirements are met on schedule for complex digital IPs
Oversee the architecture and maintenance of block-level verification strategies, heavily utilizing SV-UVM, alongside Formal Verification where applicable
Define functional coverage goals and quality metrics, driving the IP team toward 100% verification closure and sign-off
Partner closely with IP Design and Architecture teams to align on specifications, root-cause complex bugs, and optimize the IP development cycle
Requirements:
B.Sc. in Electrical Engineering, Computer Engineering, or a related field
10+ years of proven hands-on experience in ASIC verification, with at least 2+ years in a technical leadership or people management role
Deep hands-on expertise in architecting complex small-to-medium (IPs, blocks, sub-systems) verification environments from scratch
Expert-level knowledge of verification methodologies, specifically UVM
Proven ability to manage project timelines, resource allocation, and the professional growth of IP verification team members
Exceptional interpersonal skills with the ability to navigate a fast-paced, collaborative R&D environment and influence stakeholders
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599402
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As an Expert EMIR & Power Integrity Lead, you will be a core technical contributor ensuring the power robustness and long-term reliability of our high-performance connectivity silicon. You will own from block level to full-chip the Electro-Migration and IR Drop (EMIR) methodology, analysis, and sign-off, working at the intersection of Physical Design, Analog/Mixed-Signal design, and Package Engineering.

You will be responsible for defining power grid architectures and validating that products meet aggressive voltage drop and reliability targets in advanced FinFET process nodes. Your work will directly impact the performance and yield of chips operating in the worlds most demanding AI and cloud environments.

Key Responsibilities

Lead static and dynamic IR drop analysis, signal/power electromigration (EM) verification, and self-heat analysis from block level to full-chip sign-off
Define and implement robust EMIR flows and methodologies using industry-standard tools (Ansys RedHawk-SC, Cadence Voltus, or equivalent)
Collaborate with Physical Design teams to define optimal power grid structures, via pillars, and strap distributions to minimize voltage drop while maximizing routing resources
Work closely with Analog/SerDes designers to analyze current profiles and ensure robust power delivery to sensitive high-speed IP blocks
Partner with Package Design engineers to perform Chip-Package-System (CPS) co-analysis, optimizing bump patterns and package routing for superior Power Integrity
Drive root-cause analysis for voltage drop violations and EM risks; propose and implement layout fixes alongside the PD team
Verify current density rules for ESD protection networks and ensure compliance with foundry reliability constraints
Support silicon bring-up by correlating simulation results with actual silicon measurements and yield data
Requirements:
10+ years of hands-on experience in EMIR/Power Integrity analysis for high-performance SoCs or high-speed connectivity products
Expert proficiency in industry-standard EMIR tools (Ansys RedHawk/RedHawk-SC, Totem, or Cadence Voltus)
Deep understanding of EM/IR challenges in advanced FinFET nodes (7nm, 5nm, 3nm), including fin-heating, thermal coupling, and layout-dependent effects
Solid understanding of Place & Route flows, power grid synthesis, extraction (RC), and standard cell architecture
Proven ability to debug complex voltage drop issues, identify "weak spots" in the grid, and drive convergence on large, complex designs
Proficiency in Python, Tcl, or Perl for flow automation and data parsing
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599400
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As the Physical Design Chip Top Expert you will be a Key member of our PD Team in Israel R&D center. You will run PD execution of SoC Top level for chips that drive the worlds largest AI clusters. As PD Top Level Lead, you will own all PD disciplines of the Chip and own the T.O GDS that meet the chip signoff Criteria (Timing, LVS, EMIR, DRC, PV etc. ) ensuring our silicon meets the extreme performance, power, and area (PPA) targets required for AI scale.

Key Responsibilities

SoC Top level Ownership and oversee the Chip convergence.
Take full ownership of Top Level physical implementation, including floor planning, P&R, CTS, Power/Clock distribution, Power integrity and Timing/Physical signoff
Work closely with the Architecture, Design, DFT, and Product teams to achieve optimal Power Performance Area (PPA). This involves conducting feasibility studies for new architectures and optimizing runs to ensure the best Quality of Results (QoR)
Address complex signal integrity, thermal, and power challenges inherent in high-speed connectivity silicon
Work Closely with Package team on Bump map to Ballout taking into consideration all Signal integrity aspects
Requirements:
B.Sc. or M.Sc. in Electrical Engineering
15+ years of hands-on experience in Chip Top Physical Design/Backend at leading semiconductor companies, working on advanced process technologies (5nm, 3nm, and below)
Proven experience in leading teams or projects with a "can-do" approach and excellent communication skills
Deep expertise in Chip Top Level activities and signoff, RTL2GDS flows, including P&R, STA, Physical verification (DRC/LVS), Formal verification, low-power implementation (UPF/CPF), EMIR and evaluating foundry process nodes and third-party IPs
Mastery of industry-standard EDA tools (Synopsys Fusion Compiler/ICC2, Cadence Innovus)
Experience managing both complex Macro-level designs subsystem level and Full-Chip integration
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599396
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
As a Physical Design CAD Lead, you will be responsible for the physical implementation environment. Your primary mission is to build, optimize, and support the automated flows from RTL to manufacturable GDSII tape-out. You will own the flows, Database and will support the whole PD team to optimize their blocks for Power, Performance, Timing while keep the team aligned on Methodical, Efficient and balanced work Environment.


Key Responsibilities

Design and maintain automated flows for Synthesis, Place & Route, and Floor-planning
Develop robust environments for Static Timing Analysis, Power Analysis, and Physical Verification (DRC/LVS/ERC)
Write custom plug-ins and scripts to extend the capabilities of vendor tools, tailoring them to our specific process node constraints and flows
Create automated "dashboards" and feedback loops to help design teams track and improve Power, Performance, and Area metrics across iterations
Collaborate with EDA vendors (Synopsys, Cadence, Siemens/Mentor) as consulters for our developed flows and results analysis     
Requirements:
B.Sc in Electrical Engineering
Professional experience with back-end industrial tool suites (e.g., Synopsys Fusion Compiler or Cadence Genus, Innovus)
Expert-level proficiency in Tcl and Python for high-level flow automation and data parsing
Deep understanding of Physical Design concepts including clock tree synthesis, routing congestion, timing closure, and signal integrity
Hands-on experience with sign-off flows
Very good communication skills
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599397
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
01/04/2026
Location: Haifa
Job Type: Full Time
we're seeking a visionary Physical Design Engineer to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, defining the backend execution and methodologies for chips that power the world's largest AI clusters.

As a Physical Design Engineer, you will be a key architect of our silicon's physical reality. You won't just execute a flow-you will help establish our local execution culture and technical standards, owning the transformation of complex logic into high-performance silicon. You will drive the physical implementation journey from synthesis through signoff, ensuring our connectivity solutions meet the extreme performance, power, and area targets required for next-generation AI infrastructure. If you thrive on solving complex challenges in deep-submicron processes and want to shape the backend methodology for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

Physical Implementation & Execution

Be part of the founding Backend team in Israel, playing a critical role in establishing local execution culture and technical standards
Take full responsibility for physical implementation journey including Synthesis, Floorplanning, Place & Route, and Clock-Tree Synthesis (CTS)
Own macro-level implementation with deep hands-on experience in floorplanning and complex routing
Signoff & Design Integrity

Drive final stages of design integrity, owning Timing signoff (STA), Physical Verification (DRC/LVS), and Reliability analysis (EMIR)
Ensure first-pass silicon success through rigorous signoff flows and analysis
Apply Logic Equivalence Checking (LEC) and other verification techniques to guarantee design correctness
Methodology Development & Cross-Functional Collaboration

Participate in defining and refining Backend methodologies with autonomy to improve workflows and tool automation
Work closely with Architecture, Design, and DFT teams to navigate challenges of advanced process nodes and high-speed connectivity
Leverage scripting and automation to make engineering environment faster and more robust
Requirements:
Bachelor's degree in Electrical Engineering or related technical field
3+ years of hands-on experience in Physical Design at semiconductor companies
Proven expertise in the full RTL2GDS flow with deep hands-on experience in macro-level implementation, floorplanning, and complex routing
Experience working with advanced process technologies (7nm and below)
Solid experience with signoff tools and flows including STA, Logic Equivalence Checking (LEC), DRC, and EMIR analysis
Proficiency in TCL or Python scripting to drive EDA tool flows and automate repetitive tasks
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8599394
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו
ישנן -42 משרות בחיפה וסביבתה אשר לא צויינה בעבורן עיר הצג אותן >