משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
להשיב נכון: "ספר לי על עצמך"
שימו בכיס וצאו לראיון: התשובה המושלמת לשאלה שמצ...
קרא עוד >
הטבות ובונוסים בעבודה בחברות הייטק
מכון כושר צמוד, חדר אוכל משובח, חדר משחקי וידאו...
קרא עוד >
כיצד מקימים חברת סטארט אפ?
סטארטאפיסטים לשעבר מחלקים עצות כיצד להקים חברת ...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בקבוצת נישה
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
למוסד לימודי באזור הצפון דרוש/ה מנהל /ת למחלקת תקשוב

אין היברידיות

ניהול ישיר של 4-5 אנשים, עם כ 40% Hands-On

במסגרת התפקיד
אחריות כוללת למערכת התקשוב הניהולית ואקדמית - ניהול רשת ותשתיות, ניהול שרתים, טלפוניה, ניהול מערר אור-קולי
רכישה, התקנה ותחזוקה של מערכת התקשוב
ניהול התמיכה בסטודנטים, מרצים ועובדי מנהלה בשימוש מערכת התקשוב בקמפוס ומרחוק
התאמת מערכת התקשוב ליעדים שהוגדרו על ידי ההנהלה תוך כדי שיפור היעילות של הארגון בשימוש מערכות התקשוב
ניהול צוות IT כ 1,000 תחנות, שרתים, וכמה מאות משתמשים
בניית תקציב שנתי של המחלקה, ביצוע רכש על פי חוק חובת המכרזים למוסדות להשכלה גבוהה, מו"מ עם ספקים
קשר עם הספקים החיצוניים בתחום התקשוב
הגנה על מערכת התקשוב מפני פריצות והתקפות
דרישות:
תואר אקדמי - חובה (יתרון לתחומי מערכות מידע, תעשייה וניהול או מדעי המחשב)
לפחות 5-10 שנות ניסיון בניהול מערכות מורכבות ומרובות מחשבים - חובה
היכרות מעמיקה עם מערכות BI / CRM / DM / ERP -Priority - חובה
ידע וניסיון בניהול רשת ובאבטחת מידע - חובה
ניסיון במוסדות העוסקים בחינוך והשכלה גבוהה - יתרון
יחסי אנוש טובים ויכולת ניהול צוות עובדים
תודעה שירות גבוהה
אנגלית ברמה נאותה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8521797
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
- תכנון ומימוש פיצ'רים מורכבים ב- React ( frontend ) ו-NestJS ( backend )
- קביעת סטנדרטים של כתיבת קוד (Clean Code), ביצוע Code Reviews והטמעת Best Practices בצוות
- תכנון ובחירת מסדי נתונים, שירותי API ואינטגרציות מורכבות בתוך מערכות המידע הארגוניות.
- הנחיה מקצועית של מפתחים בצוות, סיוע בפתרון בעיות טכנולוגיות וקידום רמת הפיתוח הצוותית.
- עבודה צמודה עם מנהלי מוצר (PM) לתרגום דרישות עסקיות למפרטים טכניים וניהול מחזור חיי הפיתוח (SDLC).
דרישות:
- לפחות 5 שנות ניסיון בפיתוח Full Stack
- ניסיון מעמיק בפיתוח ב NestJS או  בNode.js
- ניסיון מעמיק בפיתוח בReact
- שליטה בTypeScript
- ניסיון עבודה עם DB רלציוני (PostgreSQL/MySQL) ו/או NoSQL.
- ניסיון בהובלה והנחיה מקצועית של מפתחים. 
- ניסיון בפיתוח מערכות מידע פנים ארגוניות- יתרון. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8551546
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים באלביט מערכות
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
אנחנו מגייסים ראש צוות מערכות מידע מנוסה להובלת צוות פיתוח בתחום PLM באתר החברה בחיפה.
אם יש לך תשוקה לטכנולוגיה, ניסיון בניהול צוותים, ורצון להשפיע על מערכות ליבה בארגון - מקומך איתנו!

מה בתפקיד?
הובלת צוות מקצועי בתחום מערכות מידע PLM
תכנון והובלת פתרונות טכנולוגיים מורכבים
בחינת פתרונות ענן וחיבור ל GenAI
עבודה עם ארכיטקטים ומאפייני מערכת לעיצוב פתרונות מותאמים
ניהול ממשקים עם מערכות ארגוניות, כולל Web Services
שדרוגים ושיפור ביצועים של מערכות קיימות
זיהוי הזדמנויות לחדשנות ושיפור תהליכים
דרישות:
מה אנחנו מחפשים?
תואר ראשון במערכות מידע / תחום רלוונטי
5+ שנות ניסיון בפיתוח מערכות מידע, כולל 2+ שנות ניסיון בניהול צוות
ניסיון בפיתוח ב JAVA - יתרון משמעותי
ניסיון עם SQL מידול נתונים, RESTful APIs וכלי ETL
יכולות ניהול פרויקטים, תקשורת בין-אישית גבוהה וחשיבה אנליטית
היכרות עם Siemens Teamcenter או מערכת PLM דומה - יתרון משמעותי

למה להצטרף אלינו?
עבודה על מערכות קריטיות בליבת הארגון
סביבה טכנולוגית מתקדמת עם צוותים מקצועיים
הזדמנות להשפיע, לחדש ולהוביל תהליכים

**רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8520915
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בJobs.ai
סוג משרה: משרה מלאה
אנו מחפשים מתכנת/ת מוכשר/ת ומנוסה בתחום הבקרים המתוכנתים (PLC) להצטרף לצוות המוביל שלנו בפיתוח מערכות אוטומציה תעשייתיות מתקדמות.
כמתכנת/ת PLC, תתרום/תתרמי לאפיון, תכנון וביצוע מערכות בקרה, ותהיה/תהיי אחראי/ת להכנת מסכי HMI ולתחזוקה שוטפת של המערכות.
העבודה כוללת ביצוע בדיקות, הרצות (Commissioning) ותמיכה בשטח, תוך שיתוף פעולה עם מחלקות הנדסה, תהליך, מכאניקה ויצור.
דרישות:
- ניסיון של 3-5 שנים בתכנות PLC בתעשייה.
- ניסיון מוכח בעבודה עם Siemens (TIA Portal / Step7) ו-Unitronics.
- ניסיון בפיתוח מסכי HMI.
- ניסיון במערכות הנעה, ווסתי תדר ואינטגרציה עם פרוטוקולי תקשורת תעשייתיים כמו Profinet, Modbus ו-Profibus. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8552573
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בInfinity Labs R&D
מיקום המשרה: רמת גן וחיפה
העולם משתנה בקצב שלא נראה כמותו. AI, Deep Tech, אוטומציה וכל מי שנשאר במקום פשוט נשאר מאחור.
תואר במדעי המחשב הוא בסיס מצוין והוא נותן הבנה תיאורטית עמוקה.
ועדיין, בשנים האחרונות הרבה בוגרים מצוינים מגלים שהמעבר מהאקדמיה לעבודה הראשונה לא תמיד קורה בקלות. לא כי הם לא טובים, אלא כי השוק מחפש היום משהו נוסף:
יכולת לעבור ממושגים לפרקטיקה. לעבוד בצוות. לכתוב קוד אמיתי. לספק ערך.
ופה אנחנו נכנסים לתמונה.
במסלול הקריירה של אינפיניטי לאבס אתם לא רק מתרגלים קוד
אתם לומדים לעבוד כמו צוות פיתוח אמיתי, עם פרויקטים אמיתיים, מתודולוגיות עבודה, וכלים שבהם צריך לדעת איך ועבור מה להשתמש.
התכנית ללא עלות למתאימים
אנחנו עובדים עם מעל 300 חברות מהשורה הראשונה בישראל ודואגים לשלב אתכם כמפתחי תוכנה /AI מיד לאחר ההכשרה, במשרות הדורשות 2-3 שנות ניסיון.
תקבלו הכשרה פרקטית, מעל 1,800 שעות פיתוח ופרויקטים בפועל, בליווי מנטורים מנוסים.
רק כשאתם מצליחים, גם אנחנו וכך מחזירים את ההשקעה בכם.
דרישות:
- המסלול מיועד לבעלי תואר ראשון בהנדסה/מדעים מדויקים/מדעי המחשב או תואר בהצטיינות עם ציון פסיכומטרי 680+
- אנגלית ברמה גבוהה
- מיומנויות אוטודידקטיות
- אוריינטציה אנליטית
- אין צורך בניסיון קודם בתכנות
המשרה מיועדת לנשים ולגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8502964
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בJobs.ai
סוג משרה: משרה מלאה
דרוש/ה טכנאי/ת מחשבים לארגון רפואי במספר מוקדים שונים בארץ (בהתאם לאזור המגורים)
התפקיד כולל- פתרון תקלות תוכנה / חומרה /ציודי קצה, תחזוקה שוטפת של עמדות מחשב, התקנת הפעלה מערכות, תוכנות, והגדרות רשת, פירוק הרכבה ועוד.
* ארגון חיוני ויציב
* העבודה הינה במשרה מלאה!
דרישות:
לפחות שנתיים ניסיון כטכנאי מחשבים - חובה
ניסיון בפתרון תקלות תוכנה / חומרה וציודי קצה- חובה
ידע וניסיון בהתקנה ותחזוקה- חובה
הסכמות של MCSA /MCITP/ MCSE - יתרון משמעותי
תודעת שירות גבוהה ויחסי אנוש מצוינים
יכולת עבודה עצמאית וניהול זמן המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8284807
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בSQLink
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
חברה גדולה ויציבה באזור הצפון מגייסת data Engineer
התפקיד כולל: פיתוח והטמעה של תהליכי data Pipeline והזרמת מידע בין מערכות שונות, יישום לוגיקות עסקיות בפלטפורמת Splunk, התממשקות למערכות נוספות ועוד.
דרישות:
- שנתיים ניסיון כ- data engineer
- ידע וניסיון בעבודה עם מערכות Linux
- שליטה בשפות Scripting כגון: Python וShell
- הכרות עם מימוש יישומים מבוססי דאטה
- ניסיון בעבודה עם Splunk - יתרון משמעותי המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8547153
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
- תכנון, פיתוח, תחזוקה, ניפוי באגים, שינוי ובדיקת תוכנה של מכשור רפואי תחת רגולציה גבוהה.
- תיעוד פיתוח תוכנה ופיתוח בדיקות על ידי כתיבת דוחות, תזכירים ובקשות שינוי.
- פתרון בעיות הנדסיות על ידי ניתוח המצב והמלצה על פעולות מתקנות או חלופיות.
דרישות:
- תואר ראשון במדעי המחשב/אלקטרוניקה/תחום רלוונטי.
- לפחות 3 שנות ניסיון בפיתוח rt Embedded במערכות מולטידיסציפלנריות.
-שליטה בשפות תכנות C וC++
- ניסיון בעבודה עם RTOS
- ניסיון באינטגרציה וניפוי שגיאות חומרה ווכנה. 
- היכרות עם כתיבת תוכנה (SRS, SDD ו- STD ) המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8371495
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בSQLink
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
ארגון בטחוני בצפון הארץ מגייס מפתח/ת Full Stack
התפקיד כולל: עבודה עם React ו-NestJS בפיתוח מקצה לקצה של מערכות מידע מורכבות, תכנון ומימוש פיצרים חדשים בצד ה- frontend וה- backend, קביעת סטנדרטים של Clean Code וביצוע Code Reviews, תכנון ארכיטקטורה ובחירת מסדי נתונים ושירותי API, עבודה מול מנהלי מוצר, ליווי מקצועי של מפתחים בצוות ועוד.
דרישות:
- 5 שנות ניסיון כ- Full Stack
- ניסיון בפיתוח עם NestJS / Node.js ומומחיות ב- React
- שליטה מלאה ב-TypeScript וניסיון בעבודה עם PostgreSQL או MySQL ו/או NoSQL
- ניסיון בהובלה מקצועית, Code Review ו-Mentoring של מפתחים
- ניסיון בפיתוח מערכות Enterprise או עבודה עם Docker, Kubernetes, CI/CD, AWS - יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8553034
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בסיסנת תוכנה בע"מ
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
הדרכה והטמעה של מערכות טכנולוגיות במפעלי הארגון, עבודת שטח דינמאית הכוללת נסיעות בין הסניפים, ליווי ימי עלייה לאוויר במפעלים, הדרכות אישיות והסבר פרקטי לעובדי ריצפת הייצור.
דרישות:
# ניסיון בהדרכה, הטמעה ויישום של מערכות מידע כמו ERP / PLM / SAP / MES / WMS
# היכרות והבנה עם עולמות הייצור וריצפת הייצור
# הנדסאי/ת תעשייה וניהול (עדיפות להתמחות בייצור/ מערכות מידע )
# נכונות לנסיעות מרובות בפריסה ארצית המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8551192
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
התפקיד כולל: ביצוע אפיונים ופיתוחים חדשים במערכת Priority, התאמות למודולים קיימים, מתן פתרונות ומענה לתקלות שוטפות במודולים שונים כגון מלאי, רכש ומכירות, וכן פיתוח ואפיון התממשקות עם מערכות חיצוניות. במסגרת התפקיד קיימת אפשרות להשתלבות במגוון פעילויות מחלקת מערכות מידע.

משרה מלאה ממשרדי החברה (ללא היברידיות)
דרישות:
ניסיון של שנתיים לפחות ביישום Priority - חובה
ניסיון בעבודה עם רכיבי API והתממשקות מערכות בסביבת Priority - יתרון
יכולת עבודה בצוות, שירותיות וסבלנות
יכולת למידה עצמית גבוהה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8468727
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בקורן טק טכנולוגיות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
התפקיד כולל אפיון ויישום תוכניות בדיקה מקיפות לבדיקות מערכות משולבות תוכנה / חומרה,
ניתוח תוצאות הבדיקות, דיווח ומעקב אחר באגים, תיעוד ובקרת תהליכי הבדיקה
דרישות:
ניסיון כבודק/ת תוכנה חובה.
ניסיון בבדיקות ידניות ברמת מערכת.
הבנה טובה במערכות rt ותקשורת RF.
ניסיון בעבודה עם כלי ניהול בדיקות.
יכולת עבודה עצמאית, חשיבה יצירתית וגמישות תפקודית.
עמידה בלחצים ויכולת לתפקד בסביבה דינמית.
הבנה מעמיקה בתהליכי פיתוח ובדיקות תוכנה.
ניסיון בעבודה עם מערכות מל"טים או מערכות אוטונומיות.-יתרון
היכרות עם מערכות שליטה ובקרה - יתרון
ניסיון בבדיקות אינטגרציה במעבדה- יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8416966
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בלוגיקה IT
מיקום המשרה: מספר מקומות
לחברת מובילה ומצליחה בתחום התקשורת אשר משרדיה ממוקמים באזור המרכז, דרוש/ה מפתח/ת # C עם ניסיון בכלי React.
היקף המשרה: משרה מלאה וקבועה (9 שעות ביום).
מיקום המשרה: נתניה
היברידיות: 2 ימים מהבית | 3 ימים מהמשרד.
דרישות:
3 שנות ניסיון ומעלה בפיתוח של מערכות Full Stack - חובה.
ניסיון תעסוקתי מוכח בפיתוח בצד Back-End עם שפת # C - חובה.
ניסיון תעסוקתי מוכח בפיתוח בצד Front-End עם React - חובה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8553291
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
אנו מחפשים מפתח/ת Full Stack המפתח מערכות מידע ארגוניות מתקדמות ביחידת ה-IT.
במסגרת התפקיד תהיו אחראים על פיתוח בטכנולוגיות מגוונות וחדשות, פתרון אתגרים בעולם מערכות המידע הארגוניות, עבודה מול ממשקים רבים, ושיתוף פעולה צמוד עם צוותי פיתוח, יישום וניהול מוצר.
דרישות:
- תואר ראשון B.Sc במדעי המחשב / הנדסת תוכנה / מערכות מידע
- ניסיון של לפחות שנתיים בפיתוח ב- JavaScript
- ניסיון של לפחות שנתיים בפיתוח מול בסיסי נתונים רלציוניים ו/או NoSQL
- ניסיון של לפחות שנתיים בפיתוח ב- Node.js
- ניסיון בעבודה עם AWS ושירותים כגון EC2, S3, Lambda, API Gateway
- ניסיון עם NestJS - יתרון
- ניסיון של שנה לפחות בפיתוח ב- C # - יתרון
- ניסיון בעבודה עם תהליכי CI/CD - יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8516642
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
מיקום המשרה: חיפה וקרית ביאליק
סוג משרה: משרה מלאה
לחברת פיתוח דרוש /ה מתכנת /ת אפליקציות סלולריות בטכנולוגיית Flutter.
העבודה באזור חיפה - קריות.
דרישות:
- ניסיון של שנתיים לפחות בפיתוח אפליקציות סלולריות.
- ידע וניסיון בפיתוח Flutter.
- ידע בפיתוח אפליקציות ןNative IOS (Xcode).
- ידע בפיתוח אפליקציות Native Android ( JAVA ).
- ידע בפיתוח צד שרת    C # / MVC - יתרון.
- המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8520968
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Hod Hasharon and Haifa
Job Type: Full Time
Our goal is to design cutting-edge CPUs for smartphones, servers, and desktops, and we need the very best talent to help us achieve it!
The CPU Architect will take charge of defining a processor on chip inter-connect and coherent fabric that meets the requirement of high performance, high bandwidth, and scalable processing architecture. This architect will utilize his processor experience to deliver a world-class processor ASIC with many advanced features for Huawei products.
Requirements:
BSC, MS or PHD in Electrical Engineering, Computer Engineering, or Computer Science.
Solid understanding of general purpose CPU micro-architecture, including load store unit, caches, cache coherence, memory hierarchy, multi-processor, multi-thread processor systems, memory technologies and memory controllers.
Ability to make trade-offs between power, performance and area to meet the requirements of the product.
Hand-on experience with high power-efficient CPU on chip interconnect, coherent fabric, memory controllers.
At least 8 years experience in architecture in one of the leading CPU companies
Experience modeling microprocessors using higher-level languages, like C/C++.
DESIRED
Co-operate and communicate well with the architecture and design teams.
Interact with the Product System architects, software teams and ASIC chip teams to define the overall architecture of the Processor ASIC including memory hierarchy.
Travel to Beijing and ShenZhen sites may be required.
Good presentation and internal customer interaction skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8550286
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
17/02/2026
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
מפתח עם 3 שנים + ב REACT? התפקיד הבא שלכם כבר כאן
אנחנו מחפשים מפתח תותח שיצטרף לצוות שלנו.
למועמד/ת שאנחנו מחפשים נדרש ידע נרחב בתחום פיתוח אפליקציות בWEB, יכולות גבוהות, תשומת לב לפרטים , למידה עצמית ומודעות גבוהה לאיכות העבודה.
תקשורתי, סקרן, יודע להעמיק ולפתור בעיות באופן עצמאי ובעל מיומנויות ניהול זמן טובות.
פרטי המשרה:
סוג: משרה מלאה
מיקום: משרדי החברה בחיפה
תנאים טובים למתאימים
כיום הצוות שלנו:
עובד בעיקר בtypescript, javascript, react, react-native, remix
יודע לקבל משימה ולסגור אותה מקצה לקצה
לוקח אחריות על הפרויקטים של החברה וחושב בצורה פעילה על טובת הלקוחות
יודע לעבוד בצורה עצמאית ולעמוד בזמנים
מתגאה באיכות העבודה שהוא עושה. גם ברמת הקוד וגם ברמת המוצר.
דרישות:
תואר במדעי המחשב
נסיון מוכח!! בפיתוח React, ניסיון של 3+ שנים בפיתוח React
ניסיון באחת מספריות צד השרת (Laravel, Django, Ruby on Rails, Next.js, Remix run)
ניסיון בעבודה עם ספריות ליצירת ממשקים אינטראקטיביים מבוססי קומפוננטות (react, Angular, vue, svelte)
ניסיון בעבודה עם ספריות ORM לתקשורת עם בסיסי נתונים בעדיפות ל- Prisma ORM
ידע בסיסי בSQL - יתרון
לא יודעים מה זה Remix? למתאימים תינתן הכשרה או הסבה מסודרת. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8550248
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
16/02/2026
Location: Haifa
Job Type: Full Time
The R&D Project Manager will be required to ensure delivery on time, on budget, and on quality. The person chosen for the role will work closely with the Companys various R&D teams to ensure that all project requirements, deadlines, and schedules are being met. Tasks include preparing SOWs, establishing effective project communication and reporting plans, executing them, submitting project deliverables, and preparing periodic status reports.
Requirements:
The R&D Project Manager will be required to ensure delivery on time, on budget, and on quality. The person chosen for the role will work closely with the Companys various R&D teams to ensure that all project requirements, deadlines, and schedules are being met. Tasks include preparing SOWs, establishing effective project communication and reporting plans, executing them, submitting project deliverables, and preparing periodic status reports. Responsibilities:
Determine and define project scope and objectives
Prepare Statements of Work
Coordinate with cross-discipline team members to make sure that all parties are on track with project requirements, schedules, and deadlines
Maintain continuous communication with internal and external stakeholders
Meet with projects team members to identify and resolve risks
Lead projects from requirements definition through deployment, identifying schedules, scopes, budget estimations, and project implementation plans, including risk mitigation
Submit project deliverables to customers after ensuring that they adhere to quality standards
Prepare status reports by gathering, analyzing, and summarizing relevant information
Manage Change Requests to ensure that all parties are informed of the impacts on schedule and budget
Coordinate the preparation of user manuals, training materials, and other documents as needed to enable successful implementation
Conduct post-project evaluation and identify successful and unsuccessful project elements Requirements:
BSc. / MSc. In any related engineering field from a leading academic institution
5+ years of proven experience in End-to-End project management of a large-scale product that was deployed with a customer / brought to production - MUST
Previous experience working in a start-up (large companies are NOT an advantage)
Experience in project management of a MULTI DISCIPLINARY product
Experience building project GANTTs or using the Agile process
Exceptional interpersonal skills - youll need to deal with highly talented engineers, encouraging them to meet their goals while you maintain an assertive yet positive and accessible attitude
Strong written and verbal communication skills in Hebrew and English
Strong presentation skills 
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8546761
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will be part of a team developing Application-specific integrated circuits (ASICs) used to accelerate networking in data centers. You will have multiple responsibilities in areas such as project definition, design, and implementation. You will participate in the design, architecture, documentation, and implementation of the next generation of data center accelerators.You will also be responsible for performance analysis for a networking stack.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Lead an ASIC subsystem.
Understand how ASIC subsystem interacts with software and other ASIC subsystems to implement data center networks.
Define hardware/software interfaces. Write micro architecture and design specifications.
Define efficient micro-architecture and block partitioning/interfaces and flows.
Collaborate with software, verification, and physical design stakeholders to ensure the designs are complete, correct, and performant.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
10 years of experience architecting networking ASICs from specification to production.
Experience developing Register-Transfer Level (RTL) for ASIC subsystems.
Experience with cross-functional engagement in micro-architecture, design, verification, logic synthesis, and timing closure.
Preferred qualifications:
Experience working with software teams optimizing the hardware/software interface.
Experience working with design networking like: Remote Direct Memory Access (RDMA) or packet processing and system design principles for low latency, high throughput, security, and reliability.
Experience in Transmission Control Protocol (TCP), IP, Ethernet, Peripheral Component Interconnect Express (PCIE) and Dynamic Random Access Memory (DRAM) including Network on Chip (NoC) principles and protocols (AXI, ACE, and CHI).
Experience architecting networking switches, end points, and hardware offloads.
Understanding of packet classification, processing, queuing, scheduling, switching, routing, traffic conditioning, and telemetry.
Proficiency in procedural programming language (e.g., C++, Python, Go).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545483
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use your ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate closely with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
As a Design & Power Methodology Team Manager within the Server Chip Design team, you will be responsible of managing and leading design and power methodologies from IP to SoC, pre and post silicon. You will be responsible for mentoring and developing team members and tech leads while driving improvements in leadership, technical execution, and design flows.
You will work closely with CAD vendors and internal teams to develop lead design and power methodology and execution.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Manage a team of tech leads and designers. Develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
Lead flow and methodology development and assimilation across multiple groups. Work closely with CAD tool providers as well as internal CAD teams.
Plan, execute, track progress, assure quality, and report status.
Work closely with internal customers and support multiple activities and deliverables.
Drive design methodologies such as design construction, CDC, RDC, SDC. Drive power at: IP and SoC RTL/Gate Level Optimization, estimation, correlation.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in RTL Design cycle IP and SoC.
8 years of experience in team management.
Experience with design methodologies, structural checks, and power estimation/optimization.
Preferred qualifications:
Experience with synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with a scripting language like Python or Perl.
Experience with design for test and its impact on design and physical design.
Knowledge of IP and SOC architecture.
Knowledge of physical design techniques: SDC, Synthesis, EMIR, etc.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545441
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use the ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Lead the Design Activities at IPs, SubSystems(S.S) and SoC.
Plan, execute, track progress, assure quality, report status of the assigned activity.
Lead a team of designers both directly and in teams.
Define the Block/SoC level design documents such as Micro Architectural Specifications.
Own IP, S, SoC strategies for clocks, resets, and debugs. Enforce global methodologies and drive enhancements.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
8 years of experience in RTL Design cycle from IP to SoC and from specification to production.
8 years of experience in Technical leadership.
Experience in the following areas: RTL Design, Design Quality checks, Physical Design aspects of RTL coding, and Power.
Preferred qualifications:
Experience with synthesis techniques to improve Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with Design For Test and its impact on Design and Physical Design.
Experience with a scripting language like Python or Perl.
Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, CHI, Fabrics, and ARM processors.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545422
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define and implement solutions for complex design, integration and verification problems using in-house and external technical solutions or tools. Ensure chip quality by implementing best practices and implementing quality control measures.
Involve in project development and convergence with the highest quality, agreement with issues as they arise through design and implementation, or equivalent relevant experience.
Connect between RTL design, physical design, DFT, external IPs and SoC while maintaining project priorities.
Maintain project infrastructure and stability.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, a related field, or equivalent practical experience.
4 years of experience with design from micro-architecture through implementation with Verilog/SystemVerilog, or VHSIC Hardware Description Language (VHDL).
Experience in scripting.
Preferred qualifications:
Master's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field.
Excellent multitask and facilitation skills.
Excellent problem-solving and communication skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545351
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Evaluate, analyze, implement, and integrate SRAMs, other memories (such as multiport register files), and custom circuits. Drive proper IP integration and margins with the physical design team.
Partner with foundries and IP providers, as well as internal technology, physical design, and architecture teams, to optimize products for PPA, schedule, and reliability in advanced CMOS nodes.
Drive and support test chip design, execution, and validation of critical circuit IPs.
Design and build custom circuits at the transistor and gate levels to support physical design and power-performance-area optimization.
Drive development of a leading edge technology platform for custom, high performance ASICs and SoCs, from design through manufacturing, packaging, and test.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience in Circuit Design, Physical Design (RTL-to-GDS), or Technology Development, including advanced nodes (e.g., 7nm or below).
Experience with custom circuit/IP and physical design, including Place and Route (PNR) and Static Timing Analysis (STA).
Experience in scripting and automation using Tcl and Python (or Perl).
Experience with SPICE and transistor level design in advanced nodes.
Experience in CMOS device physics, finfet/GAA/nanosheet architectures, and layout parasitics.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience working with major foundry technology files (PDKs), standard cell libraries, metal stacks, and other features.
Understanding of characterization and verification of standard cells/SRAMs/register files, including knowledge of power, noise, variation, and IR analysis.
Understanding of collaterals for front end and back end design teams.
Excellent track record of delivering optimized custom circuits/memories/IPs and PNR blocks for product tapeout.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545271
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a SoC Physical Design Engineer, you will collaborate with functional design, Design for Testing (DFT), architecture, and packaging engineers. In this role, you will solve technical problems with innovative micro-architecture and practical logic circuits solutions, while evaluating design options with optimized performance, power, and area in mind.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Use problem-solving and simulation techniques to ensure performance, power, and area (PPA) are within defined requirements.
Collaborate with cross-functional teams to debug failures or performance shortfalls and meet program goals in lab or simulation.
Design chips, chip-subsystems, or partitions within subsystems from synthesis through place and route, and sign off convergence, ensuring that the design meets the architecture goals of power, performance, and area.
Develop, validate, and improve Electronic Design Automation (EDA) methodology for a specialized sign off or implementation domain to enable cross-functional teams to build and deliver blocks that are correct by construction and ease convergence efforts.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience with System on a Chip (SoC) cycles.
Experience with advanced design, including clock/voltage domain crossing, DFT, and low power designs.
Experience in high-performance, high-frequency, and low-power designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with scripting languages such as Perl, Python, or Tcl.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545264
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
15/02/2026
Location: Haifa
Job Type: Full Time
abra R&D is seeking an Embedded Python Developer to join our team! We are looking for a Python Software Engineer to develop the application layer of a multidisciplinary autonomous drone system. You will work on the drone’s main onboard computer, building high?level logic, integrating algorithms, and creating communication and control flows across multiple subsystems. Responsibilities
* Develop application?level and high?level control logic for an autonomous platform.
* Implement management modules and integrate external algorithms (SO/DLL).
* Work with communication protocols (UDP, REST, DBS, CTP).
* Collaborate with multidisciplinary teams (systems, electronics, algorithms).
* Participate in integration and field testing when needed.
Requirements:
* B.Sc. in Computer Science, Software Engineering, Electrical Engineering, or related field. 2+ years of hands?on development experience in Python
* Practical experience working with Linux environments Mandatory experience with Docker and Docker Compose
* Familiarity with communication protocols (e.g., UDP, REST).
* experience with multidisciplinary systems, C++/Rust, Pixhawk - Advantage
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544921
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving team behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Define the block level design documents such as interface protocol, block diagram, transaction flow, pipeline, and more.
Perform RTL development (e.g., coding and debug in Verilog, SystemVerilog, VHSIC Hardware Description Language (VHDL)), function/performance simulation debug, and Lint/CDC/FV/UPF checks.
Participate in synthesis, timing/power, and FPGA/silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Communicate and work with multi-disciplined and multi-site teams.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience architecting networking ASICs from specification to production or equivalent experience.
Experience developing RTL for ASIC subsystems.
Experience in micro-architecture, design, verification, logic synthesis, and timing closure.
Preferred qualifications:
Experience working with design networking: Remote Direct Memory Access (RDMA) or packet processing and system design principles for low latency, high throughput, security, and reliability.
Experience architecting networking switches, end points, and hardware offloads.
Experience working with software teams optimizing the hardware/software interface.
Experience in a procedural programming language (e.g., C++, Python, Go).
Knowledge of TCP, IP, Ethernet, PCIE and DRAM.
Familiarity with Network on Chip (NoC) principles and protocols (AXI, ACE, and CHI).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544535
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Workload Analysis Researcher within our company Cloud's MSCA organization, you will be integral to developing silicon solutions powering our company's direct-to-consumer products. You will join a Research and Development team focused on analyzing and profiling workloads requirements within the company Cloud environment. Your role will involve conducting in-depth research on CPU optimization, feature development, and ML usages over compute platforms, contributing to identifying key areas of investment and future opportunities. This role offers a unique opportunity to perform groundbreaking research with a significant impact on both research methodologies and industry products, within the server chip architecture team. Your work will directly influence the next generation of hardware experiences for millions of our company users and Cloud customers.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan and execute detailed analysis of CPU workloads within the company Cloud infrastructure, analyze trends and map future requirements.
Collaborate closely with architecture and modeling owners to understand design specifications and identify critical scenarios related to CPU performance and efficiency.
Develop and implement custom workload generation tools and methodologies to simulate real-world usage patterns on our company Cloud platforms.
Analyze the impact of machine learning applications on CPU usage, identifying opportunities for optimization and feature enhancements.
Lead the investigation and development of metrics to measure CPU performance and efficiency, presenting findings to stakeholders and contributing to strategic decisions.
Requirements:
Minimum qualifications:
PhD in Electrical and Electronics Engineering, or equivalent practical experience.
2 years of experience with software development in C++ programming language.
1 years of experience with data structures or algorithms.
Preferred qualifications:
Experience in performance modeling, performance analysis, and workload characterization.
Experience applying machine learning techniques and inference usage models on hardware.
Expertise in CPU architecture disciplines such as branch prediction, prefetching, value prediction, and caching policies.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544223
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
In this role, you will conduct Place and Route experiments and sensitivity analyses to influence standard cell library architecture, metal stack definitions, and design rules. You will collaborate with Foundry, IP, and Architecture teams to identify Power, Performance, and Area (PPA) bottlenecks and drive System Technology Co-Optimization (STCO) initiatives.
Your work will involve performing high-fidelity physical implementation sweeps, analyzing the impact of scaling boosters, and developing automated methodologies to quantify PPA gains. By navigating the trade-offs between process complexity and design performance, you will ensure our companys hardware achieves efficiency and power density.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Execute high-fidelity Place and Route experiments to evaluate the PPA impact of advanced process features, library architectures, and design rule variations on datacenter-class IP.
Drive Design Technology Co-Optimization by collaborating with foundries and internal technology teams to define optimal metal stacks, track heights, and scaling boosters (e.g., backside power delivery, buried power rails).
Quantify process entitlement through systematic benchmarking of logic and memory macros, identifying bottlenecks in power density and timing closure for next-generation nodes.
Develop automated physical design methodologies and flows to accelerate technology pathfinding and enable rapid what-if analysis of emerging transistor architectures.
Influence System Technology Co-Optimization by partnering with Hardware Architects and Circuit Designers to translate process-level innovations into system-level performance gains.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
2 years of experience in Physical Design (RTL-to-GDS) or Technology Development, focusing on advanced nodes (e.g., 7nm, 5nm, or below).
Experience with industry-standard Place and Route (P&R) tools and Static Timing Analysis (STA) tools.
Experience in CMOS device physics, FinFET/nanosheet architectures, and the impact of layout parasitics on PPA.
Experience in scripting and automation using Tcl and Python (or Perl) to manage design sweeps and data extraction.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience in Design Technology Co-Optimization (DTCO), including standard cell library characterization, metal stack optimization, and evaluation of scaling boosters (e.g., backside power delivery).
Experience working with major foundry technology files (PDKs) and interpreting Design Rule Manuals (DRM) to guide physical implementation.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544218
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.
Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544216
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications.
In this role, youll work to shape the future of strategic Data Center silicon. Youll be an early and key contributor in a nascent high-growth team that pushes boundaries, developing advanced custom IP and solutions. You will require expertise in one or more of the following areas: wireline communications, analog circuit design, Digital Signal Processor (DSP) design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed input/output (IO) industry standards. Your role has a significant component of cross-collaboration with a broad set of cross-functional organizations. You'll bring out the best in the team to deliver designs that serve many of our companys advanced data center products.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architect and design high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterize performance, and test for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure seamless integration into System-on-Chips (SoCs).
Adhere to standards like IEEE or OIF for high-speed protocols and optimize power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience in analog mixed signal or high-speed IO development.
Experience defining and taking to High Volume Manufacturing (HVM) leading edge mixed-signal or high-speed IO designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on wireline silicon architecture and design.
Experience with technical innovation in mixed-signal and high-speed IO solutions.
Experience working on high-performance, data center class IP, from concept through high-volume deployment.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544213
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו
ישנן -224 משרות בחיפה וסביבתה אשר לא צויינה בעבורן עיר הצג אותן >