לחברה מובילה בירושלים דרוש/ה מהנדס/ת אימות מנוסה, המתמחה בפיתוח ואימות רכיבי FPGA
התפקיד כולל אחריות מלאה לביצוע סימולציות לא מקוונות (Offline) וסימולציות בזמן אמת ( Real-Time ), תוך שיתוף פעולה הדוק עם צוותי הפיתוח, במטרה להבטיח את תקינות המערכת וביצועים מיטביים.
תחומי אחריות מרכזיים
ביצוע סימולציות לא מקוונות לאימות תכן ה-FPGA מול דרישות המערכת.
ביצוע סימולציות בזמן אמת לצורך הערכת ביצועי המערכת בתנאי פעולה משתנים.
שיתוף פעולה עם מהנדסי הפיתוח לזיהוי, ניתוח ופתרון בעיות תכנוניות.
פיתוח ויישום תוכניות אימות וסביבות בדיקה ( TEST Benches) לרכיבי Altera.
שימוש בכלי סימולציה ואימות מתקדמים מהתעשייה.
תיעוד תוצאות הבדיקות, ניתוח הממצאים והפקת דוחות מפורטים.
דרישות:
תואר ראשון בהנדסת חשמל, הנדסת מחשבים או תחום רלוונטי אחר - חובה
ניסיון מוכח של 5 שנים לפחות בפיתוח ואימות תכן FPGA, לרבות עבודה עם רכיבי Altera.
הבנה מעמיקה של עקרונות תכן דיגיטלי ושליטה בשפות תיאור חומרה (HDL) כגון VHDL, Verilog או SystemVerilog.
שליטה בכלי סימולציה מתקדמים ובמתודולוגיות אימות עבור סביבות Offline (Questa/Modelsim) ו- Real-Time (SignalTap).
היכרות עם פרוטוקולי תקשורת נפוצים כגון SPI, I2C, UART, JESD204, AXI. המשרה מיועדת לנשים ולגברים כאחד.