משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
להשיב נכון: "ספר לי על עצמך"
שימו בכיס וצאו לראיון: התשובה המושלמת לשאלה שמצ...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים בכלל ביטוח ופיננסים
סוג משרה: משרה מלאה
אנחנו מחפשים אנשים שמעוניינים להיות חלק ממשהו גדול. חלק מכלל!
לאגף קשרי לקוחות אנחנו מחפשים משווק/ת פנסיוני/ת
למה דווקא כלל ביטוח?
חברת כלל מעניקה יציבות, מקצועיות ותנאים מהטובים בענף! רכב צמוד, מחשב וטלפון נייד, כרטיס סיבוס, תחרויות, פרסים, הוקרה על הישגים, ונסיעות לחו"ל! בואו לעבוד איתנו!
מה תעשו?
-תהיו אחראים על הגדלת מכירות ביטוחים פנסיוניים ומוצרי הפרט אצל המעסיקים
-תשמרו מעסיקים, תפגשו פרונטלית עם מעסיקים והעובדים אצלם
-תתנו ייעוץ פנסיוני וביטוחי ללקוחות
-תייצרו לידים ממקורות הפעילות
-תקיימו ממשקים פנים ארגוניים עם מחלקות תפעול, מטה החטיבה ועוד


כלל היא מעסיקה שתומכת בגיוון והכלה ומגייסת מועמדים ומועמדות מרקע שונה.
מיותר להגיד שהמשרה מיועדת לנשים, גברים וכל מי שביניהם:)
דרישות:
מה אנחנו מחפשים?
-רישיון של משווק פנסיוני- חובה
-ניסיון מכירתי קודם- חובה
-ניסיון תעסוקתי מבתי השקעות/ חברות ביטוח יתרון משמעותי
-בעלי תואר אקדמאי בתחומי הכלכלה- יתרון
-יכולת הובלה, הנעה, יוזמה וניהול בסביבה מרובת משימות
 
**המידע נמסר בהסכמתך ומרצונך ובין היתר לצורך בחינת התאמתך למשרה, וללא המידע לא נוכל להעריך את התאמתך לתפקיד. למידע נוסף אודות המידע שנאסף, השימוש בו ולמי נמסר המידע, וכן למידע אודות זכויותיך לעיון ותיקון המידע ולפרטי הממונה על הגנת הפרטיות, ראה מדיניות הפרטיות למועמדים באתר כלל ביטוח. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8368919
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים בקבוצת גדיש הנדסה וניהול
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה
לקבוצת גדיש חברת ניהול מובילה דרושה מזכירה / פקידה מנוסה ומקצועית לתפקיד מגוון ומעניין.
התפקיד כולל מגוון רחב של משימות אדמיניסטרטיביות וארגוניות המהוות חלק מהותי מהתפעול היומיומי. המועמד/ת י/תהיה אחראי/ת לניהול יומנים, תיאום פגישות ואירועים, טיפול בהתכתבויות ומסמכים שונים,הכנת מסמכים והפצתם, הכנת מצגות ועוד. התפקיד דורש יכולת ארגון גבוהה, דיוק וקפדנות בביצוע המשימות השונות. כמו כן, ניהול המשרד השוטף.
התפקיד מציע הזדמנות מצוינת לפיתוח מקצועי ואישי בסביבת עבודה דינמית ומאתגרת. המועמדת תהיה חלק ממערכת עבודה מקצועית ותוכל להשפיע על התהליכים הארגוניים. התפקיד מתאים למועמדת בעלת גישה שירותית, יכולת עבודה בצוות ורצון למצוינות בביצוע. העבודה במשרה מלאה.
דרישות:
? דרוש ניסיון של 3-5 שנים בתפקידי מזכירות או פקידות
? תואר ראשון - חובה
? שליטה מלאה ברכיבי Office - חובה
? יכולות ארגון וסדר גבוהות
? דיוק וקפדנות בביצוע משימות
? יכולת עבודה תחת לחץ ועמידה בלוחות זמנים
? כישורי תקשורת בין-אישית מצוינים
? יכולת עבודה עצמאית ובצוות
? גישה שירותית ומקצועית
? זמינות למשרה מלאה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8540286
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים באוניפארם בע"מ
סוג משרה: מספר סוגים
עריכת חומר מקצועי להגשה למשרד הבריאות לצורך רישום תכשירים חדשים, תחזוקת תיקי רישום עבור תכשירים רשומים (חידושי רישום, שינויים, מעקב אחרי התחייבויות).
עבודה מול גורמים רלוונטיים בחברה.
דרישות:
תואר ראשון ברוקחות -ייתרון משמעותי
תואר שני רלוונטי - יתרון
אנגלית ועברית ברמה גבוהה מאד
שליטה בתוכנות הOFFICE. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8547620
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים בהמרכז לחינוך סייבר
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
לתוכנית המצוינות מגשימים סייבר העוסקת בהדרכת בני נוער (כיתות י'-י"ב) בתחומי המחשבים והסייבר, דרושים.ות מדריכים.ות להדרכה טכנולוגית משמעותית ומאתגרת.

התפקיד כולל הדרכה טכנולוגית, ליווי קבוצת לימוד וחניכת חניכים/ות מצטיינים בכל רחבי הארץ, עם התמקדות בפריפריה הגיאוגרפית והחברתית.

המשרה בהיקף של 8 שעות שבועיות בשעות אחר הצהריים: 3 שעות פרונטליות בכיתה ו-5 שעות עבודה מהבית (השעות הינן עבור כיתת לימוד אחת).
דרישות:
- סטו'/בוגר/ת לתואר טכנולוגי
- ניסיון עבודה על פרויקט טכנולוגי גדול אחד לפחות (אפשר מתקופת הלימודים)
- יכולת ניהול (עדיפות לניסיון ניהולי-פיקודי)
- יכולת לקחת פרויקט גדול ולנתח ולפרק אותו לחלקיו ולמשימות
- ידע בשניים או יותר מהתחומים הבאים: Assembly / C ++ / C / רשתות תקשורת / Python ומערכות הפעלה
- שליטה והבנה עם מערכת ניהול הגרסאות Git וכליה
- היכרות עם OOP
- גישה חינוכית וחברתית ויכולות בין אישיות גבוהות מאוד
- יכולת להציב גבולות עם פתיחות ומסוגלות להתגמש כשצריך
- בעל יכולת ומוכנות ללמוד במהירות נושא טכנולוגי חדש שאיננו מכיר ולהתמודד איתו, או לפחות סקרנות רחבה לתחום ומוכנות ללמוד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8535306
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
לפני 18 שעות
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה ועבודה היברידית
לחברה חשבונאית ייחודית ומובילה בתחומה, דרוש/ה כלכלן/ית לתחום התמחיר למגזר ההתיישבותי.
במסגרת התפקיד: בניית תקציב ותחזיות, ניתוחי כדאיות, ביצוע בקרות על תהליכים.
העבודה במשרה מלאה עם אופי היברידי וכוללת נסיעות.
דרישות:
תואר ראשון בכלכלה- חובה.
ניסיון ככלכלן/ית/ תמחירן/ית - חובה
ניסיון בעבודה מול קיבוצים- חובה!
שליטה מעולה באקסל.
יכולת אנליטית, הבנה וניתוח נתונים מרובים.
רישיון רכב- חובה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8543040
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים בארגון השומר החדש (ע"ר) | עמותה
סוג משרה: משרה מלאה
אחריות מלאה על הוצאה לפועל של מסעות ופעילויות רביומיות וכן פרויקטים ואירועים מיוחדים - משלב חתימת החוזה והתמחור ועד לביצוע, בקרה, סיכום והפקת לקחים. התפקיד כולל תכלול ממשקים רבים בארגון, עמידה ביעדים תקציביים והבטחת ביצוע מקצועי, חינוכי ובטיחותי.

מסעות ופעילות רביומית
* הובלת כלל תהליך ההפקה - מחוזה חתום ועד סיכום והפקת לקחים.
* חיבור ותכלול כלל מחלקות הארגון לטובת הוצאת המסע לפועל.
* בקרה וביקורים בשטח, אחריות לתוכן ולהדרכה ברמת המאקרו.
* ניהול קשר עם שותפים ווידוא עמידה בדרישות מזג אוויר, בטיחות ונהלים.
* שותפות בהכשרת רכזי מסעות ומדריכים.

פרויקטים ואירועים מיוחדים
* אחריות על הוצאה לפועל בהתאם לתכנון רעיוני ותקציבי מאושר.
* שותפות בבניית פעילויות חדשות ובדיקת היתכנותן.
* תכלול כלל המחלקות לטובת ביצוע איכותי והתאמות בזמן אמת.
* ניהול הקשר מול הלקוח לאחר סגירת החוזה.

ניהול ובקרה
* הוצאת דרישות לחמ"ל, רכש, לוגיסטיקה, בטיחות והדרכה.
* בקרה שוטפת על תקציבי מסעות
דרישות:
* היכרות וניסיון בעולם הוצאת טיולים ומסעות, בדגש על עבודה מול בתי ספר.
* ניסיון חינוכי בהובלת קבוצות - יתרון.
* ניסיון בהפקת אירועים, בדגש על אירועים חינוכיים.
* ניסיון בניהול ובקרה תקציבית.
* יכולת בניית פעילות מרמת רעיון ועד ביצוע בפועל.
* היכרות עם נהלי חוזר מנכ"ל - יתרון.
* ייצוגיות גבוהה מול שותפים ולקוחות.
* יכולת עבודה עצמאית וניהול משימות בקצב גבוה.
* רישיון נהיגה - חובה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8558008
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
לפני 18 שעות
דרושים במי עדן
סוג משרה: מספר סוגים
תנאים נוספים:רכב צמוד
התפקיד כולל חלוקת כדי מים ללקוחות החברה- פרטיים ועסקיים באזור הצפון
קבלת משאית לאחר קבלת קו חלוקה - עד אז נדרשת הגעה עצמאית לסניף בתקופת ההכשרה.
עבודה פיזית מאומצת! לאחר 3 חודשי עבודה, פוטנציאל שכר גבוה מאוד!!!!
תנאים מעולים למתאימים/ות! סיבוס, ימי גיבוש, מתנות בחגים, אופק קידומי ועוד!
שעות עבודה: א'-ה' 6:30- סיום הקו, ימי שישי לסירוגין (ניתן לסיים גם בשעות הצהריים!)
דרישות:
רישיון בתוקף C או C1 - חובה
יכולת הגעה עצמאית לסניף בתקופת ההכשרה - חובה!!
נכונות לעבודה פיזית מאומצת - חובה!
עברית ברמת שפת אם- קריאה וכתיבה- חובה!
ניסיון כנהג/ת חלוקה במשך שנה - יתרון משמעותי המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8552705
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים בארגון השומר החדש (ע"ר) | עמותה
סוג משרה: מספר סוגים
הצטרפו לעשייה משמעותית במשל"ט המבצעי של השומר החדש.

מה עושים בתפקיד?
גיוס מתנדבים: חזרה לפניות, שיבוץ להכשרות וקליטה במערכת.
שיבוץ המתנדבים למשמרות ובקרה.
קשר שוטף מול המתנדבים, ראשי הצוותים ורכזי השטח
הפקת דוחות וניתוחם.
השתתפות פעילה בישיבות צוות.
הגעה להכשרות, ימי גיוס וערבי יחידות בהתאם לצורך.
עבודה בצוות
צפייה במצלמות, מענה לפניות, מעקב כניסה ויציאה ממשמרות, מענה למצבי חירום
דרישות:
- זמינות לעבודה במשמרות (לילות, ערבים, בקרים סופ"ש וחגים)
- אחריות, קבלת החלטות בזמן אמת ויכולת תפקוד תחת לחץ
-יכולת עבודה עצמאית ובצוות
- שליטה גבוהה במחשב ובמערכות תפעול
- יחסי אנוש מצוינים
-יתרון להיכרות עם המגזר החקלאי או עולם ההתנדבות המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8451802
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
לפני 18 שעות
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
לארגון אבטחה ושמירה וותיק ומוערך, דרוש/ה מנכ"ל/ית בעל/ת חזון ותשוקה למצוינות להובלת החברה לשיאים חדשים.
התפקיד כולל אחריות מקצה לקצה על פעילות הארגון, גיבוש אסטרטגיה עסקית, הרחבת הפעילות בשוק, ניהול דרג המנהלים הבכיר ועבודה צמודה מול בעלי החברה.

תחומי אחריות מרכזיים:
הובלה אסטרטגית: גיבוש ויישום תוכניות עבודה להגדלת הרווחיות והצמיחה העסקית.
ניהול והנעה: הובלת צוות הנהלה רחב וטיפוח הון אנושי איכותי.
ניהול תפעולי כולל: אחריות מערכתית על מערכי הכספים, השיווק, המכירות והאופרציה בשטח.
פיתוח עסקי: יצירת שיתופי פעולה אסטרטגיים ושימור קשרים ארוכי טווח עם לקוחות מפתח.
רגולציה וציות: הבטחת עמידה מלאה בתקני האבטחה המחמירים ונהלי הענף.
ייצוג ובקרה: ייצוג החברה מול גורמי חוץ, ניהול סיכונים ודיווח שוטף לבעלי החברה

המשרה מיועדת לנשים וגברים כאחד.
רק פניות רלוונטיות ייענו ובדיסקרטיות מלאה.
דרישות:
ניסיון ניהולי: לפחות 10 שנים בתפקיד ניהול בכיר בענף האבטחה - חובה.
הבנה מקצועית: היכרות מעמיקה עם שוק האבטחה בישראל, האתגרים הרגולטוריים והנהלים הרלוונטיים.
יכולות מנהיגות: כושר הובלה מוכח, יכולת קבלת החלטות בתנאי לחץ והנעת עובדים ליעדים.
חשיבה עסקית: כישורים אנליטיים, הבנה פיננסית גבוהה ויכולת ניהול משא ומתן ברמה גבוהה.
תקשורת בינאישית: יחסי אנוש מעולים ויכולת עבודה בצוות הנהלה.
יתרון טכנולוגי: היכרות עם טכנולוגיות ומערכות אבטחה מתקדמות.
* המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8563085
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
לפני 18 שעות
דרושים באמ קיי אס אינסטרומנטס ישראל בע"מ
מיקום המשרה: כרמיאל
סוג משרה: מספר סוגים
כמחסנאי/ת בחברת MKS, תהיה/י חלק מקבוצת העובדים ברצפת הייצור בה תעסוק/י בתהליכי קבלה ומכירות, ותספק/י שירות למחלקות השונות.
חברת MKS מספקת שירותים הכוללים פתרונות הגנה והרכבה למעגלים עבור מוליכים למחצה ומערכות אלקטרוניות, ומבטיחה עמידה בתקנים בינלאומיים ובקרת איכות ברמה גבוהה.
במסגרת התפקיד תהיה/י אחראי/ת על:
ספירת מלאי, ניהול מלאי, דיווחים על רמות המלאי, קיוטים ופיזורים לפי צורך
אריזת מוצרים כולל בקרת איכות לפני שליחה ללקוח
ביצוע בדיקות ויזואליות
השתלבות בפעילות השוטפת של המחסן ותמיכה בקו הייצור
עבודה תוך שמירה על סטנדרטים בינלאומיים בתחום האלקטרוניקה
שמירה על תהליך עבודה יעיל משלבי הייצור ועד למשלוח ללקוח
דרישות:
3+ שנות ניסיון עבודה במחסן ממוחשב - יתרון
ניסיון עבודה עם מערכות משלוחים, משלחים והעברת נתונים
אחריות ואמינות, מוסר עבודה ויכולת עבודה בצוות
יכולת עבודה בסביבה ממוחשבת
אנגלית טכנית
יתרון ידע ב-Lean
עדיפות לניסיון במחסנים בחברות אלקטרוניקה
ניסיון בPriority - יתרון
עבודה בהתאם לנהלי איכות הסביבה ובטיחות (EHS)
עבודה פיזית וטכנית, הרמת משקלים ואינטגרציה
עבודה במשמרות, כולל ימי שישי ושעות נוספות במידת הצורך
מגורים באזור הצפון (הסעות מכרמיאל/ עכו/ נהריה/ מעלות/ קריות)
אפשרות לעבודה מועדפת המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8557441
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים בJob space
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
אוהבים את עולם הדו-גלגלי? מוסך מוביל בבית ג'ן מגייס מכונאי/ת מנוסה לצוות חזק עם שכר מתגמל במיוחד ותנאים מעולים!

תיאור תפקיד:
- ביצוע עבודות מכונאות שוטפות ומורכבות לאופנועים בסביבה מקצועית ומאובזרת.
- אבחון ותיקון תקלות ברמה גבוהה וביצוע עבודות תחזוקה.
- עבודה קבועה ויציבה בארגון המעריך את עובדיו ומתגמל על הצלחה.
- הזדמנות להתפתח מקצועית בתוך צוות חזק ומנוסה.

שכר ותנאים:
- שכר: תגמול הולם לפי הקישורים
- חבילת תנאים מפנקת: בונוסים על ביצועים והחזרי נסיעות.
- היקף משרה: משרה מלאה.
- מיקום: בית גן

אל תפספסו את ההזדמנות! אם המשרה הזו תפורה עליכם - שלח/י קורות חיים עוד היום!
דרישות:
- ניסיון קודם של 3 שנים לפחות בתחום מכונאות האופנועים - חובה.
- התחייבות לעבודה לטווח ארוך.
- מוסר עבודה גבוה, דיוק ויכולת עבודה עצמאית בשטח המוסך.
- תשוקה אמיתית לעולם האופנועים והדו-גלגלי.

שליחת קורות חיים או הגשת מועמדות מהווה הסכמה לכך שחברת גוב ספייס בעמ תשמור ותשתמש בפרטיך, לרבות למטרת פנייה אליך בנוגע למשרות נוספות ודומות ולהעברת פרטיך למעסיקים פוטנציאליים בעתיד.
השימוש במידע ייעשה בהתאם למדיניות הפרטיות של החברה ובה גם מידע על זכויותיך. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8560841
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
לפני 18 שעות
מיקום המשרה: מספר מקומות
סוג משרה: מספר סוגים
עבודה בסניפי - תל אביב, חולון, פתח תקווה
תפקיד:
בנקאי לקוחות - לא צריך נסיון - הכשרה עלינו
העבודה כוללת קבלת לקוחות בסניף לפתיחת חשבונות, מתן פתרונות פיננסיים
עבודה מאתגרת שמשלבת שירות ומכירה

שעות: 4 ימים בשבוע מ 8:30-16:30, יופ אחד בשבוע מ 8:30-18:30
תנאים מעולים
מענק
ארוחות
דמי חופשה פרטית
משכורץ 13 ועוד:)
דרישות:
בגרות מלאה - חובה
תואר ראשון - יתרון
נסיון בשירות - יתרון המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8308082
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים באורטל משאבי אנוש (בת ים)
סוג משרה: מספר סוגים
תנאים נוספים:הסעות, החזר הוצאות
מיידי! מיידי! אנחנו מגייסים מאבטחים.ות לאתר מבקרים! תנאים של עובדי חברה בחברה הכי רווחית בארץ! ארוחות, פינוקים, טיולים ומה לא!! הזדמנות להשתלב בתפקיד מאבטח.ת בחברה הכי מפנקת שיש!
במסגרת התפקיד תהיה לך אחריות על ביטחון האתר, שמירה על ביצוע נהלי בטיחות באזורים התפעולים,
תקן בירושלים+ מודיעין+ הוד השרון+בני ברק+ ראשון לציון וקרית שמונה!
מוכר כעבודה מועדפת.
דרישות:
שירות צבאי- יתרון
ניסיון באבטחה- יתרון
זמינות למשמרות - חובה! המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8563601
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
לפני 18 שעות
דרושים בהקריה הרפואית רמב"ם
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
* הקמה, הגדרה ותחזוקה שוטפת של ציוד תקשורת בסביבה של אלפי משתמשים
* תפעול, תמיכה ופתרון תקלות בתשתיות תקשורת קוויות ואלחוטיות
* עבודה Hands-On עם מתגי ופתרונות Aruba (כולל מתגים, בקרי אלחוט, Aruba Central / ClearPass - יתרון)
* הגדרה, הקמה ותפעול שוטף של FW מסוג FortiGate, כולל כתיבת חוקים ואופטימיזציה
* יישום, הגדרה ופתרון תקלות במערכות VPN מבוסס F5 לחיבור מרחוק של עובדים וספקים
* ביצוע טכני של פרויקטים תשתיתיים: הרחבות, מיגרציות, הקשחות ושיפור ביצועים
* טיפול בתקלות מורכבות ו- Troubleshooting מתקדם
* הקמה, קינפוג והבטחת רציפות רשת ה- Wi-Fi בסביבה עתירת מכשירים (IoT, ציוד רפואי וכו')
* כתיבת תיעוד טכני, נהלים ושרטוטי רשת
* יישום דרישות וסטנדרטים רלוונטיים לעולמות הבריאות והסייבר ברמת התשתית
דרישות:
* ניסיון מוכח של 5 שנים בפריסה, הגדרה ותפעול רשתות תקשורת גדולות ומורכבות
* ניסיון מעשי ומעמיק עם Aruba (מתגים ופתרונות אלחוט)
* ניסיון מוכח בעבודה עם FW מסוג FortiGate כולל הקמה, כתיבת חוקים וניהול חיבורי VPN
* ניסיון בניטור תעבורה ופתרון תקלות עומק (3L/2L)
* ידע וניסיון מעמיק בהקמה ותחזוקה של רשתות Wi-Fi בסביבה צפופה
* ניסיון בעבודה בסביבת High Availability ו- Redundancy
* יכולת עבודה בסביבה תפעולית קריטית, הכוללת פתרון תקלות תחת לחץ וזמינות גבוהה

יתרון משמועתי:
* ניסיון בעבודה בארגון ארגון Enterprise גדול
* היכרות עם ציוד רפואי המחובר לרשת ודרישותיו
* ניסיון עם NAC (ClearPass)
*הסמכות מקצועיות (CCNP)

כישורים נוספים:
* אחריות גבוהה ויכולת עבודה עצמאית
* שירותיות ויכולת עבודה מול ממשקים רבים
* סדר, ארגון ויכולת תיעוד
* זמינות למענה בשעות חריגות / כוננויות לפי צורך המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8525672
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
לפני 18 שעות
דרושים בסונול
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה ומתאים גם להורים / שעות גמישות
תנאים נוספים:רכב צמוד, החזר הוצאות
אחריות על ניהול מלאי הדלקים בסונול ואחראיות על הזרמתו בין האתרים השונים, ברמה היומית והחודשית.
תכנון וניהול אספקת הדלקים בהתאם לצרכים תפעוליים ותחזיות צריכה
טיפול בהסכמי רכש דלקים והסכמים נוספים בתחום התשתיות
מעקב וניהול מחירי הדלקים השוטפים ובקרה על הרכש השנתי והחודשי
ניהול מלאי התוספים, כולל הזמנות רכש ותהליכי יבוא
ניהול רכש ומלאי השמנים
עבודה שוטפת מול ספקים
טיפול וניהול פעילות מול לקוחות כמו חברות דלק ותחנות כוח.
דרישות:
תואר ראשון בכלכלה או תואר רלוונטי אחר - חובה
שליטה גבוהה ב-Excel - חובה
ניסיון קודם ככלכלן/ית או בתפקיד דומה - חובה
ניסיון בתחום רכש, סחר דלקים או ניהול מלאי - יתרון
יכולת אנליטית גבוהה, ראייה מערכתית ויכולת עבודה עצמאית
יכולת עבודה מול ממשקים מרובים וגורמי חוץ המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8545315
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Workload Analysis Researcher within our company Cloud's MSCA organization, you will be integral to developing silicon solutions powering our company's direct-to-consumer products. You will join a Research and Development team focused on analyzing and profiling workloads requirements within the company Cloud environment. Your role will involve conducting in-depth research on CPU optimization, feature development, and ML usages over compute platforms, contributing to identifying key areas of investment and future opportunities. This role offers a unique opportunity to perform groundbreaking research with a significant impact on both research methodologies and industry products, within the server chip architecture team. Your work will directly influence the next generation of hardware experiences for millions of our company users and Cloud customers.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan and execute detailed analysis of CPU workloads within the company Cloud infrastructure, analyze trends and map future requirements.
Collaborate closely with architecture and modeling owners to understand design specifications and identify critical scenarios related to CPU performance and efficiency.
Develop and implement custom workload generation tools and methodologies to simulate real-world usage patterns on our company Cloud platforms.
Analyze the impact of machine learning applications on CPU usage, identifying opportunities for optimization and feature enhancements.
Lead the investigation and development of metrics to measure CPU performance and efficiency, presenting findings to stakeholders and contributing to strategic decisions.
Requirements:
Minimum qualifications:
PhD in Electrical and Electronics Engineering, or equivalent practical experience.
2 years of experience with software development in C++ programming language.
1 years of experience with data structures or algorithms.
Preferred qualifications:
Experience in performance modeling, performance analysis, and workload characterization.
Experience applying machine learning techniques and inference usage models on hardware.
Expertise in CPU architecture disciplines such as branch prediction, prefetching, value prediction, and caching policies.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544223
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
In this role, you will conduct Place and Route experiments and sensitivity analyses to influence standard cell library architecture, metal stack definitions, and design rules. You will collaborate with Foundry, IP, and Architecture teams to identify Power, Performance, and Area (PPA) bottlenecks and drive System Technology Co-Optimization (STCO) initiatives.
Your work will involve performing high-fidelity physical implementation sweeps, analyzing the impact of scaling boosters, and developing automated methodologies to quantify PPA gains. By navigating the trade-offs between process complexity and design performance, you will ensure our companys hardware achieves efficiency and power density.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Execute high-fidelity Place and Route experiments to evaluate the PPA impact of advanced process features, library architectures, and design rule variations on datacenter-class IP.
Drive Design Technology Co-Optimization by collaborating with foundries and internal technology teams to define optimal metal stacks, track heights, and scaling boosters (e.g., backside power delivery, buried power rails).
Quantify process entitlement through systematic benchmarking of logic and memory macros, identifying bottlenecks in power density and timing closure for next-generation nodes.
Develop automated physical design methodologies and flows to accelerate technology pathfinding and enable rapid what-if analysis of emerging transistor architectures.
Influence System Technology Co-Optimization by partnering with Hardware Architects and Circuit Designers to translate process-level innovations into system-level performance gains.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
2 years of experience in Physical Design (RTL-to-GDS) or Technology Development, focusing on advanced nodes (e.g., 7nm, 5nm, or below).
Experience with industry-standard Place and Route (P&R) tools and Static Timing Analysis (STA) tools.
Experience in CMOS device physics, FinFET/nanosheet architectures, and the impact of layout parasitics on PPA.
Experience in scripting and automation using Tcl and Python (or Perl) to manage design sweeps and data extraction.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience in Design Technology Co-Optimization (DTCO), including standard cell library characterization, metal stack optimization, and evaluation of scaling boosters (e.g., backside power delivery).
Experience working with major foundry technology files (PDKs) and interpreting Design Rule Manuals (DRM) to guide physical implementation.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544218
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.
Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544216
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications.
In this role, youll work to shape the future of strategic Data Center silicon. Youll be an early and key contributor in a nascent high-growth team that pushes boundaries, developing advanced custom IP and solutions. You will require expertise in one or more of the following areas: wireline communications, analog circuit design, Digital Signal Processor (DSP) design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed input/output (IO) industry standards. Your role has a significant component of cross-collaboration with a broad set of cross-functional organizations. You'll bring out the best in the team to deliver designs that serve many of our companys advanced data center products.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architect and design high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterize performance, and test for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure seamless integration into System-on-Chips (SoCs).
Adhere to standards like IEEE or OIF for high-speed protocols and optimize power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience in analog mixed signal or high-speed IO development.
Experience defining and taking to High Volume Manufacturing (HVM) leading edge mixed-signal or high-speed IO designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on wireline silicon architecture and design.
Experience with technical innovation in mixed-signal and high-speed IO solutions.
Experience working on high-performance, data center class IP, from concept through high-volume deployment.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544213
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure. You will verify digital designs, collaborate closely with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, or a related field.
Experience with verification techniques, and the full verification life cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with Application-Specific Integrated Circuit (ASIC) standard interfaces and memory system architecture.
Experience in four or more System on a chip (SOC) cycles.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544210
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work to shape the future of the Data Center silicon. Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications. You will be a key contributor in the growth team, developing advanced custom IP and solutions. We seek experienced applicants with expertise in one or more of the following areas: wireline communications, analog circuit design, DSP design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed IO industry standards. You will collaborate with a set of cross-functional organizations. You will serve many of our companys advanced data center products.The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our companyservices around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architecture and design of high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterizing performance, and testing for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure integration into System-on-Chips (SoCs).
Adhere to standards like Institute of Electrical and Electronics Engineers(IEEE) or Optical Internetworking Forum (OIF) for protocols and optimizing power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
10 years of experience in analog mixed signal and high-speed Input/Output development.
Experience defining and taking to High Volume Manufacturing(HVM) leading edge mixed-signal or high-speed IO designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science.
Experience in mixed-signal and high-speed Input/Output (IO) solutions.
Experience working on high-performance, data-center class IP, from concept through high-volume deployment.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544208
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Lead a complex ASIC subsystem and understand how it interacts with software and other ASIC subsystems to implement groundbreaking data center networks.
Define high-performance hardware/software interfaces. Write micro architecture and design specifications.
Define efficient micro-architecture and block partitioning/interfaces and flows.
Implement designs in SystemVerilog.
Collaborate closely with software, verification, and physical design stakeholders to ensure the designs are complete, correct, and performant.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
4 years of experience architecting networking ASICs from specification to production.
Experience developing RTL for ASIC subsystems.
Experience in micro-architecture, design, verification, logic synthesis, and timing closure.
Preferred qualifications:
Experience architecting networking switches, end points, and hardware offloads.
Experience working with design networking like Remote Direct Memory Access (RDMA) or packet processing and system design principles for low latency, high throughput, security, and reliability.
Experience working with software teams optimizing the hardware/software interface.
Proficiency in TCP, IP, Ethernet, PCIe, DRAM, Network on Chip (NoC) principles and protocols.
Proficiency in a procedural programming language (e.g., C++, Python, Go).
Understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544206
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use your ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate closely with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
As a Design Team Manager within the Server Chip Design team, you will oversee the IP and SoC VLSI design cycle from architecture to production. In this role, you will own and manage IP, subsystems and SoC development, leading a group of designers and design tech leads.
You will be responsible for mentoring and developing team members and tech leads while driving improvements in leadership, technical execution, and design flows.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Manage a team of tech leads and designers. Develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
Lead design activities at IPs, subsystems, and SoC.
Plan, execute, track progress, assure quality, and report status of the assigned activity.
Work closely with internal customers and support multiple activities and deliverables.
Assure and manage deliverables quality at all RTL design categories including reviews, static checks, design for physical design, power, etc.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in RTL design cycle from IP to SoC, from specification to production.
8 years of experience in execution teams management.
Experience in the following areas: RTL design, design quality checks, physical design aspects of RTL coding, and power.
Preferred qualifications:
Experience with synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with a scripting language like Python or Perl.
Experience with design for test and its impact on design and physical design.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
Knowledge of one of these areas: PCIe, UCIe, DDR, AXI, CHI, Fabrics, ARM processors family.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544202
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a research and development team. You will build verification components, constrained-random testing, system testing, and verification closure. You will verify digital designs, collaborate with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. You will manage the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with strategic value add (SVA) and industry-leading formal tools.
Identify and write all types of coverage measures for stimulus and corner cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in electrical engineering or equivalent practical experience.
4 years of experience working with design networking like remote direct memory access (RDMA) or packet processing and system design principles for low latency, throughput, security, and reliability.
Experience creating and using verification components and environments in standard verification methodology.
Preferred qualifications:
Experience in verifying digital systems using standard internet protocol (IP) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Experience in transmission control protocol (TCP), IP, ethernet, PCIE, and dynamic random-access memory (DRAM), network on chip (NoC) principles and protocols.
Experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance test plans.
Experience with verification techniques and the full verification lifecycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544199
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define, develop and execute post-silicon validation content on both pre-silicon setups and real silicon platforms in the lab.
Drive silicon from being a chip towards becoming a product.
Debug and investigate issues along cross-functional teams such as Firmware (FW), Software (SW), Design, Design Verification (DV), Architecture (ARCH) and multiple production teams.
Provide a quality functional coverage for our company designs.
Test Development and Automation, Design, implement, and maintain validation tests using scripting and programming languages (e.g., Python, C/C++) to verify SmartNIC functionality and performance.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical/Computer Engineering, Computer Science, related field, or equivalent practical experience.
5 years of experience with functional tests for silicon validation (i.e., writing in C or C++).
5 years of experience in silicon bring-up, functional validation, characterizing, and qualifying silicon.
Preferred qualifications:
Experience with hardware prototyping, including hardware/software integration (i.e., pre-silicon use of emulation, software-based test, and diagnostics development).
Experience and knowledge in packet processing, data path, packet buffering, scheduler, networking protocols offload engine.
Knowledge in L1/L2 layers, Ethernet SerDes, MAC+PCS.
Knowledge of System on a chip (SoC) architecture, including boot flows and embedded processors/firmware.
Ability to focus on validating key features, including Ethernet interface (SerDes, MAC + PCS) PCIe high-speed interface, network protocols (e.g., Ethernet, RDMA, NVMe), packet processing, data path, packet buffering, and embedded processors/firmware.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544195
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Drive the sign-off timing convergence for high-performance designs.
Set up the timing constraints, define the overall static timing analysis (STA) methodology, set up the STA infrastructure and sign-off convergence flows, and work closely with block owners throughout the project for sign-off timing convergence.
Work with logic designers to drive architectural feasibility studies, develop timing, and explore RTL/design trade-offs for physical design closure.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, a related technical field, or equivalent practical experience.
8 years of experience with static timing analysis, including sign-off corner definitions, process margining, interface timing constraints, timing convergence, and frequency goals setup with technology scaling.
Experience in constraints development for sub systems or SOC.
Preferred qualifications:
Experience with full-chip static timing analysis and timing closure.
Experience with scripting languages (e.g., Python, Perl, or TCL).
Experience with ASIC physical design flows and methodologies, including synthesis, place and route (P&R), static timing analysis (STA), formal verification, and clock domain crossing (CDC).
Knowledge of semiconductor device physics and transistor characteristics.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544192
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will use your Application-Specific Integrated Circuit (ASIC) design experience to be part of a team that develops the ASIC SoC from Plan of Record (POR) to Production. You will be creating SoC Level micro architecture definitions, RTL coding and will do all RTL quality checks. You will also have the opportunity to contribute to design flow and methodologies. You will collaborate with members of architecture, software, verification, power, timing, synthesis dft etc. You will face technical tests and develop/define design options for performance, power and area.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Participate in architecture feedback.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience with digital logic design principles, RTL design concepts, and languages such as Verilog or SystemVerilog.
Experience with logic synthesis techniques to optimize RTL code, performance and power including low-power design techniques.
Experience with design sign off and quality tools (e.g., Lint, CDC, etc.).
Experience with SOC architecture.
Experience in logic design.
Preferred qualifications:
Master's degree or PhD in Computer Science or a related technical field.
Knowledge in one of these areas: Peripheral Component Interconnect Express (PCIe), Universal Chiplet Interconnect Express (UCIe), Double Data Rate (DDR), Advanced Extensible Interface (AXI), or Advanced RISC Machines (ARM) processors family.
Knowledge of high performance and low power design techniques.
Knowledge of assertion-based formal verification.
Excellent problem-solving and debugging skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544190
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, and system testing, and drive verification closure. You will verify digital designs, collaborate closely with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning and test execution to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.

We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, or a related field.
Experience with verification techniques, and the full verification life cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with Application-Specific Integrated Circuit (ASIC) standard interfaces and memory system architecture.
Knowledge of CPU/Processor architectures (e.g., pipeline, cache, memory subsystem, instruction sets, exceptions) like ARM, X86 or RISC-V, is highly beneficial for verifying processor cores or IP blocks.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544183
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
our company System Infrastructure builds the cloud for our company services and for our company Cloud customers, by solving business test of performance and cost, utilizing hardware, software, and system solutions.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving team behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification strategy, identify the platform to validate reasoning components.
Define the test plan and strategy with stakeholders, including sign-off and exit criteria.
Plan and execute the verification of Internet Protocols (IPs) using dynamic verification and formal verification.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Science, or equivalent practical experience.
10 years of experience in managing Design Verification (DV) team.
Experience with verifying units using formal and design verification methodologies.
Experience in verification methodologies, tools, and techniques.
Experience in leading technical teams and building cross-functional relationships.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering or Computer Science.
Experience in working with one or more formal verification tools (e.g., JasperGold, VC Formal, Questa Formal, 360-DV).
Experience with verification techniques, and full verification life-cycle.
Experience in leading teams and delivering projects.
Excellent communication skills, with the ability to present technical concepts to audiences.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544177
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will help to develop and maintain emulation infrastructure, tools, and workflow methodologies supporting our Application-Specific Integrated Circuit (ASIC) projects. You will provide emulation infrastructure and methodologies for supporting these projects. You will work with other emulation team members as well as designers, verification engineers, and software teams. You will work with our external vendors, lab support teams, networking and security, and Electronic Design Automation (EDA) tooling and methodology teams to deliver emulation-based prototyping capabilities for our ASIC projects. You will also assist in compiling projects specifying our prototyping platforms, debugging issues in both infrastructure and design, supporting the hardware and lab bring up, and verifying our ASIC systems.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Help in maintaining and upgrading emulation infrastructure and act as a primary interface to emulation vendors.
Explore emulation methodologies, gather feedback from the team, and implement emulation workflows and methodologies.
Create tooling and automation to support emulation EDA tools, licensing, and job management in our company infrastructure.
Support emulation team members with debugging hardware, tooling, and project-specific issues.
Help to bring up external interfaces (e.g., USB, PCIe, Ethernet, etc.) on the emulation platforms and create standalone test cases for tool issues encountered in the emulation compile and runtime flows.
Requirements:
Minimum qualifications:
Bachelor's degree in Computer Science, Electrical Engineering, or equivalent practical experience.
Experience with associated EDA tools, automation, and flow enhancements.
Experience using command debug tools (e.g., Verdi, SimVision/Indago, GDB) and programming in C, C++, Perl, TCL, or Python.
Experience with emulation systems, maintenance, upgrades, and methodology enhancements.
Preferred qualifications:
Master's degree in Computer Science, Electrical Engineering, or a related technical field.
Experience deploying EDA tools into distributed environments.
Experience with system administration, networking, and security systems.
Experience with Register-Transfer Level (RTL) design, Verilog, simulation, System Verilog, and assertions.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544172
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו