דרושים » הנדסה » מהנדסת או מהנדס תקשוב במערך מחשוב ומערכות מידע JB-2293

משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP
כל החברות >
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בהטכניון - מכון טכנולוגי לישראל
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
טיפול בתשתיות תקשורת ואבטחת מידע ברשת הטכניון.
מתן שירות ותמיכה שוטפת למשתמשי רשת הטכניון ברמות ובמגזרים השונים.
אחריות תפעולית על תחום התקשורת.
ייזום תיכנון וביצוע של פרויקטים בתחומים הרלוונטיים ובפרט על הארכיטקטורה הקווית להעברת דיבור על גבי רשתות IP.
אחריות על פרויקטים שונים הכוללים אפיון של מערכות תקשורת ושירותים מבוססי אינטרנט)לרבות הכנת תיקי פרויקט(
ומערכות המנהלה בתחום.
אפיון ובחירת פתרונות לתשתיות וטכנולוגיות בהתאם לצורכי הטכניון.
מתן פתרונות ותכנון תשתיות אקטיביות ופאסיביות לרשתות תקשורת.
קביעת תקנים ארגוניים לציוד ואביזרי רשת וקשר עם ספקים/קבלנים.
קביעת מפרטים ושותפות בהכנת מכרזים לציוד תקשוב ואבטחת מידע.
טיפול בתקלות וטיפול בחדרי התקשורת והשרתים.
דרישות:
בעל/ת תואר אקדמי או השכלה רלוונטית יתרון לבעלי ניסיון בתחום.
ניסיון מעשי במתן פתרונות תקשורת בארגונים גדולים.
היכרות עם רשתות LAN/WAN/WIFI ופרוטוקולי תקשורת.
יכולת הכנת מפרטים טכני י ם לפי דרישות הלקוחות ואספקת פתרונות מותאמים.
יכולות אפיון מערכות תקשורת נתונים וידע בעבודה עם תוכנות שירטוט.
היכרות עם המערכות: JUNIPER, Fortigate, ARUBA, CHECKPOINT, CISCO.
עברית ואנגלית ברמה גבוהה, כולל יכולת ביטוי בכתב ובע"פ.
יכולת לעבודת צוות, תודעת שירות גבוהה ויחסי אנוש מעולים.
נכונות לעבודה בשעות נוספות ובשעות לא שגרתיות

הערות
המשרה הינה בהיקף 100%.

* המשרה מיועדת לנשים ולגברים כאחד.
המידע שיימסר על ידך ישמש את הטכניון – מכון טכנולוגי לישראל ו/או מי מטעמו, לצורך בחינת מועמדותך למשרה, לרבות מועמדות למשרות נוספות, וכן לצורך ניהול ותפעול הליכי הגיוס, ולמטרות נוספות בהתאם להודעת הפרטיות למועמדים למשרה בטכניון.
לא חלה עליך חובה חוקית למסור את המידע, אולם אם תבחר/י שלא למסור את המידע, כולו או חלקו, ייתכן שלא ניתן יהיה לבחון את מועמדותך או את התאמתך למשרה.
למידע נוסף, לרבות פירוט סוגי המידע הנאספים והשימושים הנעשים בו, זהות הגורמים שאליהם עשוי המידע להימסר, אופן מימוש זכויותיך לעיון ולתיקון מידע אישי, ודרכי יצירת קשר – ניתן לעיין בהודעת הפרטיות למועמדים למשרה, כפי שמפורסמת באתר הטכניון.

הטכניון פועל לגיוון תעסוקתי ומעודד הגשת מועמדויות מכלל המגזרים
التخنيون يعمل على تعددية التشغيل ويشجع التقديم للمناقصات من جميع الأوساط
 
הסתר
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8461336
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות דומות שיכולות לעניין אותך
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בInfinity Labs R&D
מיקום המשרה: רמת גן וחיפה
סוג משרה: משרה מלאה
העולם משתנה בקצב שלא נראה כמותו. AI, Deep Tech, אוטומציה וכל מי שנשאר במקום פשוט נשאר מאחור.
תואר במדעי המחשב הוא בסיס מצוין והוא נותן הבנה תיאורטית עמוקה.
ועדיין, בשנים האחרונות הרבה בוגרים מצוינים מגלים שהמעבר מהאקדמיה לעבודה הראשונה לא תמיד קורה בקלות. לא כי הם לא טובים, אלא כי השוק מחפש היום משהו נוסף:
יכולת לעבור ממושגים לפרקטיקה. לעבוד בצוות. לכתוב קוד אמיתי. לספק ערך.
ופה אנחנו נכנסים לתמונה.
במסלול הקריירה של אינפיניטי לאבס אתם לא רק מתרגלים קוד
אתם לומדים לעבוד כמו צוות פיתוח אמיתי, עם פרויקטים אמיתיים, מתודולוגיות עבודה, וכלים שבהם צריך לדעת איך ועבור מה להשתמש.
התכנית ללא עלות למתאימים
אנחנו עובדים עם מעל 300 חברות מהשורה הראשונה בישראל ודואגים לשלב אתכם כמפתחי תוכנה /AI מיד לאחר ההכשרה, במשרות הדורשות 2-3 שנות ניסיון.
תקבלו הכשרה פרקטית, מעל 1,800 שעות פיתוח ופרויקטים בפועל, בליווי מנטורים מנוסים.
רק כשאתם מצליחים, גם אנחנו וכך מחזירים את ההשקעה בכם.
דרישות:
- המסלול מיועד לבעלי תואר ראשון בהנדסה/מדעים מדויקים/מדעי המחשב או תואר בהצטיינות עם ציון פסיכומטרי 680+
- אנגלית ברמה גבוהה
- מיומנויות אוטודידקטיות
- אוריינטציה אנליטית
- אין צורך בניסיון קודם בתכנות
המשרה מיועדת לנשים ולגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8573234
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בהטכניון - מכון טכנולוגי לישראל
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
כפיפות: ראש תחום תשתיות ארגוניות וענן.
תיאור:
אפיון, יישום, פיתוח והטמעת תשתיות ארגוניות בתחומי ניהול זהויות, מאגרי משתמשים, דוא"ל ותשתיות ארגוניות אחרות, בהתקנה מקומית ובטכנולוגיות וסביבות ענן.
התפקיד כולל הטמעה ארגונית של מערכת IAM/IDM, אפיון ופיתוח תהליכים וממשקים במערכות ארגוניות.
עבודה שוטפת עם מערכות Microsoft 365, Azure, Active Directory, Defender
שיתוף פעולה עם צוותי אבטחת מידע, פיתוח ותשתיות לצורך יישום פתרונות הזדהות ארגונית, וכן עם צוותים ביחידות הטכניון השונות ובפקולטות.
דרישות:
השכלה/הכשרה רלוונטית בתחומי מדעי המחשב/ מערכות מידע/הנדסת תוכנה.
ניסיון עבודה מוכח של 5 שנים לפחות בתחומים הבאים:
ידע באפיון וניתוח תהליכי עבודה ויישום של כלי ניהול של מידע ארגוני.
הכרות מעמיקה ועבודה עם מערכות ניהול זהויות IDM מסחריות.
עבודה עם כלי ניהול זהויות בענן (Microsoft Entra ID).
ניהול ותחזוקת Active Directory, כולל Group Policies, DNS, DHCP ו-SSO.
הקמה, ניהול ואוטומציה של סביבות Azure
אינטגרציה עם פתרונות היברידיים (Hybrid Identity) Azure Entra ID.
תכנון ויישום פתרונות גיבוי, DR ואבטחת מידע בענן.
כלי ניהול זהויות בענן (Microsoft Entra ID).
קידוד בשפות סקריפט (python/shell/PowerShell/Perl)ופיתוח בסביבה הטרוגנית.
מערכות מידע ארגוניות בכלל ו-SAP בפרט.
סביבות ענן ציבורי Azure/AWS.
ידע בתקשורת ואבטחת מידע.

כישורים ומיומנויות:
יכולת התנסחות גבוהה בכתב ובעל-פה, בעברית ובאנגלית לרבות הדרכה וכתיבות מסמכי עמדה וניתוח חלופות.
יכולת לימוד עצמית גבוהה והובלת נושאים טכנולוגיים.
יוזמה, יצירתיות וכושר ניהול וארגון של פרויקטים.
יחסי אנוש טובים, תודעת שירות גבוהה, שיתוף פעולה עם גורמים שונים ויכולת עבודת במסגרת צוות מולטי-דיסציפלינארי.
זמינות גבוהה גם מעבר לשעות עבודה מקובלות.

הערות: המשרה הינה בהיקף 100%.
* המשרה מיועדת לנשים ולגברים כאחד.
המידע שיימסר על ידך ישמש את הטכניון – מכון טכנולוגי לישראל ו/או מי מטעמו, לצורך בחינת מועמדותך למשרה, לרבות מועמדות למשרות נוספות, וכן לצורך ניהול ותפעול הליכי הגיוס, ולמטרות נוספות בהתאם להודעת הפרטיות למועמדים למשרה בטכניון.
לא חלה עליך חובה חוקית למסור את המידע, אולם אם תבחר/י שלא למסור את המידע, כולו או חלקו, ייתכן שלא ניתן יהיה לבחון את מועמדותך או את התאמתך למשרה.
למידע נוסף, לרבות פירוט סוגי המידע הנאספים והשימושים הנעשים בו, זהות הגורמים שאליהם עשוי המידע להימסר, אופן מימוש זכויותיך לעיון ולתיקון מידע אישי, ודרכי יצירת קשר – ניתן לעיין בהודעת הפרטיות למועמדים למשרה, כפי שמפורסמת באתר הטכניון.

הטכניון פועל לגיוון תעסוקתי ומעודד הגשת מועמדויות מכלל המגזרים
التخنيون يعمل على تعددية التشغيل ويشجع التقديم للمناقصات من جميع الأوساط
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8536047
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
1 ימים
דרושים בהטכניון - מכון טכנולוגי לישראל
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
ליווי והדרכה של סטודנטים ואנשי סגל בשימוש במשאבי HPC בסביבת Linux
מתן סיוע וייעוץ טכני בתוכנות מדעיות, בניית קונטיינרים, בניה והפעלה של אלגוריתמי ML ב- Python ו- TensorFlow
ניהול ותפעול שוטף של מערכות תורים, כולל טיפול בתקלות במערכות
הדרכות ותיעוד - פיתוח חומרי הדרכה והכנת מדריכים מקוונים ומתן הדרכות למשתמשים, כולל תפעול של אתר המידע בנושא HPC
עבודה משותפת עם צוותי המערך לטיפול בתקלות, תחזוקה שוטפת ויישום טכנולוגיות חדשות
שיפור שירות - איסוף משוב מהמשתמשים והמלצה על שדרוגים ושיפורים בשירותי HPC
דרישות:
הכשרה והשכלה בתחומים רלוונטיים
תואר ראשון בתחומי המחשוב יתרון
ידע במערכות הפעלה מבוססות Linux ותכנות בסביבה מדעית - שפות Python, C, Fortran
ניסיון בתפעול אלגוריתמי Machine Learning בשימוש ב- Python ו- TensorFlow יתרון
ניסיון מעשי בעבודה עם מערכות HPC, כולל שימוש במערכות תורים SLURM/PBS יתרון
ניסיון בעבודה עם קונטיינרים יתרון
ידע ושימוש במחשוב ענן, כלי AI יתרון
תודעת שירות גבוהה ויכולת עבודה מול קהל מגוון של משתמשים מתחומים שונים
יכולת תקשורת בין-אישית מצוינת ויכולת להעביר הדרכות
יכולת למידה עצמאית של טכנולוגיות חדשות ויישומן
כישורי פתרון בעיות מורכבות בסביבה טכנית מתקדמת
יכולת עבודה בצוות רב-תחומי
שליטה בעברית ובאנגלית טכנית

הערות: המשרה בהיקף 100%.
 * המשרה מיועדת לנשים ולגברים כאחד.
המידע שיימסר על ידך ישמש את הטכניון – מכון טכנולוגי לישראל ו/או מי מטעמו, לצורך בחינת מועמדותך למשרה, לרבות מועמדות למשרות נוספות, וכן לצורך ניהול ותפעול הליכי הגיוס, ולמטרות נוספות בהתאם להודעת הפרטיות למועמדים למשרה בטכניון.
לא חלה עליך חובה חוקית למסור את המידע, אולם אם תבחר/י שלא למסור את המידע, כולו או חלקו, ייתכן שלא ניתן יהיה לבחון את מועמדותך או את התאמתך למשרה.
למידע נוסף, לרבות פירוט סוגי המידע הנאספים והשימושים הנעשים בו, זהות הגורמים שאליהם עשוי המידע להימסר, אופן מימוש זכויותיך לעיון ולתיקון מידע אישי, ודרכי יצירת קשר – ניתן לעיין בהודעת הפרטיות למועמדים למשרה, כפי שמפורסמת באתר הטכניון.

הטכניון פועל לגיוון תעסוקתי ומעודד הגשת מועמדויות מכלל המגזרים
التخنيون يعمل على تعددية التشغيل ويشجع التقديم للمناقصات من جميع الأوساط
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8572238
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
מיקום המשרה: חיפה וקרית ביאליק
סוג משרה: משרה מלאה
לחברת פיתוח דרוש /ה מתכנת /ת אפליקציות סלולריות בטכנולוגיית Flutter.
העבודה באזור חיפה - קריות.
דרישות:
- ניסיון של שנתיים לפחות בפיתוח אפליקציות סלולריות.
- ידע וניסיון בפיתוח Flutter.
- ידע בפיתוח אפליקציות ןNative IOS (Xcode).
- ידע בפיתוח אפליקציות Native Android ( JAVA ).
- ידע בפיתוח צד שרת    C # / MVC - יתרון.
- המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8520968
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use your ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate closely with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
As a Design & Power Methodology Team Manager within the Server Chip Design team, you will be responsible of managing and leading design and power methodologies from IP to SoC, pre and post silicon. You will be responsible for mentoring and developing team members and tech leads while driving improvements in leadership, technical execution, and design flows.
You will work closely with CAD vendors and internal teams to develop lead design and power methodology and execution.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Manage a team of tech leads and designers. Develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
Lead flow and methodology development and assimilation across multiple groups. Work closely with CAD tool providers as well as internal CAD teams.
Plan, execute, track progress, assure quality, and report status.
Work closely with internal customers and support multiple activities and deliverables.
Drive design methodologies such as design construction, CDC, RDC, SDC. Drive power at: IP and SoC RTL/Gate Level Optimization, estimation, correlation.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in RTL Design cycle IP and SoC.
8 years of experience in team management.
Experience with design methodologies, structural checks, and power estimation/optimization.
Preferred qualifications:
Experience with synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with a scripting language like Python or Perl.
Experience with design for test and its impact on design and physical design.
Knowledge of IP and SOC architecture.
Knowledge of physical design techniques: SDC, Synthesis, EMIR, etc.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545441
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Haifa
Job Type: Full Time
As a member of our physical design team, you will be performing various electrical analyses at the block or chip level, including but not limited to Static/Dynamic IR, EM, Noise, and Signal EM.
You will work with the CAD/technology teams for flow bring-up and validation.
You will also collaborate with the implementation team during the entire chip design cycle to drive sign-off closure for tape-out.
You will handle schedules and support cross-functional engineering efforts.
Requirements:
Minimum BS and 3+ years of relevant industry experience.
Knowledge of computer architecture, circuit design, and low-power techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8559442
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications.
In this role, youll work to shape the future of strategic Data Center silicon. Youll be an early and key contributor in a nascent high-growth team that pushes boundaries, developing advanced custom IP and solutions. You will need expertise in one or more of the following areas: wireline communications, analog circuit design, Digital Signal Processor (DSP) design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed input/output (IO) industry standards. Your role has a significant component of cross-collaboration with a broad set of cross-functional organizations. You'll bring out the best in the team to deliver designs that serve many of our companys advanced data center products.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architect and design high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterize performance, and test for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure seamless integration into System-on-Chips (SoCs).
Adhere to standards like IEEE or OIF for high-speed protocols and optimize power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
15 years of experience in analog mixed signal or high-speed IO development.
Experience defining and taking to High Volume Manufacturing (HVM) leading edge mixed-signal or high-speed IO designs.

Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on wireline silicon architecture and design.
Experience with technical innovation in mixed-signal and high-speed IO solutions.
Experience working on high-performance, data-center class IP, from concept through high-volume deployment.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544135
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define and implement solutions for complex design, integration and verification problems using in-house and external technical solutions or tools. Ensure chip quality by implementing best practices and implementing quality control measures.
Involve in project development and convergence with the highest quality, agreement with issues as they arise through design and implementation, or equivalent relevant experience.
Connect between RTL design, physical design, DFT, external IPs and SoC while maintaining project priorities.
Maintain project infrastructure and stability.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, a related field, or equivalent practical experience.
4 years of experience with design from micro-architecture through implementation with Verilog/SystemVerilog, or VHSIC Hardware Description Language (VHDL).
Experience in scripting.
Preferred qualifications:
Master's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field.
Excellent multitask and facilitation skills.
Excellent problem-solving and communication skills.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545351
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
חברה חסויה
Location: Hod Hasharon and Haifa
Job Type: Full Time
We are currently looking for a Performance Simulation Expert develop and evaluate next generation performance features as well as develop the future generation of our Compute system simulation infrastructure, models and analysis tools
Develop and analyze performance and power features in our cycle accurate pre-silicon model and improve the accuracy of the current Server system simulator
Design the architecture of the new generation system simulation platform that will be used to analyze performance of Server (Compute and AI) workloads and identify performance bottlenecks
Develop new technologies, methodologies and tools for simulation. Analysis and debug of applications and workload on Huawei servers
Propose and simulate optimizations and innovations on the HW and SW in order to improve server performance for given workloads
Distribute the simulation platform, train and support other teams in China and in Europe using the simulation platform, technology and methodology.
Requirements:
MSc or BSc in computer science/EE or area related to computer architecture, or equivalent research experience in industry
At least 7 years of relevant research and development experience in industry and academia in the following areas:
Computer architectures: instruction set architecture, microarchitecture, cache sub-system, memory sub-system, NOC, interconnect
Workload characterization and analytical model generation
System Modelling and emulation of HW.
Simulation of Software workloads and Software applications on HW simulator
Ability to provide innovation and global vision throughout the company
Excellent communication, presentation and reporting skills
Experience working with highly technical teams and communicating to non-technical partners.
Excellent oral and written English.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8550309
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use the ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Lead the Design Activities at IPs, SubSystems(S.S) and SoC.
Plan, execute, track progress, assure quality, report status of the assigned activity.
Lead a team of designers both directly and in teams.
Define the Block/SoC level design documents such as Micro Architectural Specifications.
Own IP, S, SoC strategies for clocks, resets, and debugs. Enforce global methodologies and drive enhancements.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
8 years of experience in RTL Design cycle from IP to SoC and from specification to production.
8 years of experience in Technical leadership.
Experience in the following areas: RTL Design, Design Quality checks, Physical Design aspects of RTL coding, and Power.
Preferred qualifications:
Experience with synthesis techniques to improve Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with Design For Test and its impact on Design and Physical Design.
Experience with a scripting language like Python or Perl.
Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, CHI, Fabrics, and ARM processors.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545422
סגור
שירות זה פתוח ללקוחות VIP בלבד