משרות על המפה
 
בדיקת קורות חיים
VIP
הפוך ללקוח VIP
רגע, משהו חסר!
נשאר לך להשלים רק עוד פרט אחד:
 
שירות זה פתוח ללקוחות VIP בלבד
AllJObs VIP

חברות מובילות
כל החברות
כל המידע למציאת עבודה
כל מה שרציתם לדעת על מבחני המיון ולא העזתם לשאול
זומנתם למבחני מיון ואין לכם מושג לקראת מה אתם ה...
קרא עוד >
גישה חיובית לניהול קריירה
תכנון קריירה וגיבוש מטרות עוזר להגיע אל היעד - ...
קרא עוד >
כיצד להצליח בתפקיד ניהולי ראשון?
בין אם קודמתם בתוך הארגון שלכם או שהתקבלתם למשר...
קרא עוד >
לימודים
עומדים לרשותכם
מיין לפי: מיין לפי:
הכי חדש
הכי מתאים
הכי קרוב
טוען
סגור
לפי איזה ישוב תרצה שנמיין את התוצאות?
Geo Location Icon

משרות בלוח החם
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בבזלת פארמה
מיקום המשרה: אור עקיבא
סוג משרה: משרה מלאה
עבודה בחדר נקי ובתנאי GMP
*כולל עבודה פיזית, מחשובית והפעלת מכונות.
*עבודה בצוות
דרישות:
*תואר/ הנדסאי בתחום המדעים- יתרון
*המשרה ממקוממת באור עקיבא המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8559767
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים במכבי שירותי בריאות
מיקום המשרה: עכו
דרו/שה למכבי שירותי בריאות- מחוז צפון  מנהל /ת מרכזיים רפואיים עכו וכפר יאסיף המרכזים הללו הינם חלק ממרחב גליל מערבי

על המשרה
תפקיד מנהל /ת מרכז רפואי כולל ניהול המתקן וכל היחידות במרכז הרפואי, לרבות בתי רופאים,שירותים בהסכם/ ספקים וקשר עם הרשות המקומי 
שותפעות בצוות הניהול במרחב, עמידה ביעדי המרכז הרפואי, ניהול, פיתוח ושימור המשאב האנושי, סיוע בתפעול יחידות במרחב, שותפות בגיבוש תוכניות עבודה, ייעול המערכת, פתרון בעיות שוטפות, תוכניות פיתוח, צמיחה ושיווק, בקרה והכנת דוחות ניהוליים והובלת פרוייקטים שונים במרחב וסיוע בעמידה בתקציב ושימוש מושכל במשאבים
דרישות:
השכלה אקדמית
ניסיון ניהול משמעותי של שלוש שנים לפחות
היקף משרה 100%


 על פי הוראת משרד הבריאות, נדרש לבצע בדיקה במרפאה תעסוקתית והשלמת חיסונים, בהתאם לתכנית החיסונים של עובדי מערכת הבריאות. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8482796
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
דרושים בLR - JOB
סוג משרה: משרה מלאה
משרה 3799 - אזור קיסריה
תיאור תפקיד
ניהול מערכת QMC
הובלת תחקירי איכות ייצור וכתיבת דוחות מסמכים
הובלת שינויים וביצוע מבדקים פנימיים ויישום CAPA
עבודה מול מחלקות הייצור והתפעול באתר
דרישות:
תואר ראשון בתחומי כימיה/ ביוטכנולוגיה מדעי החיים
הכרות עם מערכת ניהול איכות QMC
ניסיון בניהול איכות QMC
ניסיון בניהול תחקרי ייצור יישום פעולות מתקנות ומונעות בהובלת שינויים
ניסיון בעבודה בסביבה gmp
ניסיון קודם בריכוז נתוני איכות והפקת דוחות
ניסיון בעבודה עם מוצרי אסתטים יתרון
אנגלית ברמה גבוה
*שכר ותנאים טובים למתאימים/ות
*מהרו להגיש מועמדות על ידי שליחת קו"ח המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8521511
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בInfinity Labs R&D
מיקום המשרה: רמת גן וחיפה
חושבים ש-AI יחליף מפתחים? הוא יחליף רק את מי שלא יודע איך לעבוד איתו.
הוא יחליף סגנון מסוים של מפתחים: כאלה שמבצעים משימות רוטיניות, כותבים קוד בלי להבין מערכות, או מסתמכים רק על שפה אחת.
אבל המפתחים שהשוק יחפש בעשור הקרוב יהיו אחרים לגמר אלו, כאלו שה-AI מכפיל את היכולות שלהם.
ופה נמצא הערך האמיתי של Infinity Labs R D. באינפיניטי לא מלמדים אתכם "להשתמש ב-AI". מלמדים אתכם להיות מפתחים שאי אפשר להחליף.
במסלול הקריירה לפיתוח תוכנה ו-AI אנחנו נבנה אצלכם עומק אמיתי. והתוצאה? מפתחים שלא תלויים בטכנולוגיה - הם מובילים אותה.
-התכנית ללא עלות למתאימים
-אנחנו עובדים עם מעל 300 חברות מהשורה הראשונה בישראל ודואגים לשלב אתכם כמפתחי תוכנה /AI מיד לאחר ההכשרה, -במשרות הדורשות 2-3 שנות ניסיון.
-תקבלו הכשרה פרקטית, מעל 1,800 שעות פיתוח ופרויקטים בפועל, בליווי מנטורים מנוסים.

כ-2,500 מבוגרי התוכנית שלנו השתלבו במשרות באמצעותנו, ב-300+ חברות הייטק, חברות ביטחוניות, סטארט-אפים ומרכזי פיתוח.
דרישות:
- המסלול מיועד לבעלי תואר ראשון בהנדסה/מדעים מדויקים/ מדעי המחשב או תואר בהצטיינות עם ציון פסיכומטרי 680+
- אנגלית ברמה גבוהה
- מיומנויות אוטודידקטיות
- אוריינטציה אנליטית
- אין צורך בניסיון קודם בתכנות
המשרה מיועדת לנשים ולגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8573164
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בבזן - בתי זיקוק לנפט
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
לקבוצת בזן בחיפה דרוש/ה סגן/ית מנהל מחלקת ייצור.
התפקיד כולל:
ניהול ויישום תוכנית הבטיחות בתאום עם מפקח הבג"ס ובאמצעות מנהלי מתקני ייצור.
בקרה וליווי מנהלי מתקני ייצור בדרישות איכה"ס ומניעת חריגות.
וידוא ביצוע תוכנית הייצור אל מול הממשקים הארגוניים.
ניהול תוכנית האחזקה אל מול מנהלי אחזקות צמודות.
ליווי, חניכה ותמיכה במנהלי מתקני ייצור בסוגיות תפעוליות שגרתיות.
ניהול תוכנית הסמכת עובדי משמרת במחלקה.
הכנה, ניהול ובקרה של תקציב המחלקה.
דרישות:
מהנדס/ת כימיה/ חומרים/ מכונות - חובה!
ניסיון בניהול מתקני ייצור בתעשייה - חובה!
ניסיון ניהולי - חובה!
הכרת תהליכים עיקריים בהנדסה כימית/מכונות/חומרים ובקרת תהליך.
הכרת תזרימים (תהליך/מכאני).
הכרת יחידות ציוד עיקריות בתעשייה (כגון: משאבות, מ"ח, מגדלים).
אנגלית ברמה טובה. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8421366
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בInfinity Labs R&D
מיקום המשרה: רמת גן וחיפה
סוג משרה: משרה מלאה
העולם משתנה בקצב שלא נראה כמותו. AI, Deep Tech, אוטומציה וכל מי שנשאר במקום פשוט נשאר מאחור.
תואר במדעי המחשב הוא בסיס מצוין והוא נותן הבנה תיאורטית עמוקה.
ועדיין, בשנים האחרונות הרבה בוגרים מצוינים מגלים שהמעבר מהאקדמיה לעבודה הראשונה לא תמיד קורה בקלות. לא כי הם לא טובים, אלא כי השוק מחפש היום משהו נוסף:
יכולת לעבור ממושגים לפרקטיקה. לעבוד בצוות. לכתוב קוד אמיתי. לספק ערך.
ופה אנחנו נכנסים לתמונה.
במסלול הקריירה של אינפיניטי לאבס אתם לא רק מתרגלים קוד
אתם לומדים לעבוד כמו צוות פיתוח אמיתי, עם פרויקטים אמיתיים, מתודולוגיות עבודה, וכלים שבהם צריך לדעת איך ועבור מה להשתמש.
התכנית ללא עלות למתאימים
אנחנו עובדים עם מעל 300 חברות מהשורה הראשונה בישראל ודואגים לשלב אתכם כמפתחי תוכנה /AI מיד לאחר ההכשרה, במשרות הדורשות 2-3 שנות ניסיון.
תקבלו הכשרה פרקטית, מעל 1,800 שעות פיתוח ופרויקטים בפועל, בליווי מנטורים מנוסים.
רק כשאתם מצליחים, גם אנחנו וכך מחזירים את ההשקעה בכם.
דרישות:
- המסלול מיועד לבעלי תואר ראשון בהנדסה/מדעים מדויקים/מדעי המחשב או תואר בהצטיינות עם ציון פסיכומטרי 680+
- אנגלית ברמה גבוהה
- מיומנויות אוטודידקטיות
- אוריינטציה אנליטית
- אין צורך בניסיון קודם בתכנות
המשרה מיועדת לנשים ולגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8573234
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בInfinity Labs R&D
מיקום המשרה: רמת גן וחיפה
דרושים בוגרי תואר ראשון מדעים מדויקים, בעלי מיומנויות אוטודידקטיות ואוריינטציה טכנולוגית, להשתתפות במסלול קריירה בפיתוח תוכנה ללא עלות והשתלבות במגוון משרות פיתוח בחזית ההייטק הישראלי.
אינפיניטי לאבס הינה חברת מחקר ופיתוח המפעילה משנת 2014 מסלולי קריירה בתחומי ההייטק השונים.
החברה מחזיקה במתדולוגיה ייחודית במסגרת של צוותים אורגניים בהובלת מנטור מנוסה. הסטודנטים שלנו נבחרים בקפידה לתהליך, הן בשל הרקע האקדמי/התעסוקתי איתו הם מגיעים והן בשל מאפיינים של מצויינות.
בהכשרה תתרגלו פרקטיקות עבודה מובילות בתעשייה, תעבדו על פרויקטים מורכבים ותלמדו איך ללמוד בעצמם כל טכנולוגיה ברמה תעשייתית גבוהה.
כ-2,500 מבוגרי התוכנית השתלבו במשרות הדורשות 2-3 שנות ניסיון, ב-300+ חברות הייטק, חברות ביטחוניות, סטארט-אפים ומרכזי פיתוח, מהמתקדמים והבולטים ביותר בתעשייה.
ההכשרה על חשבוננו במהלך ההכשרה המטרה היחידה שלנו היא למצוא לכם את המשרה הראשונה בפיתוח תוכנה, מכיוון שההצלחה שלנו נובעת בהכרח מתוך ההצלחה שלכם
דרישות:
-תואר ראשון בהנדסה/מדעים מדויקים או תואר בהצטיינות עם ציון פסיכומטרי 680+
-אנגלית ברמה גבוהה
-מיומנויות אוטודידקטיות
-אוריינטציה אנליטית
-לא נדרש ניסיון קודם בתכנות
-המשרה מיועדת לנשים ולגברים כאחד המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8573224
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בא.א שירותי השמה - כח אדם
סוג משרה: משרה חלקית
תכנון מתקני התפלת מים וטיפול בשופכים
דרישות:
מהנדס/ת כימיה/ מים
המשרה באזור חיפה
ימי עבודה-א-ה שעות 0.8.00-17.00
שכר תלוי בניסיון 20-25K המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8569219
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בבזן - בתי זיקוק לנפט
מיקום המשרה: חיפה
סוג משרה: משרה מלאה
לקבוצת בזן בחיפה דרוש/ה מנהל /ת מתקן ייצור.
המשרה כוללת:
* ניהול צוות תפעול של עד 30 עובדים בתעשיית האנרגיה בסביבה טכנולוגית.
* ניהול מתקן טכנולוגי מתקדם: ניתוחי תהליך ובקרה.
* פיתוח פרויקטים במתקן החל מהרעיון ועד לישום.
* מתן פתרונות ושיפורים תהליכיים וכלכליים.
* ממשקים מול נותני ידע טכניים ותהליכיים בארץ ובחו"ל.
* עבודת כחלק ממחלקה הנדסית באווירה תומכת.
* אופק התפתחותי ואפשרויות קידום רבות.
דרישות:
מהנדס /ת כימיה - חובה.
ניסיון ניהולי/ פיקודי - יתרון משמעותי.
כישורים טכניים ברמה גבוהה.
יחסי אנוש ויכולת עבודה בצוות.
כושר ביטוי גבוה בעל פה ויכולת הצגת נושאים.
נכונות לעבודת שטח.
נכונות לעבודה בשעות לא שגרתיות. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
6450137
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בבזן - בתי זיקוק לנפט
מיקום המשרה: חיפה
תנאים נוספים:הסעות
לחברת בזן דרוש /ה סטודנט /ית להנדסת מכונות
דרישות:
חובה- סטודנט /ית ללימודי הנדסת מכונות
זמינות ליומיים בשבוע מינימום
חובה שליטה באקסל
יכולת ירידה לפרטים, דיוק המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8538657
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
דרושים בדקסל פארמה
מיקום המשרה: מספר מקומות
סוג משרה: משרה מלאה ומשמרות
במעבדה שלנו תעבוד/תעבדי על מכשור אנליטי מתקדם, תתמקצע/י בפרקטיקות שונות כדוגמת HPLC ו- GC, כל זה ביחד בצוות משפחתי ומגובש שאין שני לו.
בתפקיד זה קיים מסלול פיתוח מקצועי ומתגמל.
דרישות:
למסלול זה תוכל/י להצטרף במידה וסיימת לימודים בתחום הכימיה/ביוטכנולוגיה/ביולוגיה ויש לך רצון לעבוד במעבדה מאובזרת במשרת משמרות שתאפשר לך המון גמישות.

אנחנו מזמינים אותך להשתלב בחברת הפארמה הפרטית הגדולה בישראל, עם רבי מכר כמו דקסמול, אומפרדקס, קומבודקס ועוד הרבה תרופות אחרות שמגיעות למעל מאה חמישים מיליון אנשים!
איך אומרים בשלוש מילים למה כדאי לעבוד בדקסל?
סיפור הצלחה ישראלי! המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
6715984
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
מיקום המשרה: טירת כרמל
סוג משרה: משרה מלאה
תנאים נוספים:רכב צמוד
למחלקת הנדסה של חברה פרויקטאלית מובילה באזור חיפה דרוש/ה מהנדס/ת תהליך מנוסה להובלת תכנון מתקני התפלת מים וטיפול בשפכים
במסגרת התפקיד
תכנון תהליכי מלא - PFD, P ID, מאזני מסה ואנרגיה
הכנת מפרטי ציוד ועבודה שוטפת מול רכש, חשמל ובקרה
ליווי מכרזים ותמיכה טכנית בפרויקטים משלב התכנון ועד ההרצה
ממשק מקצועי מול לקוחות וספקים
הזדמנות להשתלב בתפקיד משמעותי עם אחריות מקצועית רחבה והשפעה אמיתית על פרויקטים בתחום הקיימות והסביבה.
דרישות:
תואר בהנדסה סביבתית / כימית / מים
ניסיון של שנתיים לפחות בתחום הטיפול במים ושפכים/חברות תכנון
ניסיון מחברות פרויקטאליות- יתרון
אנגלית טכנית ברמה גבוהה המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8552872
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בבזן - בתי זיקוק לנפט
מיקום המשרה: חיפה
סוג משרה: משרה חלקית
לחברה מובילה דרוש/ה סטודנט/ית ללימודי ביוטכנולוגיה/כימיה/ חומרים
לעבודה מעשית ומעניינת במעבדה
מה בתפקיד?
ביצוע בדיקות כימיות במעבדה
עבודה לפי נהלים וסטנדרטים מקצועיים
שיתוף פעולה עם צוות מעבדה מנוסה
דרישות:
סטודנט/ית ללימודי ביוטכנולוגיה/כימיה/ חומרים
זמינות מינימום יומיים בשבוע
אחריות, דיוק ויכולת עבודה בצוות
מה אנחנו מציעים?

סביבת עבודה מקצועית ותומכת
גמישות לשילוב עם מערכת הלימודים
שלח/י קוח והצטרפ/י אלינו! המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8538658
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
2 ימים
דרושים בבזן - בתי זיקוק לנפט
מיקום המשרה: חיפה
לקבוצת בזן בחיפה דרוש/ה סטודנט/ית להנדסה כימית.
התפקיד כולל:
ניתוח צווארי בקבוק תהליכיים במתקן ייצור ומתן הצעות לפתיחתם.
ניתוח אנרגטי לצרכי התייעלות וחסכון כספי במתקן ייצור תהליכי.
הכנות לשיפוצים.
תמיכה בפרויקטים.
הצעות ייעול בתחומי בטיחות תהליכית, איכות סביבה ותפעול.
דרישות:
סטודנט/ית להנדסה כימית בשנה שלישית לפחות - חובה!
שליטה ביישומי אופיס - חובה!
שליטה בתוכנות שרטוט (visio, Aoutocad) - יתרון.
ניסיון ניהולי/ פיקודי - יתרון.
אנגלית ברמה טובה מאוד. המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
7465042
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
 
משרה בלעדית
2 ימים
מיקום המשרה: חיפה
סוג משרה: משרה מלאה ופרילנס
אחריות כוללת על ניהול צוות הבדיקות, הובלת פעילות בדיקות מורכבות למערכות משולבות (Multi-Disciplinary) ואחזקת תשתיות הבדיקות.
תחומי אחריות:
ניהול והובלת הצוות: ניהול מקצועי ואדמיניסטרטיבי של צוות בודקים המשלב בודקים ידניים ומומחי אוטומציה
תשתיות ומעבדות: אחזקה, הקמה וניהול שוטף של מעבדות הבדיקות
ביצוע בדיקות: הובלה ופיקוח על ביצוע בדיקות במגוון סביבות, כולל מערכות WEB ומוצרי Embedded
דרישות:
? תואר ראשון במקצוע הנדסי או ניסיון מקביל מיחידות טכנולוגיות בצה"ל - חובה
? לפחות 5 שנות ניסיון בבדיקות תוכנה / חומרה - חובה
? לפחות שנתיים ניסיון בתפקיד ראש צוות - חובה
? ניסיון בבדיקות מוצרים מולטי-דיסציפלינאריים משולבים ומורכבים - חובה
? ניסיון בניהול פעילות בדיקות אוטומטיות - יתרון
? ידע ב- Python - יתרון
? סיווג ביטחוני ברמת "סודי ביותר" - יתרון משמעותי המשרה מיועדת לנשים ולגברים כאחד.
 
עוד...
הגשת מועמדות
עדכון קורות החיים לפני שליחה
8485035
סגור
שירות זה פתוח ללקוחות VIP בלבד
לוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Caesarea
Job Type: Full Time and Hybrid work
Join the Front-End Design team, at the core of our development. Our engineers cover the full spectrum of chip design: definition, architecture, micro-architecture, RTL design, verification, signoff, and validation.
We leverage cutting-edge silicon technologies and methodologies to develop the largest-scale and most advanced devices, pushing the boundaries of whats possible.
We are transforming the industry with a unified, programmable architecture powering our future routing portfolio and shaping the Internet for decades to come.

Your Impact:

Review micro-architecture specifications.

Implement Verification environment UVM based.

Collaborate with Design engineers to resolve bugs and achieve coverage closure.

Work with the firmware/Lab teams to verify chip flows.

Perform debug, root-cause analysis, and post-silicon validation in the lab.
Requirements:
Minimum Qualifications:

B.Sc./M.Sc. in Electrical Engineering from a top university.

3+ years of experience in the filed.

knowledge with UVM and functional verification methodologies.


Preferred Qualifications:

Experience with MATLAB simulations and bit-exact modeling environments.

Familiarity with mixed-signal systems and environments.

Knowledge and hands-on experience with Clock Domain Crossing (CDC).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545673
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan and execute the verification of digital design blocks by understanding specifications and working with design engineers to define key verification scenarios.
Develop, execute, and debug full-chip/system on a chip (SoC) tests on emulation platforms.
Collaborate with design engineers to debug tests and ensure functional correctness of design blocks.
Define and implement various coverage measures to capture stimulus and corner-case scenarios. Work with software and post-silicon validation teams to reproduce failures on emulation.
Drive coverage analysis to identify verification gaps and demonstrate progress towards tape-out. Explore new verification and emulation methodologies and implement them.
Requirements:
Minimum qualifications:
Bachelor's degree in Computer Science, Electrical Engineering, or equivalent practical experience.
5 year of experience with full-chip/SoC verification (e.g., test definition, creation, execution, and debug).
Experience developing full-chip/SoC tests using these environments/tools: ASM, C, C++, Perspec, Threadmill, OS, or drivers.
Experience with execution and RTL/firmware/software debug on hardware emulation (e.g., ZeBu Server, Palladium, Veloce) or FPGA (e.g., EP, HAPS, Protium).
Experience with design debug tools (e.g., Verdi, Verisium).
Experience with coding and scripting in C, C++, Perl, TCL, or Python.
Preferred qualifications:
Experience with associated EDA tools, automation, and flow enhancements.
Experience with coding in Verilog/SystemVerilog (for design).
Experience in embedded software and firmware (e.g., Linux drivers, firmware validation).
Understanding of RTL to emulation/FPGA flows including emulation test benches (e.g., transactors/accelerated VIPs, hybrid, in-circuit emulation).
Understanding of SoC architecture and interfaces (e.g., CPU, DDR, PCIe, interconnect, Ethernet, etc.).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8545227
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Foundry, IP and Package Technologist, you will directly collaborate with architecture teams, external manufacturing partners (foundries and packaging vendors) to coordinate the technical stabilization and yield ramp of our custom silicon. You will be responsible for in-depth yield analysis, debugging process-design interactions, and driving corrective actions to resolve manufacturing defects. Your expertise in root-cause analysis and process optimization will ensures that our groundbreaking chips ramp up seamlessly from initial silicon arrival to high-volume production, directly enabling the future of our computing capacity.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Drive yield modeling for NPIs, support pre silicon activities in Foundry aspects of new devices.
Lead process debug investigations, utilizing inline data to isolate the root cause of yield limiters, distinguishing between random defects and systematic marginalities.
Drive yield improvements by executing advanced statistical analysis on high-volume manufacturing data, identifying subtle process-design interactions that impact performance, and defining the necessary corrective actions.
Collaborate with cross-functional design, product, and test teams to triage silicon failures, distinguishing between design bugs, foundry process marginalities, and packaging interaction issues to support New Product Introduction (NPI).
Partner with architecture and design teams to feed back critical manufacturing constraints into future product definitions, ensuring that next-generation chiplets are architected to be resilient to known process variances.
Requirements:
Minimum qualifications:
Bachelors degree in Electrical Engineering, Material Science, Physics, Microelectronics, a related technical field, or equivalent practical experience.
8 years of experience in semiconductor foundry technologies, advanced process nodes and product engineering or yield analysis.
Experience in leading post-silicon yield improvement, including root cause analysis, defect correlation, and process debugging.
Experience with characterization of silicon interaction with package thermal and mechanical stress.
Preferred qualifications:
15 years of experience in test engineering, product engineering, foundry technology, advanced packaging development, or product yield engineering.
Experience in debugging IP integration issues (e.g., HBM, SerDes, PCIe) and advanced packaging failures (2.5D/3D, flip-chip).
Ability to drive technical feedback loops between foundry partners, internal architecture and design teams, and Post-Silicon (Post-Si) teams to resolve manufacturing limiters.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544578
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a SoC Design Verification Engineer, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure.
As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers on projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and Universal Verification Methodology (UVM), or formally verify designs with SystemVerilog Assertion (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with verification techniques, and the full verification life-cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544531
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.
Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544216
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a research and development team. You will build verification components, constrained-random testing, system testing, and verification closure. You will verify digital designs, collaborate with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. You will manage the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with strategic value add (SVA) and industry-leading formal tools.
Identify and write all types of coverage measures for stimulus and corner cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in electrical engineering or equivalent practical experience.
4 years of experience working with design networking like remote direct memory access (RDMA) or packet processing and system design principles for low latency, throughput, security, and reliability.
Experience creating and using verification components and environments in standard verification methodology.
Preferred qualifications:
Experience in verifying digital systems using standard internet protocol (IP) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Experience in transmission control protocol (TCP), IP, ethernet, PCIE, and dynamic random-access memory (DRAM), network on chip (NoC) principles and protocols.
Experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance test plans.
Experience with verification techniques and the full verification lifecycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544199
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define, develop and execute post-silicon validation content on both pre-silicon setups and real silicon platforms in the lab.
Drive silicon from being a chip towards becoming a product.
Debug and investigate issues along cross-functional teams such as Firmware (FW), Software (SW), Design, Design Verification (DV), Architecture (ARCH) and multiple production teams.
Provide a quality functional coverage for our company designs.
Test Development and Automation, Design, implement, and maintain validation tests using scripting and programming languages (e.g., Python, C/C++) to verify SmartNIC functionality and performance.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical/Computer Engineering, Computer Science, related field, or equivalent practical experience.
5 years of experience with functional tests for silicon validation (i.e., writing in C or C++).
5 years of experience in silicon bring-up, functional validation, characterizing, and qualifying silicon.
Preferred qualifications:
Experience with hardware prototyping, including hardware/software integration (i.e., pre-silicon use of emulation, software-based test, and diagnostics development).
Experience and knowledge in packet processing, data path, packet buffering, scheduler, networking protocols offload engine.
Knowledge in L1/L2 layers, Ethernet SerDes, MAC+PCS.
Knowledge of System on a chip (SoC) architecture, including boot flows and embedded processors/firmware.
Ability to focus on validating key features, including Ethernet interface (SerDes, MAC + PCS) PCIe high-speed interface, network protocols (e.g., Ethernet, RDMA, NVMe), packet processing, data path, packet buffering, and embedded processors/firmware.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544195
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, and system testing, and drive verification closure. You will verify digital designs, collaborate closely with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning and test execution to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.

We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, or a related field.
Experience with verification techniques, and the full verification life cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with Application-Specific Integrated Circuit (ASIC) standard interfaces and memory system architecture.
Knowledge of CPU/Processor architectures (e.g., pipeline, cache, memory subsystem, instruction sets, exceptions) like ARM, X86 or RISC-V, is highly beneficial for verifying processor cores or IP blocks.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544183
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
our company System Infrastructure builds the cloud for our company services and for our company Cloud customers, by solving business test of performance and cost, utilizing hardware, software, and system solutions.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving team behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification strategy, identify the platform to validate reasoning components.
Define the test plan and strategy with stakeholders, including sign-off and exit criteria.
Plan and execute the verification of Internet Protocols (IPs) using dynamic verification and formal verification.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Science, or equivalent practical experience.
10 years of experience in managing Design Verification (DV) team.
Experience with verifying units using formal and design verification methodologies.
Experience in verification methodologies, tools, and techniques.
Experience in leading technical teams and building cross-functional relationships.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering or Computer Science.
Experience in working with one or more formal verification tools (e.g., JasperGold, VC Formal, Questa Formal, 360-DV).
Experience with verification techniques, and full verification life-cycle.
Experience in leading teams and delivering projects.
Excellent communication skills, with the ability to present technical concepts to audiences.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544177
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Design Verification Engineer, you will work as part of a research and development team, and will build verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers in projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification which can range from verification planning, test execution or collecting, and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog/UVM, or Specman.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Lead coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
3 years of experience verifying digital logic at RTL level using SystemVerilog, or Specman/E for FPGAs or ASICs.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Preferred qualifications:
Masters degree in Electrical Engineering, Computer Science, or a related field.
Experience with UVM, SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute System on a Chip (SOC).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544162
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
our company's custom-designed machines make up one of the largest and most powerful computing infrastructures in the world. The Hardware Testing Engineering team ensures that this cutting-edge equipment is reliable. In the R&D lab, you design test equipment for prototypes of our machinery and develop the protocols used to scale these tests for the entire global team. Working closely with design engineers, you give input on designs to improve our hardware until you're sure it meets our company's standards of quality and reliability.
As a Silicon Validation Engineer at our company Cloud, you will play a pivotal role in the validation of our company's custom silicon solutions that power our cloud infrastructure bringing it to the highest quality level. With your expertise in post-silicon validation, you will be identifying and resolving issues before they impact our customers, ensuring a seamless and high-performance cloud experience.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define, develop and execute post-silicon validation content on both pre-silicon setups and real silicon platforms in the lab.
Drive silicon from being a chip towards becoming a product.
Debug and investigate issues along cross-functional teams such as Firmware, Software, Design, Design Verification, Architecture and multiple production teams.
Provide a quality functional coverage for our company designs.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
5 years of experience with functional tests for silicon validation (i.e., writing C or C++) or developing firmware, and embedded software.
5 years of experience in silicon bring-up, functional validation, characterizing, and qualifying silicon.
Preferred qualifications:
Experience with CPU validation.
Experience with hardware prototyping, including hardware/software integration (i.e., pre-silicon use of emulation, software-based test, and diagnostics development).
Experience with board schematics, layout, and debug methodologies using lab equipment.
Experience in ready to launch design, verification, or emulation.
Knowledge of SoC architecture, including boot flows.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544078
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the formal verification strategy and create the properties and constraints for digital design blocks.
Utilize formal property verification tools combined with formal verification closure techniques to verify properties.
Resolve difficulty to verify properties, and contribute improvements to methodologies to enhance formal verification results.
Implement reusable formal verification components.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Science, or equivalent practical experience.
8 years of experience working in main interconnects, Direct Memory Access (DMA), controllers, and power management.
Experience capturing design specification in a temporal assertion language (e.g., SVA or PSL).
Preferred qualifications:
Master's degree or PhD in Electrical Engineering or Computer Science, or a related technical field.
Experience with scripting languages (e.g., Python).
Experience working with one or more formal verification tools, such as JasperGold, VC Formal, Questa Formal, or 360-DV.
Knowledge of formal verification algorithms.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544061
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
Location: Tel Aviv-Yafo and Haifa
Job Type: Full Time
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Senior Design Verification Engineer, you will be a part of Research and Development team to verify digital designs, develop constrained-random test environments and drive system testing to closure. You will collaborate with design and verification teams, manage the verification life-cycle and uncover bugs through corner-case testing.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving team behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan and execute the verification of digital design blocks by understanding specifications and working with design engineers to define key verification scenarios.
Develop and refine random verification environments using SystemVerilog/UVM or Specman to ensure effective test coverage.
Define and implement various coverage measures to capture stimulus and corner-case scenarios.
Collaborate with design engineers to debug tests and ensure functional correctness of design blocks.
Drive coverage analysis to identify verification gaps and demonstrate progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience verifying digital logic at Register-Transfer Level (RTL) using SystemVerilog or Specman/E for Field Programmable Gate Arrays (FPGAs) or Application-specific integrated circuit (ASICs).
Experience with Central Processing Unit (CPU ) implementation, assembly language, or compute System on a Chip (SOC).
Experience verifying digital systems using standard IP components/interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Experience creating and using verification components and environments in standard verification methodology.
Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with UVM, SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8544059
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
12/02/2026
Location: Haifa
Job Type: Full Time
We are looking for a detail-oriented and motivated individual to join our Payments Team. Our team ensures smooth financial operations for clients worldwide - from monitoring transactions and payment providers to supporting internal departments and customers.
Responsibilities:
Monitor payment flows and detect irregularities across internal and external systems.
Collaborate with developers, external providers and internal Finance teams to resolve payment related issues
Reconcile transactions with high accuracy
Authenticate customer activity and process withdrawal requests using decision-making tools
Analyze approval rates and ensure continuous optimization
Proactively identify and suggest improvements to our existing payment processes and policies.
Requirements:
Working days: Monday-Friday (including holidays)
Bachelors degree in Economics, Business, Statistics, or related field - Mandatory
Excellent written English - Mandatory
Exceptional attention to detail
Strong analytical and numerical skills
Comfortable working in a fast-paced, high-responsibility environment
A true team player, collaborative and proactive.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8543983
סגור
שירות זה פתוח ללקוחות VIP בלבד
סגור
דיווח על תוכן לא הולם או מפלה
מה השם שלך?
תיאור
שליחה
סגור
v נשלח
תודה על שיתוף הפעולה
מודים לך שלקחת חלק בשיפור התוכן שלנו :)
12/02/2026
Location: Haifa
Job Type: Full Time
Required Anti Fraud Operator
Description
As an Anti-Fraud Operator at our trading online platform, you will play a crucial role in safeguarding our platform from fraudulent activities. Your responsibilities will involve monitoring, detecting, and preventing fraudulent transactions, ensuring compliance with regulatory requirements, and collaborating with various teams to enhance the overall security of our platform.
Responsibilities:
Attending and resolving fraud-related customer queries
Daily checks of fraud-related reports and alerts
Handling customers chargeback claims by representing the cases to the external payment processors
Anti Fraud team protocols review and optimization
Authentication of customer financial and trading activity and processing of withdraws, based on a set of decision-making tools.
Requirements:
B.A. in Economics/ Business/ Statistics or another relevant degree - Advantage
Strong quantitative and analytical competency - Mandatory
English - high level in writing - Mandatory
Working knowledge with AI tools - Advantage
Working knowledge with Tableau and/or Logz.io - Advantage
Impeccable attention to details
Ability to work with various and complex protocols
Proficiency with Microsoft Excel, including fluency with Excel formulas and functions
Strong sense of responsibility
Team player.
This position is open to all candidates.
 
Show more...
הגשת מועמדותהגש מועמדות
עדכון קורות החיים לפני שליחה
עדכון קורות החיים לפני שליחה
8543976
סגור
שירות זה פתוח ללקוחות VIP בלבד
משרות שנמחקו